MICROCHIP-logotip

MICROCHIP sučelje v1.1 T format sučelja

MICROCHIP-Interface-v1-1-T-Format-Interface-product

Informacije o proizvodu

  • Tehnički podaci
    • Osnovna verzija: T-format sučelje v1.1
    • Podržane obitelji uređaja: PolarFire MPF300T
    • Podržani tok alata: Libero softver
    • Licenciranje: Šifrirani RTL kod priložen, mora se kupiti zasebno
    • Performanse: 200 MHz

Upute za uporabu proizvoda

  • Instalacija IP Core
    • Da biste instalirali IP jezgru u Libero SoC softver:
      • Ažurirajte IP katalog u softveru Libero SoC.
      • Preuzmite IP jezgru iz kataloga ako se ne ažurira automatski.
      • Konfigurirajte, generirajte i instancirajte jezgru unutar SmartDesign alata za uključivanje u projekt.
  • Iskorištenje uređaja
    • T-format sučelje koristi resurse na sljedeći način:
      • LUT-ovi: 236
      • DFF: 256
      • Performanse (MHz): 200
  • Korisnički priručnik i dokumentacija
    • Pogledajte priloženi korisnički priručnik za detaljne informacije o parametrima sučelja T-formata, signalima sučelja, vremenskim dijagramima i simulaciji ispitnog stola.

FAQ

  • P: Kako dobiti licencu za T-Format sučelje?
    • A: T-Format sučelje je licencirano s šifriranim RTL-om koji se mora kupiti zasebno. Za više informacija pogledajte dokumentaciju sučelja T-Format.
  • P: Koje su ključne značajke sučelja T-formata?
    • A: Ključne značajke T-Format sučelja uključuju implementaciju IP Core u Libero Design Suite i kompatibilnost s raznim Tamagawa proizvodima kao što su rotacijski koderi.

Uvod

(Pitati pitanje).

Sučelje T-Format IP dizajnirano je za pružanje sučelja za FPGA za komunikaciju s različitim kompatibilnim Tamagawa proizvoda kao što su rotacijski koderi.

Sažetak
Sljedeća tablica daje sažetak karakteristika sučelja T-Format.

Tablica 1. Karakteristike sučelja T-formata.

Osnovna verzija Ovaj dokument se odnosi na sučelje T-formata v1.1.
Podržani uređaj • PolarFire® SoC
Obitelji • PolarFire
  • RTG4
  • IGLOO® 2
  • SmartFusion® 2
Podržano Alat Protok Zahtijeva Libero® SoC v11.8 ili novija izdanja.
Licenciranje Potpuni šifrirani RTL kod je osiguran za jezgru, što omogućuje instanciranje jezgre sa SmartDesignom. Simulacija, sinteza i raspored izvode se s Libero softverom. T-Format sučelje je licencirano s šifriranim RTL-om koji se mora kupiti zasebno. Za više informacija pogledajte T-format sučelje.

Značajke

  • Sučelje T-formata ima sljedeće ključne značajke:
  • Odašilje i prima serijske podatke s fizičkog sloja (RS-485 sučelje)
  • Usklađuje podatke prema T-formatu i pruža te podatke kao registre koje čitaju sljedeći blokovi
  • Provjere pogrešaka, kao što je paritet, neusklađenost cikličke provjere redundantnosti (CRC), pogreške prijenosa i tako dalje, prijavljuju vanjski uređaj
  • Pruža funkciju alarma koja se aktivira ako broj pojavljivanja grešaka premaši konfigurirani prag
  • Pruža priključke za vanjski CRC generatorski blok tako da korisnik po potrebi modificira CRC polinom

Implementacija IP Core u Libero Design Suite

  • IP jezgra mora biti instalirana u IP katalogu softvera Libero SoC.
  • To se radi automatski putem funkcije ažuriranja IP kataloga u Libero SoC softveru ili se IP jezgra ručno preuzima iz kataloga.
  • Nakon što se IP jezgra instalira u Libero SoC softverski IP katalog, jezgra se konfigurira, generira i instancira unutar SmartDesign alata za uključivanje u Libero popis projekata.

Iskorištenost i izvedba uređaja

Sljedeća tablica navodi korištenje uređaja koji se koristi za sučelje T-formata.
Tablica 2. Korištenje sučelja T-formata

Pojedinosti o uređaju Resursi Izvedba (MHz) RAM-ovi Matematički blokovi Chip Globals
Obitelj Uređaj LUT-ovi DFF LSRAM μSRAM
PolarFire® SoC MPFS250T 248 256 200 0 0 0 0
PolarFire MPF300T 236 256 200 0 0 0 0
SmartFusion® 2 M2S150 248 256 200 0 0 0 0

Važno:

  1. Podaci u ovoj tablici snimljeni su pomoću uobičajenih postavki sinteze i izgleda. CDR referentni izvor takta postavljen je na Dedicated s ostalim vrijednostima konfiguratora nepromijenjenim.
  2. Takt je ograničen na 200 MHz tijekom izvođenja vremenske analize kako bi se postigle performanse.

Funkcionalni opis

  • Ovaj odjeljak opisuje detalje implementacije sučelja T-formata.
  • Sljedeća slika prikazuje blok dijagram najviše razine sučelja T-formata.

Slika 1-1. Blok dijagram najviše razine IP sučelja T-formata

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (1)

Za sve pojedinosti o T-Formatu pogledajte Tamagawa. liste podataka. U sljedećoj tablici navedene su različite naredbe koje se koriste za traženje podataka s vanjskog uređaja i njihove funkcije te broj podatkovnih polja vraćenih za svaku naredbu.

Tablica 1-1. Naredbe za kontrolno polje

ID naredbe Funkcija Broj podatkovnih polja u primljenom okviru
0 Kut rotora (čitanje podataka) 3
1 Višestruki podaci (čitanje podataka) 3
2 ID kodera (čitanje podataka) 1
3 Podaci o kutu rotora i više okretaja (čitanje podataka) 8
7 Resetiraj 3
8 Resetiraj 3
C Resetiraj 3

Sljedeća slika prikazuje blok dijagram T-format sučelja na razini sustava.

Slika 1-2. Blok dijagram sučelja T-formata na razini sustava

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (2)

Sljedeća slika prikazuje funkcionalni blok dijagram T-Format sučelja.

Slika 1-3. Funkcionalni blok dijagram IP sučelja T-formata

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (3)

Svaka komunikacijska transakcija u T-formatu započinje prijenosom kontrolnog okvira (CF) od podnositelja zahtjeva, nakon čega slijedi okvir primljen od vanjskog uređaja. Blok TF odašiljača generira serijske podatke koji se šalju vanjskom uređaju. Također generira dodatni tx_en_o signal koji zahtijevaju neki RS-485 pretvarači. Koder prima prenesene podatke i šalje okvir serijskih podataka na IP, koji se prima u ulaznom portu rx_i IP bloka. Blok TF_CF_DET prvo otkriva kontrolno polje i identificira ID vrijednost. Duljina podataka se određuje na temelju primljene ID vrijednosti, a naknadna polja se primaju i pohranjuju u odgovarajuće registre pomoću bloka TF_DATA_READ. Nakon što su potpuni podaci pohranjeni, podaci u svim poljima osim polja CRC šalju se u vanjski blok generatora CRC-a, a izračunati CRC koji generira ovaj blok uspoređuje se s primljenim CRC-om. Neke od drugih grešaka se također provjeravaju, a signal done_o se potvrđuje ('1' za jedan sys_clk_i ciklus) nakon svake transakcije bez grešaka.

Rješavanje grešaka 

  • Blok identificira sljedeće pogreške:
    • Pogreška pariteta u primljenom kontrolnom polju
    • Loš početni niz u primljenom kontrolnom polju
    • Nepotpuna poruka u kojoj je RX linija zapela na 0 ili na 1
    • CRC neusklađenost između podataka u primljenom CRC polju i izračunatog CRC-a
    • Pogreške prijenosa kao što je pogreška pariteta ili pogreška graničnika u odaslanom CF-u, kako se očitava iz bita 6 i bita 7 statusnog polja (pogledajte podatkovnu tablicu Tamagawa).

Ove pogreške, kada ih blok identificira, rezultiraju povećanjem brojača grešaka. Kada vrijednost brojača grešaka premaši konfiguriranu vrijednost praga (konfiguriran pomoću g_FAULT_THRESHOLD), aktivira se izlaz alarm_o. Izlaz alarma se poništava kada je ulaz alarm_clr_i visok tijekom jednog perioda sys_clk_i. Signal tf_error_o koristi se za prikaz vrste greške koja se dogodila. Ovi se podaci vraćaju na 0 kada započne sljedeća transakcija (start_i je '1'). Sljedeća tablica opisuje razne pogreške i njihovu odgovarajuću poziciju bita u registru tf_error_o.

Tablica 1-2. tf_error_o Opis registra

bit Funkcija
5 Pogreška graničnika TX – kao što je naznačeno u bitu 7 statusnog polja
4 Greška pariteta TX – kao što je naznačeno u bitu 6 statusnog polja
3 CRC neusklađenost između CRC polja primljenog od slave i izračunatih CRC podataka
2 Nepotpuna poruka – pogreška razdjelnika koja rezultira timeoutom
1 Loša početna sekvenca u primljenom kontrolnom polju – “0010” nije primljeno prije isteka vremena
0 Pogreška pariteta u primljenom kontrolnom polju

Parametri sučelja T-formata i signali sučelja

Ovaj odjeljak raspravlja o parametrima u T-Format Interface GUI konfiguratoru i I/O signalima.

Postavke konfiguracije

  • Sljedeća tablica navodi opis konfiguracijskih parametara korištenih u hardverskoj implementaciji
  • T-format sučelje. Ovo su generički parametri i variraju prema zahtjevima aplikacije.
Naziv signala Opis
g_TIMEOUT_TIME Definira vrijeme čekanja između uzastopnih polja u okviru u višekratnicima razdoblja sys_clk_i.
g_PRAG_GREŠKE Definira vrijednost praga greške – alarm_o se aktivira kada brojač grešaka premaši ovu vrijednost.

Ulazni i izlazni signali
Sljedeća tablica navodi ulazne i izlazne priključke sučelja T-formata.

Tablica 2-2. Ulazi i izlazi sučelja T-formata

Naziv signala Smjer Opis
reset_i Ulazni Aktivan niski asinkroni signal za resetiranje za dizajn
sys_clk_i Ulazni Sat sustava
ref_clk_i Ulazni Referentni takt, 2.5MHz*
početak_i Ulazni Startsignal za pokretanje T-Format transakcije – mora biti '1' za jedan sys_clk_i ciklus
alarm_clr_i Ulazni Očisti signal alarma – mora biti '1' za jedan sys_clk_i ciklus
rx_i Ulazni Serijski unos podataka iz enkodera
crc_done_i Ulazni Done signal iz vanjskog CRC bloka – mora biti '1' za jedan sys_clk_i ciklus
cmd_i Ulazni ControlField ID koji se šalje koderu
crc_calc_i Ulazni Izlaz bloka CRC generatora s obrnutim bitovima, to jest crc_gen(7) -> crc_calc_i (0), crc_gen(6)-> crc_calc_i(1), .. crc_gen(0)-> crc_calc_i(7)
tx_o Izlaz Serijski izlaz podataka u koder
tx_en_o Izlaz Signal za omogućavanje prijenosa – postaje visok kada je prijenos u tijeku
učinjeno_o Izlaz Signal o izvršenoj transakciji – javlja se kao impuls širine jednog sys_clk_i ciklusa
alarm_o Izlaz Signal alarma – aktivira se kada se broj pojavljivanja greške izjednači s vrijednošću praga konfiguriranom u g_FAULT_THRESHOLD
početak_crc_o Izlaz Startni signal za blok generiranja CRC-a
Naziv signala Smjer Opis
data_crc_o Izlaz Podaci za blok generiranja CRC-a – podaci se daju kao: {CF, SF, D0, D1, D2, .. D7} bez graničnika. U slučaju kraćih poruka (gdje samo D0-D2 imaju podatke), ostala polja D3-D7 uzimaju se kao 0
tf_greška_o Izlaz TF registar grešaka
id_o Izlaz ID vrijednost iz kontrolnog polja u primljenom okviru*
sf_o Izlaz Statusno polje iz primljenog okvira*
d0_o Izlaz D0polje iz primljenog okvira*
d1_o Izlaz D1polje iz primljenog okvira*
d2_o Izlaz D2polje iz primljenog okvira*
d3_o Izlaz D3polje iz primljenog okvira*
d4_o Izlaz D4polje iz primljenog okvira*
d5_o Izlaz D5polje iz primljenog okvira*
d6_o Izlaz D6polje iz primljenog okvira*
d7_o Izlaz D7polje iz primljenog okvira*
crc_o Izlaz CRC polje iz primljenog okvira*

Bilješka: Za više informacija pogledajte podatkovnu tablicu Tamagawa.

Vremenski dijagrami

  • Ovaj odjeljak govori o vremenskim dijagramima sučelja T-formata.
  • Sljedeća slika prikazuje normalnu transakciju T-formata. Signal done_o generira se na kraju svake transakcije bez pogreške, a signal tf_error_o ostaje na 0.

Slika 3-1. Vremenski dijagram – normalna transakcija

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (4)

Sljedeća slika prikazuje transakciju T-formata s CRC pogreškom. Signal done_o nije generiran, a signal tf_error_o je 8, što ukazuje da je došlo do neusklađenosti CRC-a. Signal done_o generira se ako sljedeća transakcija nema nikakvu pogrešku.

Slika 3-2. Vremenski dijagram – CRC pogreška

MICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (5)

Testna klupa

  • Unificirani ispitni uređaj koristi se za provjeru i testiranje sučelja T-formata koji se naziva korisnički ispitni uređaj. Testbench je osiguran za provjeru funkcionalnosti T-Format Interface IP.

Simulacija 
Sljedeći koraci opisuju kako simulirati jezgru pomoću testnog stola:

  1. Otvorite aplikaciju Libero SoC, kliknite karticu Libero SoC Catalog, proširite Solutions-MotorControl
  2. Dvaput pritisnite T-Format Interface, a zatim pritisnite OK. Dokumentacija povezana s IP-om navedena je pod Dokumentacija.
    • Važno: Ako ne vidite karticu Katalog, idite na View Windows izbornik i kliknite Katalog da biste ga učinili vidljivim.
    • Slika 4-1. IP jezgra sučelja T-formata u katalogu Libero SoCMICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (6)
  3. Na kartici Hijerarhija podražaja desnom tipkom miša kliknite testni uređaj (t_format_interface_tb.v), pokažite na Simulacija dizajna prije sinteze, a zatim kliknite Interaktivno otvori.
    • Važno: Ako ne vidite karticu Hijerarhija poticaja, idite na View > Windows izbornik i kliknite Hijerarhija poticaja kako biste ga učinili vidljivim.
    • Slika 4-2. Simulacija dizajna prije sintezeMICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (7)
    • ModelSim se otvara s testnim stolom file kao što je prikazano na sljedećoj slici.
    • Slika 4-3. Prozor simulacije ModelSimMICROCHIP-Interface-v1-1-T-Format-Interface-fig-1 (8)
    • Važno: Ako se simulacija prekine zbog ograničenja vremena izvođenja navedenog u do file, koristite naredbu run -all za dovršetak simulacije.

Povijest revizija

Povijest revizija opisuje promjene koje su implementirane u dokumentu. Promjene su navedene po reviziji, počevši od najnovije objave.

Tablica 5-1. Povijest revizija

Revizija Datum Opis
A 02/2023 Slijedi popis promjena u reviziji A dokumenta:

• Migrirao dokument na Microchip predložak.

• Broj dokumenta ažuriran na DS50003503A s 50200812.

• Dodano 3. Vremenski dijagrami.

• Dodano 4. Testna klupa.

1.0 02/2018 Revizija 1.0 bila je prva objava ovog dokumenta.

Microchip FPGA podrška

  • Microchip FPGA grupa proizvoda podupire svoje proizvode raznim uslugama podrške, uključujući Službu za korisnike, Centar za tehničku podršku za korisnike, webmjestu i prodajnim uredima diljem svijeta.
  • Korisnicima se predlaže da posjete Microchipove online resurse prije nego što kontaktiraju podršku jer je vrlo vjerojatno da je na njihove upite već odgovoreno.
  • Kontaktirajte Centar za tehničku podršku putem webmjesto na www.microchip.com/support. Spomenite FPGA uređaj
  • Broj dijela, odaberite odgovarajuću kategoriju kućišta i prenesite dizajn files tijekom izrade slučaja tehničke podrške.
  • Obratite se korisničkoj službi za netehničku podršku proizvoda, kao što su cijene proizvoda, nadogradnje proizvoda, ažurirane informacije, status narudžbe i autorizacija.
    • Iz Sjeverne Amerike nazovite 800.262.1060
    • Iz ostatka svijeta nazovite 650.318.4460
    • Faks, s bilo kojeg mjesta u svijetu, 650.318.8044

Podaci o mikročipu

Microchip Webmjesto

Microchip pruža online podršku putem našeg webmjesto na www.microchip.com/. Ovaj webmjesto se koristi za izradu filei informacije koje su lako dostupne kupcima. Neki od dostupnih sadržaja uključuju:

  • Podrška za proizvode – Podatkovne tablice i pogreške, bilješke o primjeni i sampprogrami, resursi za dizajn, korisnički vodiči i dokumenti za hardversku podršku, najnovija izdanja softvera i arhivirani softver
  • Opća tehnička podrška – Često postavljana pitanja (FAQ), zahtjevi za tehničku podršku, online grupe za raspravu, popis članova partnerskog programa Microchip design
  • Poslovanje Microchipa – Vodiči za odabir i naručivanje proizvoda, najnovija Microchipova priopćenja za tisak, popisi seminara i događaja, popisi prodajnih ureda Microchipa, distributera i tvorničkih predstavnika

Usluga obavijesti o promjeni proizvoda
Microchipova usluga obavješćivanja o promjeni proizvoda pomaže korisnicima da budu u toku s Microchipovim proizvodima. Pretplatnici će primiti obavijest e-poštom kad god postoje promjene, ažuriranja, revizije ili greške vezane uz određenu obitelj proizvoda ili razvojni alat od interesa. Za registraciju idite na www.microchip.com/pcn. i slijedite upute za registraciju.

Korisnička podrška

Korisnici Microchip proizvoda mogu dobiti pomoć kroz nekoliko kanala:

  • Distributer ili zastupnik
  • Lokalni prodajni ured
  • Inženjer za ugrađena rješenja (ESE)
  • Tehnička podrška

Korisnici bi trebali kontaktirati svog distributera, predstavnika ili ESE za podršku. Lokalni prodajni uredi također su dostupni za pomoć kupcima. Popis prodajnih ureda i lokacija uključen je u ovaj dokument. Tehnička podrška dostupna je putem webstranica na: www.microchip.com/support.

Značajka zaštite koda Microchip uređaja 

Imajte na umu sljedeće pojedinosti značajke zaštite koda na Microchip proizvodima:

  • Microchip proizvodi zadovoljavaju specifikacije sadržane u njihovom posebnom Microchip podatkovnom listu.
  • Microchip vjeruje da je njegova obitelj proizvoda sigurna kada se koristi na predviđeni način, unutar radnih specifikacija i pod normalnim uvjetima.
  • Microchip cijeni i agresivno štiti svoja prava intelektualnog vlasništva. Pokušaji kršenja značajki zaštite koda Microchipovih proizvoda strogo su zabranjeni i mogu predstavljati kršenje Zakona o autorskim pravima u digitalnom tisućljeću.
  • Niti Microchip niti bilo koji drugi proizvođač poluvodiča ne može jamčiti sigurnost svog koda. Zaštita kodom ne znači da jamčimo da je proizvod "neslomljiv".
  • Zaštita koda stalno se razvija. Microchip je predan stalnom poboljšanju značajki zaštite koda naših proizvoda.

Pravna obavijest

  • Ova publikacija i informacije u njoj mogu se koristiti samo s Microchip proizvodima, uključujući dizajn, testiranje i integraciju Microchip proizvoda s vašom aplikacijom. Korištenje ovih informacija na bilo koji drugi način krši ove uvjete. Informacije o aplikacijama uređaja daju se samo radi vaše udobnosti i mogu biti zamijenjene ažuriranjima. Vaša je odgovornost osigurati da vaša aplikacija zadovoljava vaše specifikacije. Obratite se svom lokalnom Microchipovom prodajnom uredu za dodatnu podršku ili potražite dodatnu podršku na www.microchip.com/en-us/support/design-help/client-support-services.
  • OVE INFORMACIJE PRUŽA MICROCHIP "KAKVE JESU". MICROCHIP NE DAJE NIKAKVA IZJAVA ILI JAMSTVA BILO KOJE VRSTE, BILO IZRIČITA ILI PODRAZUMEVANA, PISMENA ILI USMENA, ZAKONSKA ILI DRUGAČA, U VEZI SA INFORMACIJAMA, UKLJUČUJUĆI, ALI NE OGRANIČAVAJUĆI SE NA, BILO KOJA IMPLICIRANA JAMSTVA O NEKRŠENJU PRAVA, PRIKLADNOSTI ZA PRODAJU ESS ZA ODREĐENU NAMJENU ILI JAMSTVA VEZANO UZ NJEGOVO STANJE, KVALITETU ILI IZVEDBU. MICROCHIP NI U KOJEM SLUČAJU NEĆE BITI ODGOVORAN ZA BILO KOJI IZRAVNI, POSEBNI, KAZNENI, SLUČAJNI ILI POSLJEDIČNI GUBITAK, ŠTETU, TROŠAK ILI TROŠAK BILO KOJE VRSTE U VEZI S INFORMACIJAMA ILI NJIHOVIM KORIŠTENJEM, KAKO BILO DA JE MICROCHIP UZROKOVAN OBAVIJEST O MOGUĆNOST ILI ŠTETE SU PREDVIĐIVE. U NAJVEĆOJ MJERI DOPUŠTENOJ ZAKONOM, UKUPNA ODGOVORNOST MICROCHIPA ZA SVE ZAHTJEVE NA BILO KOJI NAČIN VEZANE S INFORMACIJAMA ILI NJIHOVIM KORIŠTENJEM NEĆE PRELAZITI BROJ NAKNADA, AKO IMA, KOJE STE PLATILI IZRAVNO MICROCHIPU ZA INFORMACIJU.
  • Korištenje Microchip uređaja u aplikacijama za održavanje života i/ili sigurnost u potpunosti je na rizik kupca, a kupac se slaže da će braniti, obeštetiti i zaštititi Microchip od bilo kakve štete, potraživanja, tužbi ili troškova proizašlih iz takve upotrebe. Nikakve licence se ne prenose, implicitno ili na neki drugi način, pod bilo kojim Microchipovim pravima intelektualnog vlasništva osim ako nije drugačije navedeno.

Zaštitni znakovi

Naziv i logotip Microchipa, logotip Microchipa, Adaptec, AVR, AVR logotip, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron i XMEGA registrirani su zaštitni znaci tvrtke Microchip Technology Incorporated u SAD-u i drugim zemljama. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime i ZL registrirani su zaštitni znaci tvrtke Microchip Technology Incorporated u SAD-u Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , Bluesky, Bodycom, Clockstudio, Codeguard, kriptoautentikacija, kriptoutomotiva, kriptokomponacija, kriptokontroller, dspIcDem, dspicdem.net, dinamično prosječno podudaranje, dam, ecan, espresso t1s, ethergreen, GridBridge, idealan, idealan, idealan, idealan Inteligentno paralelno povezivanje, IntelliMOS, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, membrana, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, jednostavna karta, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect i ZENA zaštitni su znakovi tvrtke Microchip Technology Incorporated u SAD-u i drugim zemljama. SQTP je uslužni znak tvrtke Microchip Technology Incorporated u SAD-u. Logotip Adaptec, Frequency on Demand, Silicon Storage Technology i Symmcom registrirani su zaštitni znaci Microchip Technology Inc. u drugim zemljama. GestIC je registrirani zaštitni znak Microchip Technology Germany II GmbH & Co. KG, podružnice Microchip Technology Inc., u drugim zemljama. Svi ostali ovdje spomenuti zaštitni znakovi vlasništvo su svojih odgovarajućih tvrtki. © 2023, Microchip Technology Incorporated i njegove podružnice. Sva prava pridržana. ISBN: 978-1-6683-2140-9

Sustav upravljanja kvalitetom

Za informacije o Microchipovim sustavima upravljanja kvalitetom, posjetite www.microchip.com/kvaliteta.

Prodaja i servis širom svijeta

© 2023 Microchip Technology Inc. i njegove podružnice

Dokumenti / Resursi

MICROCHIP sučelje v1.1 T format sučelja [pdf] Korisnički priručnik
Sučelje v1.1 T Format Interface, Interface v1.1, T Format Interface, Format Interface, Interface

Reference

Ostavite komentar

Vaša email adresa neće biti objavljena. Obavezna polja su označena *