ANALOG Devices MAX16132 Multi-Voltage Xilinx FPGAs ဖြင့် ကြီးကြပ်သူများ
ကုန်ပစ္စည်းသတ်မှတ်ချက်များ
ထုတ်ကုန်အမည်
Xilinx FPGAs အတွက် ကြီးကြပ်ရေးကိရိယာများ ဖြည့်စွက်အစိတ်အပိုင်းများလမ်းညွှန်
ဖော်ပြချက်
ဤလမ်းညွှန်သည် အတွဲပေါင်းများစွာနှင့်ပတ်သက်သော အချက်အလက်ကို ပေးသည်။tagစနစ်တည်ငြိမ်မှုကိုသေချာစေရန် e ကြီးကြပ်ရေးမှူးများသည် Xilinx FPGAs နှင့်သဟဇာတဖြစ်သည်။
Xilinx FPGA မိသားစု Voltage သတ်မှတ်ချက်များ
FPGA မိသားစု | Core Voltagအီး (V) | အရန် Voltagအီး (V) | I/O Voltagအီး (V) |
---|---|---|---|
Virtex UltraScale+ | ၀၊ ၂၊ ၄ | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex UltraScale | ၃၇း၈ | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
ထုတ်ကုန်အသုံးပြုမှု ညွှန်ကြားချက်များ
အဆင့် 1- FPGA Family Vol ကို ခွဲခြားသတ်မှတ်ပါ။tage လိုအပ်ချက်များ
core vol ကိုဆုံးဖြတ်ရန်အထက်ဇယားကိုကိုးကားပါ။tage, အရန် voltage နှင့် I/O voltagသင်၏ သီးခြား Xilinx FPGA မိသားစုအတွက် e လိုအပ်ချက်များ။
အဆင့် 2- သင့်လျော်သော Multi-vol ကို ရွေးပါ။tage Supervisor
vol ကိုအခြေခံသည်။tagသင်၏ Xilinx FPGA ၏ e လိုအပ်ချက်များ၊ သက်ဆိုင်ရာ ADI Multi-vol ကို ရွေးချယ်ပါ။tage Supervisor အပိုင်းနံပါတ် MAX16132။
အဆင့် 3- တပ်ဆင်ခြင်းနှင့် ဖွဲ့စည်းမှု
MAX16132 ကြီးကြပ်ရေးမှူးမှ ပေးထားသည့် တပ်ဆင်မှု ညွှန်ကြားချက်များကို လိုက်နာပြီး လိုအပ်သော vol ကို စောင့်ကြည့်ထိန်းသိမ်းပါ။tagသင်၏ Xilinx FPGA အတွက် es။
Xilinx FPGAs အတွက် ကြီးကြပ်ရေးကိရိယာများ ဖြည့်စွက်အစိတ်အပိုင်းများလမ်းညွှန်
ခေတ်မီ FPGA သည် သေးငယ်သော လုပ်ငန်းစဉ် ဂျီသြမေတြီများနှင့် အောက်ခြေ core vol ကို မြှင့်တင်ပေးသည့် အဆင့်မြင့် တီထွင်ဖန်တီးမှုနည်းပညာများကို လွှမ်းမိုးထားသည်။tages သို့သော် ဤလမ်းကြောင်းသည် များစွာသော vol ကိုအသုံးပြုရန် လိုအပ်သည်။tagအမွေအနှစ် I/O စံနှုန်းများကို လိုက်လျောညီထွေဖြစ်စေရန် e သံလမ်းများ။ စနစ်တည်ငြိမ်မှုကို အာမခံရန်နှင့် မမျှော်လင့်ထားသောအပြုအမူများကို တားဆီးရန်၊ ဤအတွဲတစ်ခုစီtage rails များသည် သီးသန့်ကြီးကြပ်မှု လိုအပ်သည်။ Analog Devices များသည် Volume ၏ ပြည့်စုံသောအစုစုကို ပေးဆောင်သည်။tage စောင့်ကြည့်ဖြေရှင်းချက်များ၊ ကျယ်ပြန့်သောအကွာအဝေးကို လွှမ်းခြုံထားသည့်၊ အခြေခံတစ်ခုတည်း-ချန်နယ်မှ feature-ကြွယ်ဝသော multi-vol အထိtage ကြီးကြပ်ရေးမှူးများသည် စက်မှုလုပ်ငန်း ဦးဆောင်တိကျမှု (အပူချိန် ±0.3% အထိ) ကြွားဝါကြသည်။ core, I/O, နှင့် auxiliary voltagအမျိုးမျိုးသော Xilinx® FPGA မိသားစုများအတွက် e လိုအပ်ချက်များကို ရှင်းလင်းပြီး ကိုးကားရလွယ်ကူသော ဇယားတွင် ဖော်ပြထားပါသည်။ Core voltage အပိုင်းများသည် ပုံမှန်အားဖြင့် 0.72 V မှ 1 V အထိ ကျယ်ဝန်းပြီး I/O voltage အဆင့်များသည် 1 V နှင့် 3.3 V အကြား ကွဲပြားနိုင်သည်။
MAX16161-
Glitch-Free Power-Up နှင့် Manual Reset ပါရှိသော nanoPower Supply Supervisor
MAX16193-
±0.3% တိကျမှု Dual-Channel Window-Detector ကြီးကြပ်ရေးပတ်လမ်း
LTC2963-
Watchdog Timer ဖြင့် ±0.5% Quad Configurable Supervisor
MAX16135-
±1% အနိမ့်ပိုင်းtage၊ Quad-Voltage Window Supervisor
အတွဲပေါင်းများစွာtage Xilinx FPGAs ဖြင့် ကြီးကြပ်သူများ
Xilinx FPGAs
Xilinx FPGA မိသားစု |
အူတိုင် ထယ်၊tage (v) | အရန် ထယ်၊tagအီး (V) |
I/O ထယ်၊tage (v) |
Virtex UltraScale+ | ၁၀၅၊
၃၇း၈ |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex UltraScale | ၃၇း၈ | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex ၇ | ၃၇း၈ | ၃၇း၈ | ၁၅၊ ၃၀၊ ၇၅၊ ၉၅၊ ၁၁၅၊ ၁၅၀ |
Kintex UltraScale+ | ၁၀၅၊
၃၇း၈ |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex UltraScale | ၁၀၅၊
၃၇း၈ |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex 7 | ၂၊ ၃၊
0.95 |
1.8 | ၁၅၊ ၃၀၊ ၇၅၊ ၉၅၊ ၁၁၅၊ ၁၅၀ |
Artix UtraScale+ | ၃၇း၈ | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Artix ၇ | ၂၊ ၃၊
0.90 |
1.8 | ၁၅၊ ၃၀၊ ၇၅၊ ၉၅၊ ၁၁၅၊ ၁၅၀ |
Spartan Ultrascale+ | ၁၀၅၊
၃၇း၈ |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Spartan ၄ | ၃၇း၈ | 1.8 | ၁၅၊ ၃၀၊ ၇၅၊ ၉၅၊ ၁၁၅၊ ၁၅၀ |
ADI Multi-voltage ကြီးကြပ်ရေးမှူးများ
နံပါတ် of ထယ်၊tages စောင့်ကြည့်ခဲ့သည်။ |
အပိုင်း နံပါတ် |
ထယ်၊tages စောင့်ကြည့်ခဲ့သည်။ (v) |
တိကျမှု (%) |
1 | MAX16132 | ၅း၄၅ | <1 |
1 | MAX16161၊
MAX16162 |
1.7 မှ 4.85, 0.6 မှ 4.85 | <1.5 |
2 | MAX16193 | 0.6 မှ 0.9, 0.9 မှ 3.3 | <0.3 |
3 | MAX16134 | 5.0, 4.8, 4.5, 3.3, 3.0၊
၂၊ ၃၊ ၄၊ ၅၊ ၆ |
<1 |
4 |
LTC2962၊ LTC2963၊ LTC2964 | 5.0, 3.3, 2.5, 1.8, 1.5၊
1.2၊ 1.0၊ 0.5V |
<0.5 |
4 |
MAX16135 |
5.0, 4.8, 4.5, 3.3, 3.0၊
2.5, 2.3, 1.8, 1.5, 1.36၊ 1.22, 1.2, 1.16, 1.0 |
<1 |
4 | MAX16060 | 3.3၊ 2.5၊ 1.8၊ 0.62 (adj) | <1 |
6 | LTC2936 | 0.2 မှ 5.8 (ပရိုဂရမ်ထုတ်နိုင်သည်) | <1 |
Window Voltage ကြီးကြပ်ရေးမှူးများ
Window voltagFPGA များကို ဘေးကင်းသော ပမာဏအတွင်း လည်ပတ်စေရန်အတွက် e ကြီးကြပ်သူများကို အသုံးပြုပါသည်။tage သတ်မှတ်ချက်ဘောင်။ လက်အောက်ငယ်သားတွေနဲ့ လုပ်နေကြတာtage (UV) နှင့် overvoltage (OV) သည် စနစ်အမှားအယွင်းများကိုရှောင်ရှားရန်နှင့် သင်၏ FPGAs နှင့် အခြားလုပ်ဆောင်ဆဲစက်ပစ္စည်းများကို ပျက်စီးမှုမှကာကွယ်ရန် သည်းခံမှုဝင်းဒိုးကိုကျော်လွန်သွားပါက ပြန်လည်သတ်မှတ်မှုအထွက်အချက်ပြအချက်ပြမှုကို ဖန်တီးပေးပါသည်။ Window Vol ကိုရွေးချယ်ရာတွင် အဓိကစဉ်းစားရမည့်အချက်နှစ်ချက်ရှိပါသည်။tage ကြီးကြပ်ရေးမှူး- သည်းခံနိုင်မှုနှင့် အတိုင်းအတာ တိကျမှု။
Tolerance သည် overvol ကို သတ်မှတ်ပေးသော nominal monitored value ဝန်းကျင် အပိုင်းအခြားဖြစ်သည်။tage နှင့် undervoltage တံခါးခုံ။ စဉ်၊ Threshold Accuracy၊ ပုံမှန်အားဖြင့် percent ဖြင့် ဖော်ပြသည်။tage၊ သည် ပစ်မှတ်ပြန်လည်သတ်မှတ်ခြင်းအဆင့်များနှင့် အမှန်တကယ်ကိုက်ညီမှု၏အတိုင်းအတာဖြစ်သည်။
- Undervol ပါtage နှင့် overvoltage Threshold Accuracy နှင့် အတိုင်းအတာ ပြောင်းလဲမှု
Right Tolerance Window ကို ရွေးချယ်ခြင်း။
core vol နှင့်တူညီသောသည်းခံနိုင်ရည်ရှိသော window supervisor ကိုရွေးချယ်ခြင်း။tage လိုအပ်ချက်သည် အဆင့်သတ်မှတ်ချက် တိကျမှုကြောင့် ချွတ်ယွင်းမှုများ ဖြစ်စေနိုင်သည်။ FPGA ၏ လည်ပတ်မှု လိုအပ်ချက်နှင့် တူညီသော သည်းခံနိုင်မှုကို သတ်မှတ်ခြင်းသည် အမြင့်ဆုံး overvol အနီးတွင် ပြန်လည်သတ်မှတ်ခြင်း အထွက်ကို အစပျိုးနိုင်သည်tage အတိုင်းအတာ၊ OV_TH (max) နှင့် အနိမ့်ဆုံး undervoltage အတိုင်းအတာ၊d UV_TH (မိနစ်)။ အောက်တွင်ဖော်ပြထားသောပုံသည် tolerance setting (a) core vol နှင့်အတူတူပင်ဖြစ်ကြောင်းပြသထားသည်။tage tolerance vs. (b) core voltage သည်းခံခြင်း။
Threshold တိကျမှု၏သက်ရောက်မှု
window vol နှစ်ခုကို နှိုင်းယှဉ်ပါ။tage တူညီသော core vol ကိုစောင့်ကြည့်ခြင်း၊ မတူညီသောအဆင့်တိကျမှုရှိသောကြီးကြပ်ရေးမှူးများtage ထောက်ပံ့ရေးရထားလမ်း။ အတိုင်းအတာ တိကျမှု ပိုမြင့်သော ကြီးကြပ်သူသည် vol နှင့် နှိုင်းယှဉ်ပါက အတိုင်းအတာ ကန့်သတ်ချက်များမှ လျော့နည်းသွေဖည်မည်tage တိကျမှုနည်းပါးသောကြီးကြပ်ရေးမှူးများ။ အောက်ဖော်ပြပါပုံကို ဆန်းစစ်ကြည့်ပါ၊ တိကျမှုနည်းသော ဝင်းဒိုးကြီးကြပ်သူများသည် (က) ပြန်လည်သတ်မှတ်ခြင်း အထွက်အချက်ပြအချက်ပြမှုသည် UV နှင့် OV စောင့်ကြည့်ရေးအကွာအဝေးအတွင်း မည်သည့်နေရာတွင်မဆို အခိုင်အမာရှိသောကြောင့် ကျဉ်းမြောင်းသော ပါဝါထောက်ပံ့ရေးဝင်းဒိုးကို ဖန်တီးသည်။ စိတ်မချရသော ပါဝါထောက်ပံ့မှု စည်းမျဉ်းပါရှိသော အပလီကေးရှင်းများတွင်၊ ၎င်းသည် တုန်ခါမှုဖြစ်နိုင်ခြေရှိသော စနစ်အား ပိုမိုထိခိုက်လွယ်စေသည်။ အခြားတစ်ဖက်တွင်၊ မြင့်မားသောအဆင့်သတ်မှတ်တိကျမှုရှိသောကြီးကြပ်ရေးမှူးများ (သင်၏စွမ်းအားအတွက် ပိုမိုကျယ်ပြန့်သောဘေးကင်းသောလည်ပတ်မှုအကွာအဝေးကိုပေးဆောင်ရန် ဤအကွာအဝေးကို ချဲ့ထွင်ကာ၊ အလုံးစုံစွမ်းဆောင်နိုင်မည်ဖြစ်သည်။
Power Supply Sequencing
ခေတ်မီ FPGAs များသည် ပမာဏများစွာကို အသုံးပြုသည်။tagအကောင်းဆုံးစွမ်းဆောင်ရည်အတွက် e သံလမ်း။ သတ်မှတ်ထားသော ပါဝါတက်ခြင်းနှင့် ပါဝါချခြင်း အစီအစဉ်များသည် FPGA ယုံကြည်စိတ်ချရမှုအတွက် အရေးကြီးပါသည်။ မလျော်ကန်သော စီစစ်ခြင်းသည် ချို့ယွင်းချက်များ၊ ယုတ္တိဗေဒအမှားအယွင်းများနှင့် ထိလွယ်ရှလွယ် FPGA အစိတ်အပိုင်းများအတွက် အမြဲတမ်းပျက်စီးဆုံးရှုံးမှုများကိုပင် မိတ်ဆက်ပေးသည်။ Analog Devices များသည် FPGA ပါဝါစီမံခန့်ခွဲမှု၏စိန်ခေါ်မှုများကိုဖြေရှင်းရန် အထူးဒီဇိုင်းထုတ်ထားသော ကြီးကြပ်မှု/စီတန်းခြင်းပတ်လမ်းများ ကျယ်ကျယ်ပြန့်ပြန့်ပေးပါသည်။ ဤစက်ပစ္စည်းများသည် vol အမျိုးမျိုး၏ power-up နှင့် power down sequence ကို စီမံသည်။tagရထားတစ်ခုစီသည် သတ်မှတ်ထားသော vol သို့ရောက်ရှိကြောင်းအာမခံသည့် e ရထားများtage အဆင့်သည် ၎င်း၏ လိုအပ်သော r အတွင်း၌ ဖြစ်သည်။amp အချိန်နှင့်အမိန့်။ ဤပါဝါစီမံခန့်ခွဲမှုဖြေရှင်းချက်သည် inrush လျှပ်စီးကြောင်းကိုလျော့နည်းစေပြီး vol ကိုတားဆီးသည်။tage undershoot/overshoot အခြေအနေများနှင့် နောက်ဆုံးတွင် သင်၏ FPGA ဒီဇိုင်း၏ ခိုင်မာမှုကို ကာကွယ်ပေးပါသည်။
ADI ကြီးကြပ်ရေးနှင့် ဆက်တိုက်ဖြေရှင်းချက်
နံပါတ် of ထောက်ပံ့မှုများကို စောင့်ကြည့်ခဲ့သည်။ | အပိုင်း
နံပါတ် |
လည်ပတ်နေသည်။
အမျိုးအစား |
တံခါးခုံ
တိကျမှု |
တစ်ဆက်တည်း |
ပရိုဂရမ်ရေးခြင်း။
နည်းလမ်း |
အထုပ် |
1: ပေါ့ပေါ့ပါးပါး | MAX16895 | 1.5 မှ 5.5V | 1% | Up | R's, C's | 6 uDFN |
1: ပေါ့ပေါ့ပါးပါး | MAX16052၊ MAX16053 | 2.25 မှ 28V | 1.8% | Up | R's, C's | 6 SOT23 |
2: ပေါ့ပေါ့ပါးပါး | MAX6819၊ MAX6820 | 0.9 မှ 5.5V | 2.6% | Up | R's, C's | 6 SOT23 |
2 | MAX16041 |
2.2 မှ 28V |
2.7% နှင့် 1.5% |
Up |
R's, C's |
16 TQFN |
3 | MAX16042 | 20 TQFN | ||||
4 | MAX16043 | 24 TQFN | ||||
4: ပေါ့ပေါ့ပါးပါး |
MAX16165၊ MAX16166 | 2.7 မှ 16V | 0.80% | အပေါ်၊ ပြောင်းပြန်- ပါဝါချပါ။ | R's, C's | WLP ၂၀၊
20L TQFN |
MAX16050 |
2.7 မှ 16V |
1.5% |
အပေါ်၊ ပြောင်းပြန်- ပါဝါချပါ။ |
R's, C's |
28 TQFN |
|
5: ပေါ့ပေါ့ပါးပါး | MAX16051 | |||||
6: ပေါ့ပေါ့ပါးပါး | LTC2937 | 4.5 မှ 16.5V | <1.5% | ပရိုဂရမ်လုပ်နိုင်သည်။ | I2C၊ SMBus | 28 QFN |
8 | ADM1168 | 3 မှ 16V | <1% | ပရိုဂရမ်လုပ်နိုင်သည်။ | SMBus | 32 LQFP |
8 | ADM1169 | 3 မှ 16V | <1% | ပရိုဂရမ်လုပ်နိုင်သည်။ | SMBus | ၃၂ LQFP၊
LFCSP 40 |
10: ပေါ့ပေါ့ပါးပါး
(အများဆုံး 4 ခု) |
ADM1260 | 3 မှ 16V | <1% | ပရိုဂရမ်လုပ်နိုင်သည်။ | SMBus | LFCSP 40 |
12: ပေါ့ပေါ့ပါးပါး | ADM1166 | 3 မှ 16V | <1% | ပရိုဂရမ်လုပ်နိုင်သည်။ | SMBus | LFCSP ၄၀၊
48 TQFP |
17: ပေါ့ပေါ့ပါးပါး | ADM1266 | 3 မှ 15V | <1% | ပရိုဂရမ်လုပ်နိုင်သည်။ | PMBus | LFCSP 64 |
MAX16165/MAX16166:
အလွန်ပေါင်းစပ်ထားသော၊ 4-Channel Sequencer နှင့် Supervisor
MAX8 ကို အသုံးပြု၍ ပါဝါထိန်းချုပ်မှု 16165 ခု လိုအပ်သော ပါဝါထောက်ပံ့မှု စီစစ်ခြင်း။
အမေးအဖြေများ
မေး- မတူညီတဲ့ Multi-Vol ကို သုံးလို့ရမလား။tagXilinx FPGAs ဖြင့် ကြီးကြပ်သူလား။
A- သတ်မှတ်ထားသော ADI Multi-vol ကို အသုံးပြုရန် အကြံပြုထားသည်။tagကိုက်ညီမှုနှင့် တိကျမှုတို့အတွက် e Supervisor MAX16132tage စောင့်ကြည့်ရေး။
စာရွက်စာတမ်းများ / အရင်းအမြစ်များ
![]() |
ANALOG Devices MAX16132 Multi Voltage Xilinx FPGAs ဖြင့် ကြီးကြပ်သူများ [pdf] ပိုင်ရှင်လက်စွဲ MAX16132၊ MAX16132 Multi Voltage Xilinx FPGAs၊ Multi Voltage Xilinx FPGAs ရှိသောကြီးကြပ်သူများ၊ Xilinx FPGAs ရှိသောကြီးကြပ်သူများ၊ Xilinx FPGAs |