ANALOG-DEVICES-ロゴ

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGAを搭載したeスーパーバイザ

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー製品

製品仕様

製品名
 Xilinx FPGA 向け監視デバイス補完部品ガイド

説明
 このガイドでは、マルチボリュームに関する情報を提供しますtagシステムの安定性を確保するために、Xilinx FPGA と互換性のあるスーパーバイザを備えています。

ザイリンクス FPGA ファミリー Voltage仕様

FPGAファミリー コアVoltage(V) 補助巻tage(V) I / O Voltage(V)
Virtex ウルトラスケール+ 0.85、0.72、0.90 1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3
Virtex ウルトラスケール 0.95、1 1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3

製品使用説明書

ステップ1: FPGAファミリの識別tage要件
コアボリュームを決定するには、上記の表を参照してください。tage、補助巻tage、およびI/Oボリュームtag特定の Xilinx FPGA ファミリの要件。

ステップ2: 適切なマルチボリュームを選択するtagスーパーバイザー
ボリュームに基づいてtagXilinx FPGAの要件に応じて、対応するADI Multi-volを選択してください。tage スーパーバイザ部品番号 MAX16132。

ステップ3: インストールと構成
MAX16132スーパーバイザに付属のインストール手順に従って、必要なボリュームを監視および維持してください。tagXilinx FPGA 向けです。

Xilinx FPGA 向け監視デバイス補完部品ガイド

現代のFPGA設計は高度な製造技術を活用し、より小さなプロセスジオメトリとより低いコアボリュームを実現しています。tagしかし、この傾向は、複数のボリュームの使用を必要とする。tag従来のI/O規格に対応するためにeレールが使用されています。システムの安定性を保証し、予期しない動作を防ぐために、これらの各ボリュームはtag電子レールには専用の監視が必要です。アナログ・デバイセズは包括的なポートフォリオを提供しています。tag基本的なシングルチャネルから機能豊富なマルチボリュームまで、幅広い監視ソリューションを提供します。tag業界トップクラスの精度を誇るeスーパーバイザ(温度範囲全体で最大±0.3%)。コア、I/O、補助ボリュームtagさまざまなXilinx® FPGAファミリの要件が、明確で参照しやすい表で示されています。コアボリュームtage範囲は通常0.72Vから1Vの範囲ですが、I/O電圧はtage レベルは 1 V ~ 3.3 V の間で変化します。アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図1)

MAX16161:
グリッチフリーのパワーアップと手動リセット機能を備えたnanoPower電源監視機能アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図2)

MAX16193:
±0.3% 精度デュアルチャンネルウィンドウ検出器監視回路アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図3)

LTC2963:
±0.5% クワッド構成可能スーパーバイザ(ウォッチドッグ タイマー付き)アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図4)

MAX16135:
±1% 低ボラティリティtage、クアッドボリュームtage ウィンドウ スーパーバイザーアナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図5)

マルチボリュームtagXilinx FPGAを搭載したeスーパーバイザ

ザイリンクスFPGA

 

ザイリンクス プログラマブルロジック 家族

コア 巻tage (V) 補助 巻tage(V)  

入出力 巻tage (V)

Virtex ウルトラスケール+ 0.85,

0.72、0.90

1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3
Virtex ウルトラスケール 0.95、1 1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3
ヴァーテックス7 1、0.90 1.8、2.0 1.2、1.35、1.5、1.8、2.5、3.3
キンテックス ウルトラスケール+ 0.85,

0.72、0.90

1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3
キンテックス ウルトラスケール 0.95,

0.90、1.0

1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3
キンテックス7 1、0.90、

0.95

1.8 1.2、1.35、1.5、1.8、2.5、3.3
アーティックス ウルトラスケール+ 0.85、0.72 1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3
第7条 1.0、0.95、

0.90

1.8 1.2、1.35、1.5、1.8、2.5、3.3
スパルタン ウルトラスケール+ 0.85,

0.72、0.90

1.8 1.0、1.2、1.35、1.5、1.8、2.5、3.3
スパルタ7 1、0.95 1.8 1.2、1.35、1.5、1.8、2.5、3.3

ADI マルチボリュームtage 監督者

番号 of 巻tages 監視対象  

一部 番号

 

巻tages 監視対象 (V)

 

正確さ

(%)

1 MAX16132 1.0から5.0 <1
1 MAX16161、

MAX16162

1.7から4.85、0.6から4.85 <1.5
2 MAX16193 0.6から0.9、0.9から3.3 <0.3
3 MAX16134 5.0、4.8、4.5、3.3、3.0、

2.5、1.8、1.2、1.16、1.0

<1
 

4

LTC2962、LTC2963、LTC2964 5.0、3.3、2.5、1.8、1.5、

1.2、1.0、0.5V

 

<0.5

 

4

 

MAX16135

5.0、4.8、4.5、3.3、3.0、

2.5、2.3、1.8、1.5、1.36、

1.22、1.2、1.16、1.0

 

<1

4 MAX16060 3.3、2.5、1.8、0.62(調整) <1
6 LTC2936 0.2~5.8(プログラム可能) <1

ウィンドウボリュームtage 監督者

ウィンドウボリュームtagスーパーバイザはFPGAが安全な電圧範囲内で動作することを保証するために使用されます。tag仕様範囲。彼らはこれをアンダーボルテージで実現していますtage (UV) と過電圧tage (OV)しきい値を設定し、許容範囲を超えた場合にリセット出力信号を生成してシステムエラーを回避し、FPGAやその他の処理デバイスの損傷を防ぎます。ウィンドウ電圧を選択する際に考慮すべき主な点が2つあります。tagスーパーバイザー: 許容範囲としきい値の精度。
許容範囲は、過電圧を設定する公称監視値の周りの範囲です。tageとアンダーボリュームtagしきい値。しきい値精度は通常パーセントで表されますtage は、実際のリセットしきい値と目標リセットしきい値の適合度です。

  • アンダーボルtageとovervoltag閾値精度による閾値変動

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図6)

適切な許容範囲の選択

コアボリュームと同じ許容値を持つウィンドウスーパーバイザを選択するtagしきい値精度の要件により、誤動作につながる可能性があります。FPGAの動作要件と同じ許容値を設定すると、最大過電圧付近でリセット出力がトリガーされる可能性があります。tag閾値、OV_TH(最大)、および最小アンダーボルテージtage閾値、dUV_TH(分)。下の図は、許容値の設定(a)コアボリュームと同じtage許容度対(b)コアボリューム内tage公差。アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図7)

閾値精度の影響
2つのウィンドウボリュームを比較するtag同じコアボリュームを監視する異なる閾値精度を持つスーパーバイザーtag供給レール。閾値精度の高い監視装置では、閾値限界からの逸脱が、変動監視装置に比べて少なくなります。tag精度の低い監視回路では、リセット出力信号がUVおよびOV監視範囲内のどの位置でもアサートできるため、電源ウィンドウが狭くなります。電源レギュレーションの信頼性が低いアプリケーションでは、このことが発振を起こしやすい敏感なシステムにつながる可能性があります。一方、しきい値精度の高い監視回路では、この範囲が拡大され、電源の安全動作範囲が広くなり、全体的な性能が向上します。

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図8)

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図9)

電源シーケンス

現代のFPGAは複数のボリュームを利用してtag最適なパフォーマンスを得るためには、e レールのパワーアップとパワーダウンのシーケンス要件を定義することが FPGA の信頼性にとって重要です。シーケンスが不適切だと、グリッチ、ロジック エラー、さらには繊細な FPGA コンポーネントの永久的な損傷が発生します。アナログ デバイセズは、FPGA のパワー マネージメントの課題に対処するために特別に設計された包括的な監視/シーケンス回路を提供しています。これらのデバイスは、さまざまなボリュームのパワーアップとパワーダウンのシーケンスを調整します。tag各レールが指定されたボリュームに到達することを保証するeレールtag必要なrレベル内amp 時間と順序。この電源管理ソリューションは突入電流を最小限に抑え、電圧tagアンダーシュート/オーバーシュート状態を防止し、最終的に FPGA 設計の整合性を保護します。

ADI 監視およびシーケンス ソリューション

番号 of 監視対象物資 一部

番号

オペレーティング

ヴランジュ

しきい値

正確さ

 

順序

プログラミング

方法

 

パッケージ

1: カスケード可能 MAX16895 1.5~5.5V 1% Up R、C 6 uDFN
1: カスケード可能 MAX16052、MAX16053 2.25~28V 1.8% Up R、C 6 SOT23
2: カスケード可能 MAX6819、MAX6820 0.9~5.5V 2.6% Up R、C 6 SOT23
2 MAX16041  

 

2.2~28V

 

2.7%と

1.5%

 

 

Up

 

 

R、C

16 ティクフン
3 MAX16042 20 ティクフン
4 MAX16043 24 ティクフン
 

4: カスケード可能

MAX16165、MAX16166 2.7~16V 0.80% 上、逆、パワーダウン R、C 20 WLP、

20L TQFN

MAX16050  

2.7~16V

 

1.5%

上、逆、パワーダウン  

R、C

 

28 ティクフン

5: カスケード可能 MAX16051
6: カスケード可能 LTC2937 4.5~16.5V <1.5% プログラム可能 I2C、SMバス 28 ピン
8 ADM1168 3~16V <1% プログラム可能 SMBus 32 ピン
8 ADM1169 3~16V <1% プログラム可能 SMBus 32 LQFP、

40LFCSP

10: カスケード可能

(最大4)

ADM1260 3~16V <1% プログラム可能 SMBus 40LFCSP
12: カスケード可能 ADM1166 3~16V <1% プログラム可能 SMBus 40 LFCSP、

48 TQFP

17: カスケード可能 ADM1266 3~15V <1% プログラム可能 PMバス 64LFCSP

 

MAX16165/MAX16166:
高度に統合された 4 チャンネル シーケンサーおよびスーパーバイザー

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図10)

MAX8を使用した16165つの電源レギュレータを必要とする電源シーケンス

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGA搭載eスーパーバイザー(図11)

よくある質問

Q: 別のマルチボリュームを使用できますかtagXilinx FPGA を搭載したスーパーバイザーですか?
A: 指定されたADIマルチボリュームを使用することをお勧めします。tag互換性と正確な電圧のためのスーパーバイザMAX16132tageモニタリング。

ドキュメント / リソース

アナログデバイス MAX16132 マルチボリュームtagXilinx FPGAを搭載したeスーパーバイザ [pdf] 取扱説明書
MAX16132、MAX16132 マルチボリュームtagXilinx FPGA搭載のマルチボリュームスーパーバイザtagXilinx FPGA搭載スーパーバイザ、Xilinx FPGA搭載スーパーバイザ、Xilinx FPGA

参考文献

コメントを残す

あなたのメールアドレスは公開されません。 必須項目はマークされています *