ANALOG DEVICES MAX16132 Multi-Voltage Sipèvizè ak FPGA Xilinx
Espesifikasyon pwodwi
Non pwodwi
Aparèy sipèvizyon Gid pati konplemantè pou Xilinx FPGAs
Deskripsyon
Gid sa a bay enfòmasyon sou milti-voltage sipèvizè konpatib ak Xilinx FPGA pou asire estabilite sistèm.
Xilinx FPGA Fanmi Voltage Spesifikasyon
Fanmi FPGA | Nwayo Voltage (V) | Oksilyè Voltage (V) | I/O Voltage (V) |
---|---|---|---|
Virtex UltraScale+ | 0.85, 0.72, 0.90 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex UltraScale | 0.95, 1 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Enstriksyon Itilizasyon Pwodwi
Etap 1: Idantifye Fanmi FPGA Voltage Kondisyon
Gade nan tablo ki anwo a pou detèmine volim nwayo atage, oksilyè voltage, ak I/O voltage kondisyon pou fanmi Xilinx FPGA espesifik ou.
Etap 2: Chwazi Multi-vol ki apwopriye atage Sipèvizè
Ki baze sou voltage kondisyon Xilinx FPGA ou, chwazi korespondan ADI Multi-voltage Nimewo pati Sipèvizè MAX16132.
Etap 3: Enstalasyon ak Konfigirasyon
Swiv enstriksyon enstalasyon yo bay ak sipèvizè MAX16132 la pou kontwole epi kenbe voltages pou FPGA Xilinx ou.
Aparèy sipèvizyon Gid pati konplemantè pou Xilinx FPGAs
Modèn konsepsyon FPGA ogmante teknik fabwikasyon avanse, ki pèmèt pi piti jeyometri pwosesis ak pi ba nwayo voltages. Tandans sa a, sepandan, nesesite pou sèvi ak plizyè voltage rails pou akomode estanda I/O eritaj. Pou garanti estabilite sistèm ak anpeche konpòtman inatandi, chak nan sa yo voltagRail yo mande sipèvizyon devwe. Analog Devices ofri yon dosye konplè nan voltage solisyon siveyans, ki kouvri yon pakèt domèn, e; soti nan debaz sèl-chanèl nan karakteristik ki rich milti-voltage sipèvizè ki gen presizyon endistri-dirijan (jiska ± 0.3% atravè tanperati). Nwayo a, I/O, ak oksilyè voltagKondisyon pou plizyè fanmi Xilinx® FPGA yo prezante nan yon tablo ki klè ak fasil pou referans. Nwayo voltage ranje tipikman span soti nan 0.72 V a 1 V, pandan y ap I/O voltagNivo yo ka varye ant 1 V ak 3.3 V.
MAX16161:
Sipèvizè nanoPower Supply ak pouvwa-up san glitch ak reset manyèl
MAX16193:
±0.3% Presizyon Doub-chanèl Window-Detektè Sipèvizyon Awondisman
LTC2963:
±0.5% Kwadwilatè Configurable Sipèvizè ak revèy Watchdog
MAX16135:
±1% Low-Voltage, Quad-Voltage Window Sipèvizè
Multi-voltage Sipèvizè ak FPGA Xilinx
Xilinx FPGAs
Xilinx FPGA Fanmi |
Nwayo Voltage (V) | Oksilyè Voltage (V) |
I/O Voltage (V) |
Virtex UltraScale+ | 0.85,
0.72, 0.90 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex UltraScale | 0.95, 1 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Vitès 7 | 1, 0.90 | 1.8, 2.0 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex UltraScale+ | 0.85,
0.72, 0.90 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex UltraScale | 0.95,
0.90, 1.0 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex 7 | 1, 0.90,
0.95 |
1.8 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Artix UtraScale+ | 0.85, 0.72 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Atik 7 | 1.0, 0.95,
0.90 |
1.8 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Spartan Ultrascale+ | 0.85,
0.72, 0.90 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Spartan 7 | 1, 0.95 | 1.8 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
ADI Multi-voltage Sipèvizè yo
Nimewo of Voltages Siveye |
Pati Nimewo |
Voltages Siveye (V) |
Presizyon (%) |
1 | MAX16132 | 1.0 a 5.0 | <1 |
1 | MAX16161,
MAX16162 |
1.7 a 4.85, 0.6 a 4.85 | <1.5 |
2 | MAX16193 | 0.6 a 0.9, 0.9 a 3.3 | <0.3 |
3 | MAX16134 | 5.0, 4.8, 4.5, 3.3, 3.0,
2.5, 1.8, 1.2, 1.16, 1.0 |
<1 |
4 |
LTC2962, LTC2963, LTC2964 | 5.0, 3.3, 2.5, 1.8, 1.5,
1.2, 1.0, 0.5V |
<0.5 |
4 |
MAX16135 |
5.0, 4.8, 4.5, 3.3, 3.0,
2.5, 2.3, 1.8, 1.5, 1.36, 1.22, 1.2, 1.16, 1.0 |
<1 |
4 | MAX16060 | 3.3, 2.5, 1.8, 0.62 (adj) | <1 |
6 | LTC2936 | 0.2 a 5.8 (Programmable) | <1 |
Fenèt Voltage Sipèvizè yo
Fenèt voltagYo itilize sipèvizè yo pou asire FPGA yo opere nan yon vol ki an sekiritetage ranje spesifikasyon. Yo fè sa lè yo gen undervoltage (UV) ak overvoltage (OV) papòt ak jenere yon siyal pwodiksyon reset si li ale pi lwen pase fenèt tolerans la pou evite erè sistèm ak anpeche domaj nan FPGA ou yo ak lòt aparèy pwosesis. Gen de bagay prensipal yo dwe konsidere lè w ap chwazi yon fenèt voltage sipèvizè: Tolerans ak Presizyon Papòt.
Tolerans se ranje alantou valè nominal kontwole ki mete overvol latage ak undervoltage papòt yo. Pandan ke, Presizyon Papòt, anjeneral eksprime an pousantage, se degre nan konfòmite aktyèl la nan papòt yo reset sib.
- Undervoltage ak overvoltagVaryasyon papòt ak Presizyon Papòt
Chwazi Fenèt Tolerans dwat la
Chwazi yon sipèvizè fenèt ki gen menm tolerans ak volim nwayo atagKondisyon an ka mennen nan fonksyone byen akòz presizyon papòt. Mete tolerans la menm jan ak egzijans fonksyònman FPGA a ka deklanche yon pwodiksyon reset tou pre maksimòm overvol latage papòt, OV_TH (max), ak minimòm undervoltage papòt,d UV_TH (min). Figi ki anba a montre anviwònman tolerans (a) menm ak vol debaztage tolerans vs (b) nan nwayo a voltage tolerans.
Enpak Presizyon Papòt
Konpare de fenèt voltage sipèvizè ak presizyon papòt diferan, kontwole menm nwayo voltage ekipman pou ray. Sipèvizè a ki gen yon presizyon papòt ki pi wo pral devye mwens de limit papòt yo an konparezon ak vol.tage sipèvizè ak pi ba presizyon. Egzamine figi ki anba a, sipèvizè fenèt yo ak pi ba presizyon (a) kreye yon fenèt ekipman pou pouvwa etwat depi siyal pwodiksyon reset la ka afime nenpòt kote nan ranje siveyans UV ak OV. Nan aplikasyon pou ak règleman ekipman pou pouvwa enfidèl, sa a ta ka poze yon sistèm ki pi sansib ki gen tandans osilasyon. Nan lòt men an, sipèvizè ak presizyon papòt segondè (agrandi ranje sa a bay yon pi laj ranje opere san danje pou pouvwa ou, ki pral, pèfòmans jeneral.
Sekans ekipman pou pouvwa
FPGA modèn yo itilize plizyè voltage rails pou pèfòmans optimal. Kondisyon pou sekans pouvwa-up ak pouvwa-desann yo enpòtan anpil pou fyab FPGA. Move sekans prezante pepen, erè lojik, e menm domaj pèmanan nan eleman sansib FPGA. Analog Devices ofri yon seri konplè sikui sipèvizyon/sekans ki fèt espesyalman pou adrese defi jesyon pouvwa FPGA yo. Aparèy sa yo orchestre pouvwa-up ak pouvwa-desann sekans nan divès kalite voltage ray, garanti ke chak ray rive nan vol deziyen li yotage nivo nan r obligatwa li yoamp tan ak lòd. Solisyon jesyon pouvwa sa a minimize kouran inrush, anpeche voltagKondisyon undershoot/overshoot, epi finalman pwoteje entegrite konsepsyon FPGA ou a.
ADI sipèvizyon ak solisyon sekans
Nimewo of Pwovizyon pou kontwole | Pati
Nimewo |
Opere
Vrange |
Papòt
Presizyon |
Sekans |
Pwogramasyon
Metòd |
Pake |
1: kaskad | MAX16895 | 1.5 a 5.5V | 1% | Up | R yo, C yo | 6 uDFN |
1: kaskad | MAX16052, MAX16053 | 2.25 a 28V | 1.8% | Up | R yo, C yo | 6 SOT23 |
2: kaskad | MAX6819, MAX6820 | 0.9 a 5.5V | 2.6% | Up | R yo, C yo | 6 SOT23 |
2 | MAX16041 |
2.2 a 28V |
2.7% ak 1.5% |
Up |
R yo, C yo |
16 TQFN |
3 | MAX16042 | 20 TQFN | ||||
4 | MAX16043 | 24 TQFN | ||||
4: kaskad |
MAX16165, MAX16166 | 2.7 a 16V | 0.80% | Leve, ranvèse- Pouvwa desann | R yo, C yo | 20 WLP,
20L TQFN |
MAX16050 |
2.7 a 16V |
1.5% |
Leve, ranvèse- Pouvwa desann |
R yo, C yo |
28 TQFN |
|
5: kaskad | MAX16051 | |||||
6: kaskad | LTC2937 | 4.5 a 16.5V | <1.5% | Pwogramasyon | I2C, SMBus | 28 QFN |
8 | ADM1168 | 3 a 16V | <1% | Pwogramasyon | SMBus | 32 LQFP |
8 | ADM1169 | 3 a 16V | <1% | Pwogramasyon | SMBus | 32 LQFP,
40 LFCSP |
10: kaskad
(maksòm 4) |
ADM1260 | 3 a 16V | <1% | Pwogramasyon | SMBus | 40 LFCSP |
12: kaskad | ADM1166 | 3 a 16V | <1% | Pwogramasyon | SMBus | 40 LFCSP,
48 TQFP |
17: kaskad | ADM1266 | 3 a 15V | <1% | Pwogramasyon | PMBus | 64 LFCSP |
MAX16165/MAX16166:
Trè entegre, 4-Chanèl Sequencer ak Sipèvizè
Sekans ekipman pou pouvwa ki mande 8 regilatè pouvwa lè l sèvi avèk MAX16165
FAQ
K: Èske mwen ka itilize yon diferan milti-voltage sipèvizè ak Xilinx FPGAs?
A: Li rekòmande yo sèvi ak espesifye ADI Multi-voltage Sipèvizè MAX16132 pou konpatibilite ak egzat voltage siveyans.
Dokiman / Resous
![]() |
ANALOG DEVICES MAX16132 Multi Voltage Sipèvizè ak FPGA Xilinx [pdfManyèl Pwopriyetè a MAX16132, MAX16132 Multi Voltage Sipèvizè ak Xilinx FPGAs, Multi Voltage Sipèvizè ak FPGA Xilinx, Sipèvizè ak FPGA Xilinx, FPGA Xilinx |