ಅನಲಾಗ್-ಸಾಧನಗಳು-ಲೋಗೋ

ಅನಲಾಗ್ ಸಾಧನಗಳು MAX16132 ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagಇ Xilinx FPGAಗಳೊಂದಿಗೆ ಮೇಲ್ವಿಚಾರಕರು

ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGAs-ಉತ್ಪನ್ನದೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು

ಉತ್ಪನ್ನದ ವಿಶೇಷಣಗಳು

ಉತ್ಪನ್ನದ ಹೆಸರು
 Xilinx FPGA ಗಳಿಗಾಗಿ ಮೇಲ್ವಿಚಾರಣಾ ಸಾಧನಗಳ ಪೂರಕ ಭಾಗಗಳ ಮಾರ್ಗದರ್ಶಿ

ವಿವರಣೆ
 ಈ ಮಾರ್ಗದರ್ಶಿ ಬಹು-ಸಂಪುಟಗಳ ಕುರಿತು ಮಾಹಿತಿಯನ್ನು ಒದಗಿಸುತ್ತದೆtagಸಿಸ್ಟಮ್ ಸ್ಥಿರತೆಯನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಲು Xilinx FPGA ಗಳೊಂದಿಗೆ ಹೊಂದಿಕೊಳ್ಳುವ ಇ ಮೇಲ್ವಿಚಾರಕರು.

Xilinx FPGA ಕುಟುಂಬ ಸಂಪುಟtagಇ ವಿಶೇಷಣಗಳು

FPGA ಕುಟುಂಬ ಕೋರ್ ಸಂಪುಟtagಇ (ವಿ) ಸಹಾಯಕ ಸಂಪುಟtagಇ (ವಿ) I/O ಸಂಪುಟtagಇ (ವಿ)
ವರ್ಟೆಕ್ಸ್ ಅಲ್ಟ್ರಾಸ್ಕೇಲ್ + 0.85, 0.72, 0.90 1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ವರ್ಟೆಕ್ಸ್ ಅಲ್ಟ್ರಾಸ್ಕೇಲ್ 0.95, 1 1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3

ಉತ್ಪನ್ನ ಬಳಕೆಯ ಸೂಚನೆಗಳು

ಹಂತ 1: FPGA ಕುಟುಂಬ ಸಂಪುಟವನ್ನು ಗುರುತಿಸಿtagಇ ಅವಶ್ಯಕತೆಗಳು
ಕೋರ್ ವಾಲ್ಯೂಮ್ ಅನ್ನು ನಿರ್ಧರಿಸಲು ಮೇಲಿನ ಕೋಷ್ಟಕವನ್ನು ನೋಡಿtage, ಸಹಾಯಕ ಸಂಪುಟtage, ಮತ್ತು I/O ಸಂಪುಟtagನಿಮ್ಮ ನಿರ್ದಿಷ್ಟ Xilinx FPGA ಕುಟುಂಬಕ್ಕೆ ಇ ಅವಶ್ಯಕತೆಗಳು.

ಹಂತ 2: ಸೂಕ್ತವಾದ ಬಹು-ಸಂಪುಟವನ್ನು ಆಯ್ಕೆಮಾಡಿtagಇ ಮೇಲ್ವಿಚಾರಕ
ಸಂಪುಟವನ್ನು ಆಧರಿಸಿtagನಿಮ್ಮ Xilinx FPGA ಯ ಇ ಅವಶ್ಯಕತೆಗಳು, ಅನುಗುಣವಾದ ADI ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್ ಅನ್ನು ಆರಿಸಿtagಇ ಮೇಲ್ವಿಚಾರಕರ ಭಾಗ ಸಂಖ್ಯೆ MAX16132.

ಹಂತ 3: ಸ್ಥಾಪನೆ ಮತ್ತು ಸಂರಚನೆ
ಅಗತ್ಯವಿರುವ ಪರಿಮಾಣವನ್ನು ಮೇಲ್ವಿಚಾರಣೆ ಮಾಡಲು ಮತ್ತು ನಿರ್ವಹಿಸಲು MAX16132 ಮೇಲ್ವಿಚಾರಕರೊಂದಿಗೆ ಒದಗಿಸಲಾದ ಅನುಸ್ಥಾಪನಾ ಸೂಚನೆಗಳನ್ನು ಅನುಸರಿಸಿ.tagನಿಮ್ಮ Xilinx FPGA ಗಾಗಿ.

Xilinx FPGA ಗಳಿಗಾಗಿ ಮೇಲ್ವಿಚಾರಣಾ ಸಾಧನಗಳ ಪೂರಕ ಭಾಗಗಳ ಮಾರ್ಗದರ್ಶಿ

ಆಧುನಿಕ ಎಫ್‌ಪಿಜಿಎ ವಿನ್ಯಾಸಗಳು ಸುಧಾರಿತ ಫ್ಯಾಬ್ರಿಕೇಶನ್ ತಂತ್ರಗಳನ್ನು ನಿಯಂತ್ರಿಸುತ್ತದೆ, ಸಣ್ಣ ಪ್ರಕ್ರಿಯೆ ಜ್ಯಾಮಿತಿಗಳನ್ನು ಮತ್ತು ಕಡಿಮೆ ಕೋರ್ ಸಂಪುಟವನ್ನು ಸಕ್ರಿಯಗೊಳಿಸುತ್ತದೆtages. ಆದಾಗ್ಯೂ, ಈ ಪ್ರವೃತ್ತಿಯು ಬಹು ಸಂಪುಟಗಳ ಬಳಕೆಯನ್ನು ಅಗತ್ಯಪಡಿಸುತ್ತದೆtagಇ ಹಳಿಗಳು ಪರಂಪರೆಯ I/O ಮಾನದಂಡಗಳನ್ನು ಸರಿಹೊಂದಿಸಲು. ಸಿಸ್ಟಮ್ ಸ್ಥಿರತೆಯನ್ನು ಖಾತರಿಪಡಿಸಲು ಮತ್ತು ಅನಿರೀಕ್ಷಿತ ನಡವಳಿಕೆಯನ್ನು ತಡೆಗಟ್ಟಲು, ಈ ಪ್ರತಿಯೊಂದು ಸಂಪುಟtagಇ ಹಳಿಗಳಿಗೆ ಮೀಸಲಾದ ಮೇಲ್ವಿಚಾರಣೆಯ ಅಗತ್ಯವಿದೆ. ಅನಲಾಗ್ ಸಾಧನಗಳು ಸಂಪುಟದ ಸಮಗ್ರ ಪೋರ್ಟ್‌ಫೋಲಿಯೊವನ್ನು ನೀಡುತ್ತದೆtagಮೂಲ ಏಕ-ಚಾನೆಲ್‌ನಿಂದ ವೈಶಿಷ್ಟ್ಯ-ಭರಿತ ಬಹು-ಸಂಪುಟದವರೆಗೆ ವ್ಯಾಪಕ ಶ್ರೇಣಿಯನ್ನು ಒಳಗೊಂಡಿರುವ ಇ-ಮಾನಿಟರಿಂಗ್ ಪರಿಹಾರಗಳು,tagಇ ಮೇಲ್ವಿಚಾರಕರು ಉದ್ಯಮ-ಪ್ರಮುಖ ನಿಖರತೆಯನ್ನು ಹೆಮ್ಮೆಪಡುತ್ತಾರೆ (ತಾಪಮಾನದಾದ್ಯಂತ ± 0.3% ವರೆಗೆ). ಕೋರ್, I/O, ಮತ್ತು ಸಹಾಯಕ ಸಂಪುಟtagವಿವಿಧ Xilinx® FPGA ಕುಟುಂಬಗಳಿಗೆ ಇ ಅವಶ್ಯಕತೆಗಳನ್ನು ಸ್ಪಷ್ಟ ಮತ್ತು ಸುಲಭವಾಗಿ ಉಲ್ಲೇಖಿಸಬಹುದಾದ ಕೋಷ್ಟಕದಲ್ಲಿ ಪ್ರಸ್ತುತಪಡಿಸಲಾಗಿದೆ. ಕೋರ್ ಸಂಪುಟtage ವ್ಯಾಪ್ತಿಯು ಸಾಮಾನ್ಯವಾಗಿ 0.72 V ನಿಂದ 1 V ವರೆಗೆ ವ್ಯಾಪಿಸುತ್ತದೆ, ಆದರೆ I/O ಸಂಪುಟtagಇ ಮಟ್ಟಗಳು 1 V ಮತ್ತು 3.3 V ನಡುವೆ ಬದಲಾಗಬಹುದು.ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (1)

MAX16161:
ಗ್ಲಿಚ್-ಫ್ರೀ ಪವರ್-ಅಪ್ ಮತ್ತು ಹಸ್ತಚಾಲಿತ ಮರುಹೊಂದಿಸುವಿಕೆಯೊಂದಿಗೆ ನ್ಯಾನೊಪವರ್ ಸಪ್ಲೈ ಸೂಪರ್ವೈಸರ್ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (2)

MAX16193:
±0.3% ನಿಖರತೆ ಡ್ಯುಯಲ್-ಚಾನೆಲ್ ವಿಂಡೋ-ಡಿಟೆಕ್ಟರ್ ಮೇಲ್ವಿಚಾರಣಾ ಸರ್ಕ್ಯೂಟ್ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (3)

ಎಲ್‌ಟಿಸಿ2963:
ವಾಚ್‌ಡಾಗ್ ಟೈಮರ್‌ನೊಂದಿಗೆ ±0.5% ಕ್ವಾಡ್ ಕಾನ್ಫಿಗರ್ ಮಾಡಬಹುದಾದ ಮೇಲ್ವಿಚಾರಕಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (4)

MAX16135:
±1% ಕಡಿಮೆ-ಸಂಪುಟtagಇ, ಕ್ವಾಡ್-ಸಂಪುಟtagಇ ವಿಂಡೋ ಮೇಲ್ವಿಚಾರಕರುಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (5)

ಬಹು-ಸಂಪುಟtagಇ Xilinx FPGAಗಳೊಂದಿಗೆ ಮೇಲ್ವಿಚಾರಕರು

Xilinx FPGA ಗಳು

 

Xilinx FPGA ಕುಟುಂಬ

ಕೋರ್ ಸಂಪುಟtage (ವಿ) ಸಹಾಯಕ ಸಂಪುಟtagಇ (ವಿ)  

I/O ಸಂಪುಟtage (ವಿ)

ವರ್ಟೆಕ್ಸ್ ಅಲ್ಟ್ರಾಸ್ಕೇಲ್ + 0.85,

0.72, 0.90

1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ವರ್ಟೆಕ್ಸ್ ಅಲ್ಟ್ರಾಸ್ಕೇಲ್ 0.95, 1 1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ವರ್ಟೆಕ್ಸ್ 7 1, 0.90 1.8, 2.0 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ಕಿಂಟೆಕ್ಸ್ ಅಲ್ಟ್ರಾಸ್ಕೇಲ್+ 0.85,

0.72, 0.90

1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ಕಿಂಟೆಕ್ಸ್ ಅಲ್ಟ್ರಾಸ್ಕೇಲ್ 0.95,

0.90, 1.0

1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ಕಿಂಟೆಕ್ಸ್ 7 1, 0.90,

0.95

1.8 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ಆರ್ಟಿಕ್ಸ್ ಉಟ್ರಾಸ್ಕೇಲ್ + 0.85, 0.72 1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ಆರ್ಟಿಕ್ಸ್ 7 1.0, 0.95,

0.90

1.8 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ಸ್ಪಾರ್ಟಾನ್ ಅಲ್ಟ್ರಾಸ್ಕೇಲ್+ 0.85,

0.72, 0.90

1.8 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3
ಸ್ಪಾರ್ಟನ್ 7 1, 0.95 1.8 1.2, 1.35, 1.5, 1.8, 2.5, 3.3

ADI ಬಹು-ಸಂಪುಟtagಇ ಮೇಲ್ವಿಚಾರಕರು

ಸಂಖ್ಯೆ of ಸಂಪುಟtagಮೇಲ್ವಿಚಾರಣೆ ಮಾಡಲಾಗಿದೆ  

ಭಾಗ ಸಂಖ್ಯೆ

 

ಸಂಪುಟtages ಮೇಲ್ವಿಚಾರಣೆ ಮಾಡಲಾಗಿದೆ (ವಿ)

 

ನಿಖರತೆ

(%)

1 MAX16132 1.0 ರಿಂದ 5.0 <1
1 MAX16161,

MAX16162

1.7 ರಿಂದ 4.85, 0.6 ರಿಂದ 4.85 <1.5
2 MAX16193 0.6 ರಿಂದ 0.9, 0.9 ರಿಂದ 3.3 <0.3
3 MAX16134 5.0, 4.8, 4.5, 3.3, 3.0,

2.5, 1.8, 1.2, 1.16, 1.0

<1
 

4

LTC2962, LTC2963, LTC2964 5.0, 3.3, 2.5, 1.8, 1.5,

1.2, 1.0, 0.5V

 

<0.5

 

4

 

MAX16135

5.0, 4.8, 4.5, 3.3, 3.0,

2.5, 2.3, 1.8, 1.5, 1.36,

1.22, 1.2, 1.16, 1.0

 

<1

4 MAX16060 3.3, 2.5, 1.8, 0.62 (adj) <1
6 LTC2936 0.2 ರಿಂದ 5.8 (ಪ್ರೋಗ್ರಾಮೆಬಲ್) <1

ವಿಂಡೋ ಸಂಪುಟtagಇ ಮೇಲ್ವಿಚಾರಕರು

ವಿಂಡೋ ಸಂಪುಟtage ಮೇಲ್ವಿಚಾರಕರನ್ನು FPGA ಗಳು ಸುರಕ್ಷಿತ ಸಂಪುಟದಲ್ಲಿ ಕಾರ್ಯನಿರ್ವಹಿಸುವುದನ್ನು ಖಚಿತಪಡಿಸಿಕೊಳ್ಳಲು ಬಳಸಲಾಗುತ್ತದೆtagಇ ನಿರ್ದಿಷ್ಟತೆಯ ಶ್ರೇಣಿ. ಅವರು ಅಂಡರ್ವಾಲ್ ಹೊಂದಿರುವ ಮೂಲಕ ಇದನ್ನು ಮಾಡುತ್ತಾರೆtagಇ (ಯುವಿ) ಮತ್ತು ಓವರ್ವಾಲ್tage (OV) ಮಿತಿಗಳು ಮತ್ತು ಸಿಸ್ಟಮ್ ದೋಷಗಳನ್ನು ತಪ್ಪಿಸಲು ಮತ್ತು ನಿಮ್ಮ FPGA ಗಳು ಮತ್ತು ಇತರ ಸಂಸ್ಕರಣಾ ಸಾಧನಗಳಿಗೆ ಹಾನಿಯಾಗದಂತೆ ತಡೆಯಲು ಸಹಿಷ್ಣುತೆ ವಿಂಡೋವನ್ನು ಮೀರಿ ಹೋದರೆ ಮರುಹೊಂದಿಸುವ ಔಟ್‌ಪುಟ್ ಸಿಗ್ನಲ್ ಅನ್ನು ಉತ್ಪಾದಿಸುತ್ತದೆ. ವಿಂಡೋ ಸಂಪುಟವನ್ನು ಆಯ್ಕೆಮಾಡುವಾಗ ಪರಿಗಣಿಸಬೇಕಾದ ಎರಡು ಮುಖ್ಯ ವಿಷಯಗಳಿವೆtagಇ ಮೇಲ್ವಿಚಾರಕ: ಸಹಿಷ್ಣುತೆ ಮತ್ತು ಮಿತಿ ನಿಖರತೆ.
ಸಹಿಷ್ಣುತೆಯು ಮಿತಿಮೀರಿದ ಪ್ರಮಾಣವನ್ನು ಹೊಂದಿಸುವ ನಾಮಮಾತ್ರದ ಮೇಲ್ವಿಚಾರಣೆ ಮೌಲ್ಯದ ಸುತ್ತಲಿನ ಶ್ರೇಣಿಯಾಗಿದೆtagಇ ಮತ್ತು ಅಂಡರ್ವಾಲ್tagಇ ಮಿತಿಗಳು. ಅದೇ ಸಮಯದಲ್ಲಿ, ಥ್ರೆಶೋಲ್ಡ್ ನಿಖರತೆ, ಸಾಮಾನ್ಯವಾಗಿ ಶೇಕಡಾದಲ್ಲಿ ವ್ಯಕ್ತಪಡಿಸಲಾಗುತ್ತದೆtagಇ, ಗುರಿಯ ಮರುಹೊಂದಿಸುವ ಮಿತಿಗಳಿಗೆ ವಾಸ್ತವದ ಅನುಸರಣೆಯ ಮಟ್ಟವಾಗಿದೆ.

  • ಅಂಡರ್ ವೋಲ್tagಇ ಮತ್ತು ಓವರ್ವಾಲ್tagಮಿತಿ ನಿಖರತೆಯೊಂದಿಗೆ ಇ ಥ್ರೆಶೋಲ್ಡ್ ವ್ಯತ್ಯಾಸ

ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (6)

ಸರಿಯಾದ ಸಹಿಷ್ಣುತೆ ವಿಂಡೋವನ್ನು ಆಯ್ಕೆಮಾಡುವುದು

ಕೋರ್ ಸಂಪುಟದಂತೆಯೇ ಅದೇ ಸಹಿಷ್ಣುತೆಯೊಂದಿಗೆ ವಿಂಡೋ ಮೇಲ್ವಿಚಾರಕನನ್ನು ಆಯ್ಕೆ ಮಾಡುವುದುtagಇ ಅವಶ್ಯಕತೆಯು ಮಿತಿ ನಿಖರತೆಯಿಂದಾಗಿ ಅಸಮರ್ಪಕ ಕಾರ್ಯಗಳಿಗೆ ಕಾರಣವಾಗಬಹುದು. FPGA ಯ ಕಾರ್ಯಾಚರಣಾ ಅವಶ್ಯಕತೆಯಂತೆಯೇ ಅದೇ ಸಹಿಷ್ಣುತೆಯನ್ನು ಹೊಂದಿಸುವುದರಿಂದ ಗರಿಷ್ಠ ಓವರ್‌ವೋಲ್ಟ್ ಬಳಿ ಮರುಹೊಂದಿಸುವ ಔಟ್‌ಪುಟ್ ಅನ್ನು ಪ್ರಚೋದಿಸಬಹುದು.tage ಮಿತಿ, OV_TH (ಗರಿಷ್ಠ), ಮತ್ತು ಕನಿಷ್ಠ ಅಂಡರ್‌ವಾಲ್ಯೂಮ್tage ಮಿತಿ,d UV_TH (ನಿಮಿಷ). ಕೆಳಗಿನ ಚಿತ್ರವು ಸಹಿಷ್ಣುತೆಯ ಸೆಟ್ಟಿಂಗ್ ಅನ್ನು ವಿವರಿಸುತ್ತದೆ (a) ಕೋರ್ ವಾಲ್ಯೂಮ್‌ನೊಂದಿಗೆ ಅದೇ ರೀತಿtagಇ ಟಾಲರೆನ್ಸ್ ವರ್ಸಸ್ (ಬಿ) ಕೋರ್ ಸಂಪುಟದೊಳಗೆtagಇ ಸಹನೆ.ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (7)

ಮಿತಿ ನಿಖರತೆಯ ಪರಿಣಾಮ
ಎರಡು ವಿಂಡೋ ಸಂಪುಟಗಳನ್ನು ಹೋಲಿಕೆ ಮಾಡಿtagವಿಭಿನ್ನ ಮಿತಿ ನಿಖರತೆಯೊಂದಿಗೆ ಇ ಮೇಲ್ವಿಚಾರಕರು, ಒಂದೇ ಕೋರ್ ಸಂಪುಟವನ್ನು ಮೇಲ್ವಿಚಾರಣೆ ಮಾಡುತ್ತಾರೆtagಇ ಸರಬರಾಜು ರೈಲು. ಹೆಚ್ಚಿನ ಮಿತಿ ನಿಖರತೆಯನ್ನು ಹೊಂದಿರುವ ಮೇಲ್ವಿಚಾರಕವು ಸಂಪುಟಕ್ಕೆ ಹೋಲಿಸಿದರೆ ಮಿತಿ ಮಿತಿಗಳಿಂದ ಕಡಿಮೆ ವಿಚಲನಗೊಳ್ಳುತ್ತಾನೆ.tagಕಡಿಮೆ ನಿಖರತೆಯೊಂದಿಗೆ ಇ ಮೇಲ್ವಿಚಾರಕರು. ಕೆಳಗಿನ ಚಿತ್ರವನ್ನು ಪರಿಶೀಲಿಸುವಾಗ, ಕಡಿಮೆ ನಿಖರತೆಯೊಂದಿಗೆ ವಿಂಡೋ ಮೇಲ್ವಿಚಾರಕರು (ಎ) ಕಿರಿದಾದ ವಿದ್ಯುತ್ ಸರಬರಾಜು ವಿಂಡೋವನ್ನು ರಚಿಸುತ್ತಾರೆ ಏಕೆಂದರೆ ಮರುಹೊಂದಿಸುವ ಔಟ್‌ಪುಟ್ ಸಿಗ್ನಲ್ UV ಮತ್ತು OV ಮಾನಿಟರಿಂಗ್ ವ್ಯಾಪ್ತಿಯಲ್ಲಿ ಎಲ್ಲಿಯಾದರೂ ದೃಢೀಕರಿಸಬಹುದು. ವಿಶ್ವಾಸಾರ್ಹವಲ್ಲದ ವಿದ್ಯುತ್ ಸರಬರಾಜು ನಿಯಂತ್ರಣವನ್ನು ಹೊಂದಿರುವ ಅನ್ವಯಿಕೆಗಳಲ್ಲಿ, ಇದು ಆಂದೋಲನಕ್ಕೆ ಒಳಗಾಗುವ ಹೆಚ್ಚು ಸೂಕ್ಷ್ಮ ವ್ಯವಸ್ಥೆಯನ್ನು ಉಂಟುಮಾಡಬಹುದು. ಮತ್ತೊಂದೆಡೆ, ಹೆಚ್ಚಿನ ಮಿತಿ ನಿಖರತೆಯೊಂದಿಗೆ ಮೇಲ್ವಿಚಾರಕರು (ನಿಮ್ಮ ವಿದ್ಯುತ್‌ಗೆ ವಿಶಾಲವಾದ ಸುರಕ್ಷಿತ ಕಾರ್ಯಾಚರಣಾ ಶ್ರೇಣಿಯನ್ನು ಒದಗಿಸಲು ಈ ಶ್ರೇಣಿಯನ್ನು ವಿಸ್ತರಿಸುತ್ತಾರೆ, ಇದು ಒಟ್ಟಾರೆ ಕಾರ್ಯಕ್ಷಮತೆಯನ್ನು ನೀಡುತ್ತದೆ.

ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (8)

ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (9)

ಪವರ್ ಸಪ್ಲೈ ಸೀಕ್ವೆನ್ಸಿಂಗ್

ಆಧುನಿಕ FPGAಗಳು ಬಹು ಸಂಪುಟಗಳನ್ನು ಬಳಸುತ್ತವೆtagಅತ್ಯುತ್ತಮ ಕಾರ್ಯಕ್ಷಮತೆಗಾಗಿ ಇ ಹಳಿಗಳು. ಎಫ್‌ಪಿಜಿಎ ವಿಶ್ವಾಸಾರ್ಹತೆಗೆ ವ್ಯಾಖ್ಯಾನಿಸಲಾದ ಪವರ್-ಅಪ್ ಮತ್ತು ಪವರ್-ಡೌನ್ ಸೀಕ್ವೆನ್ಸಿಂಗ್ ಅಗತ್ಯತೆಗಳು ನಿರ್ಣಾಯಕವಾಗಿವೆ. ಅಸಮರ್ಪಕ ಅನುಕ್ರಮವು ಗ್ಲಿಚ್‌ಗಳು, ಲಾಜಿಕ್ ದೋಷಗಳು ಮತ್ತು ಸೂಕ್ಷ್ಮ FPGA ಘಟಕಗಳಿಗೆ ಶಾಶ್ವತ ಹಾನಿಯನ್ನು ಸಹ ಪರಿಚಯಿಸುತ್ತದೆ. ಅನಲಾಗ್ ಸಾಧನಗಳು ಎಫ್‌ಪಿಜಿಎ ಪವರ್ ಮ್ಯಾನೇಜ್‌ಮೆಂಟ್‌ನ ಸವಾಲುಗಳನ್ನು ಪರಿಹರಿಸಲು ನಿರ್ದಿಷ್ಟವಾಗಿ ವಿನ್ಯಾಸಗೊಳಿಸಲಾದ ಮೇಲ್ವಿಚಾರಣಾ / ಅನುಕ್ರಮ ಸರ್ಕ್ಯೂಟ್‌ಗಳ ಸಮಗ್ರ ಶ್ರೇಣಿಯನ್ನು ನೀಡುತ್ತದೆ. ಈ ಸಾಧನಗಳು ವಿವಿಧ ಸಂಪುಟಗಳ ಪವರ್-ಅಪ್ ಮತ್ತು ಪವರ್-ಡೌನ್ ಅನುಕ್ರಮವನ್ನು ಆರ್ಕೆಸ್ಟ್ರೇಟ್ ಮಾಡುತ್ತವೆtagಇ ಹಳಿಗಳು, ಪ್ರತಿ ರೈಲು ತನ್ನ ಗೊತ್ತುಪಡಿಸಿದ ಸಂಪುಟವನ್ನು ತಲುಪುತ್ತದೆ ಎಂದು ಖಾತರಿಪಡಿಸುತ್ತದೆtagಅದರ ಅಗತ್ಯವಿರುವ ಆರ್ ಒಳಗೆ ಇ ಮಟ್ಟamp ಸಮಯ ಮತ್ತು ಆದೇಶ. ಈ ಪವರ್ ಮ್ಯಾನೇಜ್‌ಮೆಂಟ್ ಪರಿಹಾರವು ಇನ್‌ರಶ್ ಕರೆಂಟ್ ಅನ್ನು ಕಡಿಮೆ ಮಾಡುತ್ತದೆ, ಸಂಪುಟವನ್ನು ತಡೆಯುತ್ತದೆtagಇ ಅಂಡರ್‌ಶೂಟ್/ಓವರ್‌ಶೂಟ್ ಷರತ್ತುಗಳು, ಮತ್ತು ಅಂತಿಮವಾಗಿ ನಿಮ್ಮ FPGA ವಿನ್ಯಾಸದ ಸಮಗ್ರತೆಯನ್ನು ಕಾಪಾಡುತ್ತದೆ.

ADI ಮೇಲ್ವಿಚಾರಣಾ ಮತ್ತು ಅನುಕ್ರಮ ಪರಿಹಾರಗಳು

ಸಂಖ್ಯೆ of ಸರಬರಾಜುಗಳನ್ನು ಮೇಲ್ವಿಚಾರಣೆ ಮಾಡಲಾಗಿದೆ ಭಾಗ

ಸಂಖ್ಯೆ

ಕಾರ್ಯನಿರ್ವಹಿಸುತ್ತಿದೆ

ವ್ರೇಂಜ್

ಮಿತಿ

ನಿಖರತೆ

 

ಅನುಕ್ರಮ

ಪ್ರೋಗ್ರಾಮಿಂಗ್

ವಿಧಾನ

 

ಪ್ಯಾಕೇಜ್

1: ಕ್ಯಾಸ್ಕೇಡಬಲ್ MAX16895 1.5 ರಿಂದ 5.5 ವಿ 1% Up ಆರ್, ಸಿ 6 uDFN
1: ಕ್ಯಾಸ್ಕೇಡಬಲ್ MAX16052, MAX16053 2.25 ರಿಂದ 28 ವಿ 1.8% Up ಆರ್, ಸಿ 6 SOT23
2: ಕ್ಯಾಸ್ಕೇಡಬಲ್ MAX6819, MAX6820 0.9 ರಿಂದ 5.5 ವಿ 2.6% Up ಆರ್, ಸಿ 6 SOT23
2 MAX16041  

 

2.2 ರಿಂದ 28 ವಿ

 

2.7% ಮತ್ತು

1.5%

 

 

Up

 

 

ಆರ್, ಸಿ

16 TQFN
3 MAX16042 20 TQFN
4 MAX16043 24 TQFN
 

4: ಕ್ಯಾಸ್ಕೇಡಬಲ್

MAX16165, MAX16166 2.7 ರಿಂದ 16 ವಿ 0.80% ಅಪ್, ರಿವರ್ಸ್- ಪವರ್ ಡೌನ್ ಆರ್, ಸಿ 20 WLP,

20L TQFN

MAX16050  

2.7 ರಿಂದ 16 ವಿ

 

1.5%

ಅಪ್, ರಿವರ್ಸ್- ಪವರ್ ಡೌನ್  

ಆರ್, ಸಿ

 

28 TQFN

5: ಕ್ಯಾಸ್ಕೇಡಬಲ್ MAX16051
6: ಕ್ಯಾಸ್ಕೇಡಬಲ್ LTC2937 4.5 ರಿಂದ 16.5 ವಿ <1.5% ಪ್ರೋಗ್ರಾಮೆಬಲ್ I2C, SMBus 28 QFN
8 ADM1168 3 ರಿಂದ 16 ವಿ <1% ಪ್ರೋಗ್ರಾಮೆಬಲ್ SMBus 32 LQFP
8 ADM1169 3 ರಿಂದ 16 ವಿ <1% ಪ್ರೋಗ್ರಾಮೆಬಲ್ SMBus 32 LQFP,

40 LFCSP

10: ಕ್ಯಾಸ್ಕೇಡಬಲ್

(ಗರಿಷ್ಠ 4)

ADM1260 3 ರಿಂದ 16 ವಿ <1% ಪ್ರೋಗ್ರಾಮೆಬಲ್ SMBus 40 LFCSP
12: ಕ್ಯಾಸ್ಕೇಡಬಲ್ ADM1166 3 ರಿಂದ 16 ವಿ <1% ಪ್ರೋಗ್ರಾಮೆಬಲ್ SMBus 40 LFCSP,

48 TQFP

17: ಕ್ಯಾಸ್ಕೇಡಬಲ್ ADM1266 3 ರಿಂದ 15 ವಿ <1% ಪ್ರೋಗ್ರಾಮೆಬಲ್ PMBus 64 LFCSP

 

MAX16165/MAX16166:
ಹೆಚ್ಚು ಸಂಯೋಜಿತ, 4-ಚಾನೆಲ್ ಸೀಕ್ವೆನ್ಸರ್ ಮತ್ತು ಮೇಲ್ವಿಚಾರಕ

ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (10)

MAX8 ಬಳಸಿಕೊಂಡು 16165 ವಿದ್ಯುತ್ ನಿಯಂತ್ರಕಗಳ ಅಗತ್ಯವಿರುವ ವಿದ್ಯುತ್ ಸರಬರಾಜು ಅನುಕ್ರಮ.

ಅನಲಾಗ್-ಸಾಧನಗಳು-MAX16132-ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್tagXilinx-FPGA ಗಳೊಂದಿಗೆ ಇ-ಸೂಪರ್‌ವೈಸರ್‌ಗಳು-ಚಿತ್ರ- (11)

FAQ ಗಳು

ಪ್ರಶ್ನೆ: ನಾನು ಬೇರೆ ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್ ಅನ್ನು ಬಳಸಬಹುದೇ?tagXilinx FPGA ಗಳೊಂದಿಗೆ ಇ ಮೇಲ್ವಿಚಾರಕರೇ?
A: ನಿರ್ದಿಷ್ಟಪಡಿಸಿದ ADI ಮಲ್ಟಿ-ವಾಲ್ಯೂಮ್ ಅನ್ನು ಬಳಸಲು ಶಿಫಾರಸು ಮಾಡಲಾಗಿದೆtagಹೊಂದಾಣಿಕೆ ಮತ್ತು ನಿಖರ ಸಂಪುಟಕ್ಕಾಗಿ ಇ ಮೇಲ್ವಿಚಾರಕ MAX16132tagಇ ಮೇಲ್ವಿಚಾರಣೆ.

ದಾಖಲೆಗಳು / ಸಂಪನ್ಮೂಲಗಳು

ಅನಲಾಗ್ ಸಾಧನಗಳು MAX16132 ಬಹು ಸಂಪುಟtagಇ Xilinx FPGAಗಳೊಂದಿಗೆ ಮೇಲ್ವಿಚಾರಕರು [ಪಿಡಿಎಫ್] ಮಾಲೀಕರ ಕೈಪಿಡಿ
MAX16132, MAX16132 ಬಹು ಸಂಪುಟtagXilinx FPGA ಗಳೊಂದಿಗೆ ಇ ಮೇಲ್ವಿಚಾರಕರು, ಬಹು ಸಂಪುಟtagXilinx FPGA ಗಳೊಂದಿಗೆ ಇ ಮೇಲ್ವಿಚಾರಕರು, Xilinx FPGA ಗಳೊಂದಿಗೆ ಮೇಲ್ವಿಚಾರಕರು, Xilinx FPGA ಗಳು

ಉಲ್ಲೇಖಗಳು

ಕಾಮೆಂಟ್ ಬಿಡಿ

ನಿಮ್ಮ ಇಮೇಲ್ ವಿಳಾಸವನ್ನು ಪ್ರಕಟಿಸಲಾಗುವುದಿಲ್ಲ. ಅಗತ್ಯವಿರುವ ಕ್ಷೇತ್ರಗಳನ್ನು ಗುರುತಿಸಲಾಗಿದೆ *