DISPOSITIVI ANALOGICI MAX16132 Multi-Voltage Supervisori cù FPGA Xilinx
Specificazioni di u produttu
Nome di u produttu
Guida di e Parti Cumplementari di i Dispositivi di Supervisione per i FPGA Xilinx
Descrizzione
Questa guida furnisce infurmazioni nantu à i multi-volumitagsupervisori cumpatibili cù i FPGA Xilinx per assicurà a stabilità di u sistema.
Volumu di a famiglia FPGA XilinxtagSpecifiche tecniche
Famiglia FPGA | Core Voltage (V) | Ausiliari Voltage (V) | I/O Voltage (V) |
---|---|---|---|
Virtex UltraScale+ | 0.85, 0.72, 0.90 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex UltraScale | 0.95, 1 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Istruzzioni per l'usu di u produttu
Passu 1: Identificà u vulume di a famiglia FPGAtage Requisiti
Riferitevi à a tavula sopra per determinà u vulume di u coretage, vulume ausiliariutage, è vulume I/OtagRequisiti per a vostra famiglia specifica di FPGA Xilinx.
Passu 2: Selezziunate u Multi-vol adattatutage Supervisore
Basatu nantu à u voltagPer i requisiti di u vostru Xilinx FPGA, sceglite l'ADI Multi-vol currispundente.tagNumeru di parte di u supervisore MAX16132.
Passu 3: Installazione è cunfigurazione
Segui l'istruzzioni d'installazione furnite cù u supervisore MAX16132 per monitorà è mantene u vulume necessariu.tages per u vostru Xilinx FPGA.
Guida di e Parti Cumplementari di i Dispositivi di Supervisione per i FPGA Xilinx
I disinni FPGA muderni sfruttanu tecniche avanzate di fabricazione, chì permettenu geometrie di prucessu più chjuche è voltages. Questa tendenza, però, necessita l'usu di più voltage rails per accoglie i standard I/O legacy. Per guarantiscenu a stabilità di u sistema è impediscenu un cumpurtamentu inesperu, ognunu di questi voltage rails richiede una supervisione dedicata. Analog Devices offre una cartera cumpleta di voltage suluzioni di monitoraghju, chì abbraccianu una larga gamma, da u monocanale basicu à u multi-volume riccu di funzionitage supervisori vantanu una precisione di punta di l'industria (finu à ± 0.3% à traversu temperature). U core, I/O, è ausiliari voltagI requisiti per e diverse famiglie di FPGA Xilinx® sò presentati in una tavula chjara è faciule da cunsultà. Core voltage intervalli tipicamente spaziano da 0.72 V a 1 V, mentre I/O voltagI livelli pò varià trà 1 V è 3.3 V.
MAX16161:
Supervisore di l'alimentazione nanoPower cù accensione senza prublemi è reset manuale
MAX16193:
Circuitu di supervisione di rilevatore di finestra à dui canali di precisione ±0.3%
LTC2963:
± 0.5% Quad Configurable Supervisor cù Watchdog Timer
MAX16135:
±1% Bassu Voltage, Quad-Voltage Window Supervisor
Multi-voltage Supervisori cù FPGA Xilinx
FPGA Xilinx
Xilinx FPGA Famiglia |
Core Voltage (V) | Ausiliari Voltage (V) |
I/O Voltage (V) |
Virtex UltraScale+ | 0.85,
0.72, 0.90 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex UltraScale | 0.95, 1 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Virtex 7 | 1, 0.90 | 1.8, 2.0 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex UltraScale+ | 0.85,
0.72, 0.90 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex UltraScale | 0.95,
0.90, 1.0 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Kintex 7 | 1, 0.90,
0.95 |
1.8 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Artix UtraScale+ | 0.85, 0.72 | 1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Articulu 7 | 1.0, 0.95,
0.90 |
1.8 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Spartan Ultrascale+ | 0.85,
0.72, 0.90 |
1.8 | 1.0, 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
Spartanu 7 | 1, 0.95 | 1.8 | 1.2, 1.35, 1.5, 1.8, 2.5, 3.3 |
ADI Multi-voltage Supervisori
numeru of Voltages Monitoratu |
Part numeru |
Voltages Monitoratu (V) |
Accuratezza (%) |
1 | MAX16132 | 1.0 à 5.0 | <1 |
1 | MAX16161,
MAX16162 |
1.7 à 4.85, 0.6 à 4.85 | <1.5 |
2 | MAX16193 | 0.6 à 0.9, 0.9 à 3.3 | <0.3 |
3 | MAX16134 | 5.0, 4.8, 4.5, 3.3, 3.0,
2.5, 1.8, 1.2, 1.16, 1.0 |
<1 |
4 |
LTC2962, LTC2963, LTC2964 | 5.0, 3.3, 2.5, 1.8, 1.5,
1.2, 1.0, 0.5V |
<0.5 |
4 |
MAX16135 |
5.0, 4.8, 4.5, 3.3, 3.0,
2.5, 2.3, 1.8, 1.5, 1.36, 1.22, 1.2, 1.16, 1.0 |
<1 |
4 | MAX16060 | 3.3, 2.5, 1.8, 0.62 (adj) | <1 |
6 | LTC2936 | 0.2 à 5.8 (Programmable) | <1 |
Finestra Voltage Supervisori
Finestra voltagi supervisori sò usati per assicurà chì i FPGA operanu in un volu sicurutage gamma di specificazioni. Facenu questu per avè undervoltage (UV) è overvoltage (OV) soglia è generà un signalu di resettazione di output si va oltre a finestra di tolleranza per evità l'errori di u sistema è impediscenu danni à i vostri FPGA è altri dispositi di trasfurmazioni. Ci sò dui cose principali à cunsiderà quandu sceglie una finestra voltage supervisore: Tolerance and Threshold Accuracy.
A tolleranza hè a gamma intornu à u valore nominale monitoratu chì stabilisce u overvoltage è undervoltage soglie. Mentri, Accuratezza Soglia, tipicamente espressa in percentualetage, hè u gradu di cunfurmità di l'attuale à i soglia di reset di destinazione.
- Undervoltage è overvoltage variazione di u sogliu cù a precisione di u sogliu
Selezziunà a Finestra di Tolleranza Right
Sceglie un supervisore di finestra cù a stessa tolleranza cum'è u core voltagL'esigenza pò purtà à malfunzionamenti per via di a precisione di a soglia. L'impostazione di a listessa tolleranza cum'è l'esigenza operativa di a FPGA pò attivà una surtita di reset vicinu à u sovraccaricu massimu.tagsoglia e, OV_TH (max), è sottuvol minimutage threshold,d UV_TH (min). A figura sottu illustra l'impostazione di tolleranza (a) listessa cù u core voltage tolleranza versus (b) in u core voltage tolleranza.
Impattu di a precisione di u sogliu
Comparare dui finestra voltagsupervisori cù diverse precisione di soglia, chì monitoranu u listessu vulume di coretage rail di furnimentu. U supervisore cù una precisione di soglia più alta si devierà menu da i limiti di soglia in paragone à u vultage supervisori cù una precisione più bassa. Esaminendu a figura sottu, i supervisori di finestra cù una precisione più bassa (a) creanu una finestra di alimentazione stretta postu chì u signale di output di reset pò esse affirmatu in ogni locu in a gamma di monitoraghju UV è OV. In applicazioni cù una regulazione di l'alimentazione inaffidabile, questu puderia presentà un sistema più sensibile propensu à l'oscillazione. D’altronde, i supervisori cù una precisione di soglia alta (espandenu sta gamma per furnisce una gamma di funziunamentu sicura più larga per a vostra putenza, chì, di sicuru, e prestazioni generali.
Sequenza di l'alimentazione
I FPGA muderni utilizanu parechji voltitage rails per un rendiment ottimali. I requisiti definiti di sequenza di accensione è spegnimentu sò cruciali per l'affidabilità di FPGA. A sequenza impropria introduce glitches, errori logici, è ancu danni permanenti à i cumpunenti FPGA sensibili. Analog Devices offre una gamma completa di circuiti di supervisione / sequenza specificamente pensati per affruntà e sfide di a gestione di l'energia FPGA. Sti dispusitivi orchestrate a sequenza power-up è power-down di vari voltage rails, guarantiscenu chì ogni rail righjunghji u so voltu designatutage livellu in u so r necessariuamp tempu è ordine. Sta suluzione di gestione di putenza minimizes currenti inrush, impedisce voltage cundizioni di undershoot / overshoot, è infine salvaguarda l'integrità di u vostru disignu FPGA.
Soluzioni di Supervisione è Sequencing ADI
numeru of Supplies Monitorate | Part
numeru |
Operazione
Vrange |
Soglia
Accuratezza |
Sequenza |
Prugrammazione
Metudu |
Pacchettu |
1: cascata | MAX16895 | 1.5 à 5.5 V | 1% | Up | R, C | 6 uDFN |
1: cascata | MAX16052, MAX16053 | 2.25 à 28 V | 1.8% | Up | R, C | 6 SOT23 |
2: cascata | MAX6819, MAX6820 | 0.9 à 5.5 V | 2.6% | Up | R, C | 6 SOT23 |
2 | MAX16041 |
2.2 à 28 V |
2.7% è 1.5% |
Up |
R, C |
16 TQFN |
3 | MAX16042 | 20 TQFN | ||||
4 | MAX16043 | 24 TQFN | ||||
4: cascata |
MAX16165, MAX16166 | 2.7 à 16 V | 0.80% | Up, Reverse- Power Down | R, C | 20 WLP,
20L TQFN |
MAX16050 |
2.7 à 16 V |
1.5% |
Up, Reverse- Power Down |
R, C |
28 TQFN |
|
5: cascata | MAX16051 | |||||
6: cascata | LTC2937 | 4.5 à 16.5 V | <1.5% | Programmable | I2C, SMBus | 28 QFN |
8 | ADM1168 | 3 à 16 V | <1% | Programmable | SMBus | 32 LQFP |
8 | ADM1169 | 3 à 16 V | <1% | Programmable | SMBus | 32 LQFP,
40 LFCSP |
10: cascata
(max 4) |
ADM1260 | 3 à 16 V | <1% | Programmable | SMBus | 40 LFCSP |
12: cascata | ADM1166 | 3 à 16 V | <1% | Programmable | SMBus | 40 LFCSP,
48 TQFP |
17: cascata | ADM1266 | 3 à 15 V | <1% | Programmable | PMbus | 64 LFCSP |
MAX16165/MAX16166:
Sequencer è Supervisore Altamente Integratu, 4 Canali
Sequenza di l'alimentazione chì richiede 8 Regulatori di putenza chì utilizanu MAX16165
FAQs
D: Possu aduprà un altru multi-volumetage supervisore cù FPGA Xilinx?
A: Hè cunsigliatu d'utilizà l'ADI Multi-vol specificatutage Supervisor MAX16132 per a cumpatibilità è un vulume precisutagE monitorizazione.
Documenti / Risorse
![]() |
ANALOG DEVICES MAX16132 Multi Voltage Supervisori cù FPGA Xilinx [pdfManuale di u pruprietariu MAX16132, MAX16132 Multi VoltagSupervisori cù FPGA Xilinx, Multi VoltagSupervisori cù FPGA Xilinx, Supervisori cù FPGA Xilinx, FPGA Xilinx |