MIKROCHIP-LOGO

MICROCHIP H.264 4K I-Frame Encoder IP Cores

MICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-PRODOTT

Introduzzjoni

H.264 huwa standard tal-kompressjoni tal-vidjo popolari biex tikkompressa vidjo diġitali. Huwa magħruf ukoll bħala MPEG-4 Part10 jew Advanced Video Coding (MPEG-4 AVC). H.264 juża l-approċċ tal-blokk għaqli biex jikkompressa vidjo fejn id-daqs tal-blokka huwa definit bħala 16 x 16 u tali blokk jissejjaħ makroblokk. L-istandard tal-kompressjoni jappoġġja diversi profiles li jiddefinixxu l-proporzjon tal-kompressjoni u l-kumplessità tal-implimentazzjoni. Il-frejms tal-vidjo li għandhom jiġu kkompressati huma ttrattati bħala I-Frame, P-Frame, u B-Frame. I-Frame huwa qafas intra-kodifikat fejn il-kompressjoni ssir billi tintuża l-informazzjoni li tinsab fil-qafas. L-ebda frejm ieħor mhu meħtieġ biex jiddekodifika l-I-Frame. P-Frame huwa kkompressat bl-użu tal-bidliet fir-rigward ta 'qafas preċedenti li jista' jkun I-Frame jew P-Frame. Il-kompressjoni tal-B-Frame issir billi tuża l-bidliet tal-moviment kemm fir-rigward ta 'qafas preċedenti kif ukoll ta' qafas li jmiss. Il-proċess ta 'kompressjoni I-Frame għandu erba' stages-tbassir intra, trasformazzjoni Integer, kwantizzazzjoni, u kodifikazzjoni Entropika. H.264 jappoġġja żewġ tipi ta 'kodifikazzjoni-Codifikazzjoni ta' Tul Adattiv Varjabbli tal-Kuntest (CAVLC) u Kodifikazzjoni Aritmetika Binarja Adattiva tal-Kuntest (CABAC). Il-verżjoni attwali tal-IP timplimenta Baseline profile u juża CAVLC għall-kodifikazzjoni tal-entropija. Ukoll, l-IP jappoġġja l-kodifikazzjoni ta 'I-Frames biss sa riżoluzzjoni 4K.

Karatteristiċi

H.264 I-Frame Encoder jappoġġja l-karatteristika ewlenija li ġejja:

  • Jimplimenta Kompressjoni fuq Format tal-Vidjo YCbCr 420
  • Jistenna l-Input fil-Format tal-Vidjo YCbCr 422
  • Jappoġġja 8 bits għal Kull Komponent (Y, Cb, u Cr)
  • Jappoġġja ITU-T H.264 Anness B Konformi NAL byte Stream Output
  • Operazzjoni Standalone, CPU, jew Assistenza għall-Proċessur Mhux Meħtieġa
  • Fattur ta' Kwalità Konfigurabbli mill-Utent QP Matul il-Ħin tal-Eżekuzzjoni
  • Komputazzjoni bir-Rata ta '1 pixel Kull Arloġġ
  • Jappoġġja Kompressjoni sa Riżoluzzjoni ta' 4K (3840 × 2160) 60 fps
  • Latenza Minima (252 μs għal Full HD jew 17-il linja orizzontali)
  • Jappoġġja 2 u 4 flieli

Familji Appoġġjati
L-I-Frame Encoder H.264 4K jappoġġja l-familji li ġejjin:

  • PolarFire® SoC FPGA
  • PolarFire FPGA

Implimentazzjoni tal-Hardware

Il-figura li ġejja turi l-H.264 4K I-Frame Encoder IP block diagram.
Figura 1-1. H.264 4K I-Frame Encoder IP Block DiagramMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (1)

Inputs u Outputs
It-tabella li ġejja telenka l-portijiet tad-dħul u tal-ħruġ ta 'H.264 4K I-Frame Encoder IP.
Tabella 1-1. Portijiet ta 'Input u Output ta' H.264 4K I-Frame Encoder IP

Isem tas-Sinjal Direzzjoni Wisa' Deskrizzjoni
RESET_N Input 1 Attiv-baxx Sinjal reset Asinkroniku għad-disinn.
PIX_CLK_I Input 1 Arloġġ tad-dħul li bih il-pixels deħlin huma sampLED.
DDR_CLK_I Input 1 Arloġġ mill-kontrollur tal-memorja DDR.
HRES_I Input 16 Riżoluzzjoni orizzontali tal-immaġini tal-input. Għandu jkun multiplu ta' 16.
VRES_I Input 16 Riżoluzzjoni vertikali tal-immaġini tal-input. Għandu jkun multiplu ta' 16.
QP_I Input 6 Fattur ta 'kwalità għall-kwantizzazzjoni H.264. Il-valur ivarja minn 0 sa 51 fejn 0 jirrappreżenta l-ogħla kwalità u l-inqas kompressjoni u 51 jirrappreżenta l-ogħla kompressjoni.
DATA0_O Output 16 Ħruġ tad-dejta kodifikat Slice264 H.0 li fih unità NAL, header Slice, SPS, PPS, u d-dejta kodifikata ta 'blokki makro.
DATA_VALID0_O Output 1 Is-sinjal li jindika data kodifikata Slice0 huwa validu.
DATA1_O Output 16 Ħruġ tad-dejta kodifikata Slice264 H.1 li fih header Slice, u d-dejta kodifikata ta 'blokki makro.
DATA_VALID1_O Output 1 Is-sinjal li jindika data kodifikata Slice1 huwa validu.
DATA2_O Output 16 Ħruġ tad-dejta kodifikata Slice264 H.2 li fih header Slice, u d-dejta kodifikata ta 'blokki makro.
DATA_VALID2_O Output 1 Is-sinjal li jindika data kodifikata Slice2 huwa validu.
………..komplija
Isem tas-Sinjal Direzzjoni Wisa' Deskrizzjoni
DATA3_O Output 16 Ħruġ tad-dejta kodifikata Slice264 H.3 li fih header Slice, u d-dejta kodifikata ta 'blokki makro.
DATA_VALID3_O Output 1 Is-sinjal li jindika data kodifikata Slice3 huwa validu.
DDR_LINE_GAP_I Input 16 Gap fil-linja bejn il-linji orizzontali tal-immaġni tal-input fil-memorja DDR.
FRAME_START_ADDR_I Input 7/8 Indirizz tal-buffer tal-frejm DDR. 7 bits meta d-distakk tal-qafas huwa kkonfigurat għal 32 MB. 8 bits meta d-distakk tal-qafas huwa kkonfigurat għal 16 MB.
FRAME_END_O Output 1 Tmiem tal-bit stream H.264 għal qafas.
Aqra Channel 0 Arbiter Interface Ports
RDATA0_I Input Wisa' tad-data tad-dħul Aqra data mill-arbitru
RVALID0_I Input 1 Aqra data valida mill-arbitru
ARREADY0_I Input 1 Rikonoxximent ta' l-arbitru
BUSER0_I Input 1 Aqra tlestija
ARADDR0_O Output 32 Indirizz DDR minn fejn irid jinbeda l-qari
ARVALID0_O Output 1 Aqra t-talba lill-arbitru
ARSIZE0_O Output 8 Aqra d-daqs tat-tifqigħ
Aqra Channel 1 Arbiter Interface Ports
RDATA1_I Input Wisa' tad-data tad-dħul Aqra data mill-arbitru
RVALID1_I Input 1 Aqra data valida mill-arbitru
ARREADY1_I Input 1 Rikonoxximent ta' l-arbitru
BUSER1_I Input 1 Aqra tlestija
ARADDR1_O Output 32 Indirizz DDR minn fejn irid jinbeda l-qari
ARVALID1_O Output 1 Aqra t-talba lill-arbitru
ARSIZE1_O Output 8 Aqra d-daqs tat-tifqigħ
Aqra Channel 2 Arbiter Interface Ports
RDATA2_I Input Wisa' tad-data tad-dħul Aqra data mill-arbitru
RVALID2_I Input 1 Aqra data valida mill-arbitru
ARREADY2_I Input 1 Rikonoxximent ta' l-arbitru
BUSER2_I Input 1 Aqra tlestija
ARADDR2_O Output 32 Indirizz DDR minn fejn irid jinbeda l-qari
ARVALID2_O Output 1 Aqra t-talba lill-arbitru
ARSIZE2_O Output 8 Aqra d-daqs tat-tifqigħ
Aqra Channel 3 Arbiter Interface Ports
RDATA3_I Input Wisa' tad-data tad-dħul Aqra data mill-arbitru
RVALID3_I Input 1 Aqra data valida mill-arbitru
………..komplija
Isem tas-Sinjal Direzzjoni Wisa' Deskrizzjoni
ARREADY3_I Input 1 Rikonoxximent ta' l-arbitru
BUSER3_I Input 1 Aqra tlestija
ARADDR3_O Output 32 Indirizz DDR minn fejn irid jinbeda l-qari
ARVALID3_O Output 1 Aqra t-talba lill-arbitru
ARSIZE3_O Output 8 Aqra d-daqs tat-tifqigħ

Parametri tal-Konfigurazzjoni
It-tabella li ġejja telenka d-deskrizzjoni tal-parametri tal-konfigurazzjoni ġeneriċi użati fl-implimentazzjoni tal-ħardwer tal-H.264 4K I-Frame Encoder, li jistgħu jvarjaw skont ir-rekwiżiti tal-applikazzjoni.
Tabella 1-2. H.264 4K I-Frame Encoder Parametri tal-Konfigurazzjoni

Isem Deskrizzjoni
16x16_DC_INTRA_PREDICTION Għażla biex Jippermettu t-tbassir 16 x 16 intra dc flimkien ma 'tbassir 4 x 4 intra dc.
NUM_SLICES Agħżel 2 flieli biex tappoġġja 4K bi 30 fps. Agħżel 4 flieli biex tappoġġja 4K f'60 fps.
DDR_AXI_DATA_WIDTH Agħżel il-wisa 'ta' DATA tal-kanal tal-qari, li għandu jkun imqabbad mal-IP tal-arbitru tal-vidjo.
FRAME_GAP Agħżel id-daqs tal-buffer tal-qafas. Għal 4K agħżel 32 MB.

Konfiguratur tal-IP
Il-figura li ġejja turi l-konfiguratur IP H.264 4K I-Frame Encoder.

Figura 1-2. Konfigurazzjoni IPMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (2)

Implimentazzjoni ta 'Hardware ta' H.264 4K I-Frame Encoder IP
L-IP tal-I-Frame Encoder H.264 4K jaqsam kull qafas f'2/4 slices u jikkodifika bl-użu tal-kodifikatur tal-slice. Il-loġika tal-qari DDR tistenna d-data tal-frejm fil-memorja DDR bħala format YCbCr 422. Id-distakk fil-linja bejn kull linja orizzontali ta' frejm fil-memorja DDR trid tiġi speċifikata permezz ta' input DDR_LINE_GAP_I. L-IP juża 422 format bħala input u jimplimenta kompressjoni f'420 format. L-output Slice0 fih ukoll l-header SPS u PPS. Il-fluss tal-bit tal-flieli kollha huwa pprovdut separatament. Il-fluss tal-bit tal-flieli kollha jgħaqqdu flimkien isir il-fluss tal-bit finali H.264. Il-figura li ġejja turi l-H.264 4K I-Frame encoder IP block diagram.
Figura 1-3. H.264 4K I-Frame Encoder IP Block DiagramMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (3)

Il-figura li ġejja turi d-dijagramma tal-blokka tal-encoder tal-porzjon.

Figura 1-4. Dijagramma tal-Blokk tal-Encoder tal-porzjonMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (4)

Deskrizzjoni tad-Disinn Slice Encoder
Din it-taqsima tiddeskrivi l-moduli interni differenti tal-encoder slice.
Framer tal-Matriċi 16 x 16
Dan il-modulu jinkwadra l-blokki makro 16 x 16 għall-komponent Y skont l-ispeċifikazzjoni H.264. Il-buffers tal-linja jintużaw biex jaħżnu 16-il linja orizzontali ta 'immaġni ta' input, u matriċi 16 x 16 hija inkwadrata bl-użu ta 'reġistri ta' shift.
Framer tal-Matriċi 8 x 8
Dan il-modulu jinkwadra l-blokki makro 8 x 8 għall-komponent C skont l-ispeċifikazzjoni H.264 għal 420 format. Il-line buffers jintużaw biex jaħżnu 8 linji orizzontali ta 'immaġni ta' input, u matriċi 8 x 16 hija inkwadrata bl-użu ta 'reġistri ta' shift. Mill-matriċi 8 x 16, il-komponenti Cb u Cr huma separati biex jinkwadraw kull matriċi 8 x 8.
Framer tal-Matriċi 4 x 4
It-trasformazzjoni tan-numru sħiħ, il-kwantizzazzjoni, u l-kodifikazzjoni CAVLC joperaw fuq subblokk 4 x 4 fi ħdan makroblokk. Il-qafas tal-matriċi 4 x 4 jiġġenera subblokk 4 x 4 minn makroblokk 16 x 16 jew 8 x 8. Dan il-ġeneratur tal-matriċi jifrex mis-subblokki kollha ta 'makroblokk qabel ma jmur għall-makroblokk li jmiss.
Tbassir intra
H.264 juża diversi modi ta 'intra-tbassir biex inaqqas l-informazzjoni fi blokka 4 x 4. Il-blokk intra-tbassir fl-IP juża biss tbassir 4 x 4 jew 16 x 16 DC. 16 x 16 jintuża għal valuri QP aktar minn 35 jekk il-previżjoni intra-DC 16 x 16 hija attivata fil-konfiguratur tal-IP. Il-komponent DC huwa kkalkulat mill-parti ta 'fuq maġenb u xellug 4 x 4 jew 16 x 16 blokki.
Integer Transform
H.264 juża trasformazzjoni tal-kosinus diskreti integer fejn il-koeffiċjenti huma mqassma tul il-matriċi tat-trasformazzjoni tan-numru sħiħ u l-matriċi tal-kwantizzazzjoni b'tali mod li ma jkun hemm l-ebda multiplikazzjoni jew diviżjonijiet fit-trasformazzjoni tan-numru sħiħ. In-numru sħiħ jittrasforma stage timplimenta t-trasformazzjoni bl-użu ta 'shift and add operazzjonijiet.
Kwantizzazzjoni
Il-kwantizzazzjoni timmultiplika kull output tat-trasformazzjoni integer b'valur ta 'kwantizzazzjoni predeterminat definit mill-valur tal-input tal-utent QP. Il-firxa tal-valur QP hija minn 0 sa 51. Kwalunkwe valur aktar minn 51 huwa clamped għal 51. Valur QP aktar baxx jindika kompressjoni aktar baxxa u kwalità ogħla u viċi versa.
CAVLC
H.264 juża żewġ tipi ta’ kodifikazzjoni ta’ entropy—Codifikazzjoni ta’ Tul Adattiv Varjabbli tal-Kuntest (CAVLC) u Kodifikazzjoni Aritmetika Binarja Adattiva tal-Kuntest (CABAC). L-IP juża CAVLC għall-kodifikazzjoni tal-output kwantizzat.
Ġeneratur Header
Il-blokk tal-ġeneratur tal-header jiġġenera l-headers tal-blokk, l-headers tal-porzjon, is-Sequence Parameter Set (SPS), Picture Parameter Set (PPS), u l-unità Network Abstraction Layer (NAL) skont l-istanza tal-frejm tal-vidjo.
H.264 Stream Generator
Il-blokka tal-ġeneratur tan-nixxiegħa H.264 tgħaqqad il-produzzjoni CAVLC flimkien mal-headers biex toħloq l-output kodifikat skont il-format standard H.264.

 

Testbank

Testbench huwa pprovdut biex jiċċekkja l-funzjonalità ta 'H.264 4K I-Frame Encoder IP.
Simulazzjoni
Is-simulazzjoni tuża immaġni 432 x 240 fil-format YCbCr422 rappreżentata minn żewġ files, kull wieħed għal Y u C bħala input u jiġġenera H.264 b'4 slices file format li fih żewġ frejms.
Il-passi li ġejjin jiddeskrivu kif tissimula l-qalba billi tuża l-bank tat-test:

  1. Mur fil-Libero® SoC Catalog > View > Windows > Catalog, u mbagħad jespandu Soluzzjonijiet-Vidjo. Ikklikkja darbtejn H264_4K_Iframe_Encoder, u mbagħad ikklikkja OK. H264_4K_Iframe-Encoder IP jidher fuq il-kanvas SmartDesign.
    Figura 2-1. H.264 4K I-Frame Encoder IP Core fil-Katalgu tas-SoC Libero®MICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (5)
  2. Mur fil- Files tab u agħżel simulazzjoni > Importazzjoni Files.
    Figura 2-2. Importazzjoni FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (6)
  3. Importa l-H264_sim_data_in_y.txt, H264_sim_data_in_c.txt, u H264_refOut.txt files mit-triq li ġejja: ..\ \komponent\Microsemi\SolutionCore\ H264_4K_Iframe_Encoder\ \Stimolu.
  4. Biex timporta differenti file, ibbrawżja l-folder li fih dak meħtieġ file, u kklikkja Iftaħ. L-importati file huwa elenkat taħt simulazzjoni, ara l-figura li ġejja.
    Figura 2-3. Importati FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (7)
  5. Mur fit-tab tal-Ġerarkija tad-Disinn u kklikkja bil-lemin fuq H264_4K_Iframe_Enc_C0 u agħżel Set As Root. Figura 2-4. Issettja Bħala GħerqMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (8)
  6. Mur fit-tab tal-Ġerarkija tal-Istimolu u agħżel H264_4K_Iframe_Encoder_tb (H264_4K_Iframe_Encoder_tb. v) > Issimula Disinn Pre-Synth > Iftaħ Interattiv. L-IP huwa simulat għal żewġ frejms. Figura 2-5. Simulazzjoni tad-Disinn ta' Qabel is-SinteżiMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (9)
  7. ModelSim jiftaħ bit-testbench file kif muri fil-figura li ġejja.

Figura 2-6. Tieqa ta' Simulazzjoni ta' ModelSimMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (10)

Importanti: Jekk is-simulazzjoni tiġi interrotta minħabba l-limitu tar-runtime speċifikat fil-.do file, uża l-kmand run -all biex tlesti s-simulazzjoni.

Liċenzja

  • H.264 4K I-Frame Encoder IP huwa pprovdut biss f'forma kriptata taħt liċenzja.
  • Il-kodiċi tas-sors RTL encrypted huwa liċenzjat imsakkar, għandu jinxtara separatament. Tista 'twettaq simulazzjoni, sintesi, tqassim, u tipprogramma s-silikon Field Programable Gate Array (FPGA) billi tuża s-suite tad-disinn Libero.
  • Liċenzja ta' evalwazzjoni hija pprovduta b'xejn biex tiċċekkja l-karatteristiċi tal-Encoder H.264. Il-liċenzja ta' evalwazzjoni tiskadi wara użu ta' siegħa fuq il-hardware.

Istruzzjonijiet għall-installazzjoni

  • Il-qalba għandha tkun installata fis-softwer Libero SoC. Dan isir awtomatikament permezz tal-funzjoni tal-aġġornament tal-Katalgu fi
  • Softwer Libero SoC, jew is-CPZ file jistgħu jiġu miżjuda manwalment bl-użu tal-karatteristika katalgu Żid Core. Meta s-CPZ file hija installata f'Libero, il-qalba tista 'tiġi kkonfigurata, ġġenerata, u istanzjata fi SmartDesign għall-inklużjoni fil-proġett Libero.
  • Għal aktar struzzjonijiet dwar l-installazzjoni ewlenija, il-liċenzjar, u l-użu ġenerali, ara l-Għajnuna Online Libero SoC.

It-tabella li ġejja telenka l-użu tar-riżorsi ta' asample H.264 4K I-Frame Encoder IP disinn magħmul għal PolarFire FPGA (pakkett MPF300TS-1FCG1152I) u jiġġenera data kkompressata billi juża 4:2:2 sampling tad-data input.
Tabella 5-1. L-Użu tar-Riżorsi tal-IP tal-I-Frame Encoder H.264 4K

Element 4 Flieli 2 Flieli
4LUTs 73588 37017
DFFs 67543 33839
LSRAM 592 296
µSRAM 84 42
Blokki tal-Matematika 89 45
Interface 4-input LUTs 25524 12780
Interface DFFs 25524 12780

Storja tar-Reviżjoni

It-tabella tal-istorja tar-reviżjoni tiddeskrivi l-bidliet li ġew implimentati fid-dokument. Il-bidliet huma elenkati b'reviżjoni, li tibda bil-pubblikazzjoni l-aktar attwali.
Tabella 6-1. Storja tar-Reviżjoni

Reviżjoni Data Deskrizzjoni
A 01/2023 Rilaxx Inizjali.

Appoġġ FPGA Microchip

Il-grupp ta' prodotti Microchip FPGA jappoġġja l-prodotti tiegħu b'diversi servizzi ta' appoġġ, inkluż is-Servizz tal-Klijent, iċ-Ċentru ta' Appoġġ Tekniku tal-Klijent, websit, u uffiċċji tal-bejgħ madwar id-dinja. Il-klijenti huma ssuġġeriti li jżuru r-riżorsi onlajn tal-Mikroċippa qabel ma jikkuntattjaw lill-appoġġ peress li huwa probabbli ħafna li l-mistoqsijiet tagħhom diġà ġew imwieġba. Ikkuntattja liċ-Ċentru ta' Appoġġ Tekniku permezz tal- websit fuq www.microchip.com/support. Semmi n-numru tal-Parti tal-Apparat FPGA, agħżel il-kategorija tal-każ xierqa, u tella d-disinn  files filwaqt li toħloq każ ta ' appoġġ tekniku. Ikkuntattja lis-Servizz tal-Klijent għal appoġġ mhux tekniku tal-prodott, bħall-ipprezzar tal-prodott, titjib tal-prodott, informazzjoni ta’ aġġornament, status tal-ordni, u awtorizzazzjoni.

  • Mill-Amerika ta' Fuq, ċempel 800.262.1060
  • Mill-bqija tad-dinja, ċempel 650.318.4460
  • Fax, minn kullimkien fid-dinja, 650.318.8044

Informazzjoni dwar il-Mikroċippa

Il-Mikroċippa Websit
Microchip jipprovdi appoġġ onlajn permezz tagħna websit fuq www.microchip.com/. Dan websit huwa użat biex tagħmel files u informazzjoni faċilment disponibbli għall-klijenti. Uħud mill-kontenut disponibbli jinkludi:

  • Appoġġ għall-Prodott - Datasheets u errata, noti ta' applikazzjoni u sample programmi, riżorsi tad-disinn, gwidi tal-utent u dokumenti ta 'appoġġ tal-ħardwer, l-aħħar rilaxxi ta' softwer u softwer arkivjat
  • Appoġġ Tekniku Ġenerali - Mistoqsijiet Frekwenti (FAQs), talbiet ta' appoġġ tekniku, gruppi ta' diskussjoni onlajn, lista ta' membri tal-programm tas-sieħba tad-disinn ta' Microchip
  • Negozju tal-Mikroċippa - Selettur tal-prodotti u gwidi tal-ordnijiet, l-aħħar stqarrijiet għall-istampa tal-Mikroċippa, l-elenkar ta’ seminars u avvenimenti, listi ta’ uffiċċji tal-bejgħ tal-Mikroċippa, distributuri u rappreżentanti tal-fabbrika

Servizz ta' Notifika ta' Bidla fil-Prodott
Is-servizz ta 'notifika tal-bidla tal-prodott ta' Microchip jgħin biex iżomm lill-klijenti kurrenti dwar il-prodotti Microchip. L-abbonati se jirċievu notifika bl-email kull meta jkun hemm bidliet, aġġornamenti, reviżjonijiet, jew errata relatati ma 'familja ta' prodotti speċifikata jew għodda ta 'żvilupp ta' interess.
Biex tirreġistra, mur fuq www.microchip.com/pcn. u segwi l-istruzzjonijiet tar-reġistrazzjoni.

Appoġġ għall-Klijent

L-utenti tal-prodotti Microchip jistgħu jirċievu assistenza permezz ta’ diversi mezzi:

  • Distributur jew Rappreżentant
  • Uffiċċju tal-Bejgħ Lokali
  • Inġinier tas-Soluzzjonijiet Inkorporati (ESE)
  • Appoġġ Tekniku

Il-klijenti għandhom jikkuntattjaw lid-distributur, ir-rappreżentant jew l-ESE tagħhom għall-appoġġ. Uffiċċji tal-bejgħ lokali huma wkoll disponibbli biex jgħinu lill-klijenti. Lista ta' uffiċċji u postijiet tal-bejgħ hija inkluża f'dan id-dokument.
L-appoġġ tekniku huwa disponibbli permezz tal- websit fuq: www.microchip.com/support.

Karatteristika tal-Protezzjoni tal-Kodiċi tat-Tagħmir tal-Mikroċippa
Innota d-dettalji li ġejjin tal-karatteristika tal-protezzjoni tal-kodiċi fuq il-prodotti Microchip:

  • Il-prodotti tal-Mikroċippa jissodisfaw l-ispeċifikazzjonijiet li jinsabu fl-Iskeda tad-Data tal-Mikroċippa partikolari tagħhom.
  • Microchip jemmen li l-familja ta 'prodotti tagħha hija sigura meta tintuża fil-mod maħsub, fi ħdan l-ispeċifikazzjonijiet operattivi, u taħt kundizzjonijiet normali.
  • Microchip valuri u jipproteġi b'mod aggressiv id-drittijiet tal-proprjetà intellettwali tiegħu. It-tentattivi biex jiksru l-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodott Microchip huma strettament ipprojbiti u jistgħu jiksru l-Att dwar id-Dritt tal-Millenju Diġitali.
  • La Microchip u lanqas kwalunkwe manifattur ieħor tas-semikondutturi ma jistgħu jiggarantixxu s-sigurtà tal-kodiċi tiegħu. Il-protezzjoni tal-kodiċi ma tfissirx li qed niggarantixxu li l-prodott huwa "li ma jinkisirx".
  • Il-protezzjoni tal-kodiċi qed tevolvi kontinwament. Microchip hija impenjata li ttejjeb kontinwament il-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodotti tagħna.

Avviż Legali
Din il-pubblikazzjoni u l-informazzjoni hawnhekk jistgħu jintużaw biss mal-prodotti Microchip, inkluż biex jiddisinjaw, jittestjaw, u jintegraw prodotti Microchip mal-applikazzjoni tiegħek. L-użu ta' din l-informazzjoni bi kwalunkwe mod ieħor jikser dawn it-termini. L-informazzjoni dwar l-applikazzjonijiet tal-apparat hija pprovduta biss għall-konvenjenza tiegħek u tista’ tiġi sostitwita minn aġġornamenti. Hija r-responsabbiltà tiegħek li tiżgura li l-applikazzjoni tiegħek tilħaq l-ispeċifikazzjonijiet tiegħek. Ikkuntattja l-uffiċċju lokali tal-bejgħ tal-Mikroċippa tiegħek għal appoġġ addizzjonali jew, ikseb appoġġ addizzjonali fuq www.microchip.com/en-us/support/design-help/client-support-services. DIN L-INFORMAZZJONI HIJA PROVVISTA MILL-MICROCHIP “KIF INHI”. MICROCHIP MA TAGĦMEL L-EBDA RAPPREŻENTAZZJONIJIET JEW GARANZIJI TA’ KULL TIP KEMM KEMM ESPLIĊI JEW IMPLICITI, BIL-MIKTUB JEW ORALI, STATUTORI JEW MOD IEĦOR, RELATATI MA’ L-INFORMAZZJONI INKLUŻI IMMA MHUX LIMITATA GĦAL KWALUNKWE GARANZIJI IMPLICITI TA’ NUQQAS TA’ Ksur, MERKANZIJA U PARTECJENZA GĦALL-GARANZJONIJIET, GĦAL MERKANTABILITÀ, GARANTIZJONIJIET U PARTECJANTI. RELATATI MAL-KUNDIZZJONI, KWALITÀ, JEW PRESTAZZJONI TAGĦHA. FL-EBDA KAŻ MIKROCHIP MA JKUN RESPONSABBLI GĦAL KWALUNKWE TELF INDIRETT, SPEĊJALI, PUNITTIVI, INĊIDENTALI, JEW KONSEKWENZJALI, ĦSARA, SPIŻA, JEW SPEJJA TA’ KULL TIP RELATATI MA’ L-INFORMAZZJONI JEW L-UŻU TAGĦHA, IKUN IKKAWŻAT, ANKE KIF JINKUN ADMIKU. IL-POSSIBILTÀ JEW IL-ĦSANI HUMA PREVABBIL. SAL-MEJN SĦIĦ PERMESS MILL-LIĠI, IR-RESPONSABBILTÀ TOTALI TA' MICROCHIP DWAR KOLLHA TALBIET B'KULL MOD RELATATI MA' L-INFORMAZZJONI JEW L-UŻU TAGĦHA MHUX SE TAQBED MILL-AMMONT TA' MIŻATI, JEKK HEKK, LI INTI ĦALLAS DIRETTAMENT LILL-MICROCHIP GĦALL-INFORMAZZJONI. L-użu ta 'apparati Microchip f'applikazzjonijiet ta' appoġġ għall-ħajja u/jew sigurtà huwa kompletament għar-riskju tax-xerrej, u x-xerrej jaqbel li jiddefendi, jindennizza u jżomm lil Microchip mingħajr ħsara minn kull ħsara, pretensjoni, ilbiesi, jew spejjeż li jirriżultaw minn tali użu. L-ebda liċenzja ma tingħata, impliċitament jew mod ieħor, taħt xi drittijiet ta' proprjetà intellettwali ta' Microchip sakemm ma jkunx iddikjarat mod ieħor.

Trademarks
L-isem u l-logo tal-Mikroċippa, il-logo tal-Mikroċippa, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStyluuchs, MediaLB, megaAVR, Microsemi, logo Microsemi, MOST, logo MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, u XMEGA huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, u ZL huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, SerialBridge, InICSP, InICSP Paralleljar Intelliġenti, IntelliMOS, Konnettività Inter-Chip, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, membrana, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, mappa sempliċi, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect, u ZENA huma trademarks ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra. SQTP hija marka ta' servizz ta' Microchip Technology Incorporated fl-Istati Uniti. Il-logo Adaptec, Frequency on Demand, Silicon Storage Technology, u Symmcom huma trademarks reġistrati ta' Microchip Technology Inc. f'pajjiżi oħra. GestIC hija trademark reġistrata ta' Microchip Technology Germany II GmbH & Co. KG, sussidjarja ta' Microchip Technology Inc., f'pajjiżi oħra. It-trademarks l-oħra kollha msemmija hawn huma l-proprjetà tal-kumpaniji rispettivi tagħhom. © 2023, Microchip Technology Incorporated u s-sussidjarji tagħha. Id-Drittijiet kollha Riżervati. ISBN: 978-1-6683-1888-1

Sistema ta 'Ġestjoni tal-Kwalità
Għal informazzjoni dwar is-Sistemi ta' Ġestjoni tal-Kwalità ta' Microchip, jekk jogħġbok żur www.microchip.com/quality.

Bejgħ u Servizz mad-dinja kollha

L-AMERIKA 

Uffiċċju Korporattiv

Atlanta

Austin, TX

Boston

Chicago

Dallas

Detroit

Houston, TX

Indianapolis

Los Angeles

Raleigh, NC

New York, NY

San Jose, CA

Kanada – Toronto

ASJA/PAĊIFIKU

  • Awstralja – Sydney
    • Tel: 61-2-9868-6733
  • Iċ-Ċina – Beijing
    • Tel: 86-10-8569-7000
  • Iċ-Ċina – Chengdu
    • Tel: 86-28-8665-5511
  • Iċ-Ċina – Chongqing
    • Tel: 86-23-8980-9588
  • Iċ-Ċina – Dongguan
    • Tel: 86-769-8702-9880
  • Ċina – Guangzhou
    • Tel: 86-20-8755-8029
  • Iċ-Ċina – Hangzhou
    • Tel: 86-571-8792-8115
  • Iċ-Ċina – Hong Kong SAR
    • Tel: 852-2943-5100
  • Iċ-Ċina – Nanjing
    • Tel: 86-25-8473-2460
  • Iċ-Ċina – Qingdao
    • Tel: 86-532-8502-7355
  • Iċ-Ċina – Shanghai
    • Tel: 86-21-3326-8000
  • Iċ-Ċina – Shenyang
    • Tel: 86-24-2334-2829
  • Ċina – Shenzhen
    • Tel: 86-755-8864-2200
  • Iċ-Ċina – Suzhou
    • Tel: 86-186-6233-1526
  • Iċ-Ċina – Wuhan
    • Tel: 86-27-5980-5300
  • Iċ-Ċina – Xian
    • Tel: 86-29-8833-7252
  • Iċ-Ċina – Xiamen
    • Tel: 86-592-2388138
  • Iċ-Ċina – Zhuhai
    • Tel: 86-756-3210040

© 2023 Microchip Technology Inc. u s-sussidjarji tagħha DS50003486A-

Dokumenti / Riżorsi

MICROCHIP H.264 4K I-Frame Encoder IP Cores [pdfGwida għall-Utent
H.264 4K I-Frame Encoder IP Cores, H.264 4K, I-Frame Encoder IP Cores, Encoder IP Cores, IP Cores

Referenzi

Ħalli kumment

L-indirizz elettroniku tiegħek mhux se jiġi ppubblikat. L-oqsma meħtieġa huma mmarkati *