MIKROCHIP-LOGO

IP jádra kodéru MICROCHIP H.264 4K I-Frame

MICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-PRODUCT

Zavedení

H.264 je populární standard pro kompresi videa pro kompresi digitálního videa. Je také známý jako MPEG-4 Part10 nebo Advanced Video Coding (MPEG-4 AVC). H.264 používá pro kompresi videa blokový přístup, kde je velikost bloku definována jako 16 x 16 a takový blok se nazývá makroblok. Kompresní standard podporuje různé profiles, které definují kompresní poměr a složitost implementace. Video snímky, které mají být komprimovány, jsou zpracovány jako I-Frame, P-Frame a B-Frame. I-rámec je uvnitř kódovaný rámec, kde se komprese provádí pomocí informací obsažených v rámci. K dekódování I-Frame nejsou potřeba žádné další snímky. P-rámec je komprimován pomocí změn s ohledem na dřívější snímek, kterým může být I-rámec nebo P-rámec. Komprese B-snímku se provádí pomocí změn pohybu s ohledem na předchozí snímek i snímek nadcházející. Proces komprese I-Frame má čtyři sekundytages—Intra predikce, transformace celého čísla, kvantizace a entropické kódování. H.264 podporuje dva typy kódování – kontextové adaptivní kódování proměnné délky (CAVLC) a kontextové adaptivní binární aritmetické kódování (CABAC). Aktuální verze IP implementuje Baseline profile a používá CAVLC pro entropické kódování. IP také podporuje kódování pouze I-Frames až do rozlišení 4K.

Vlastnosti

H.264 I-Frame Encoder podporuje následující klíčové funkce:

  • Implementuje kompresi na YCbCr 420 Video Format
  • Očekává vstup ve formátu videa YCbCr 422
  • Podporuje 8 bitů pro každou komponentu (Y, Cb a Cr)
  • Podporuje ITU-T H.264 Annex B kompatibilní NAL byte Stream Output
  • Samostatný provoz, CPU nebo asistence procesoru není vyžadována
  • Uživatelsky konfigurovatelný faktor kvality QP během běhu
  • Výpočet rychlostí 1 pixel za hodinu
  • Podporuje kompresi až do rozlišení 4K (3840 × 2160) 60 fps
  • Minimální latence (252 μs pro full HD nebo 17 horizontálních řádků)
  • Podporuje 2 a 4 plátky

Podporované rodiny
Kodér H.264 4K I-Frame podporuje následující rodiny:

  • PolarFire® SoC FPGA
  • FPGA PolarFire

Implementace hardwaru

Následující obrázek ukazuje blokové schéma IP kodéru H.264 4K I-Frame.
Obrázek 1-1. Blokové schéma IP kodéru H.264 4K I-FrameMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (1)

Vstupy a výstupy
Následující tabulka uvádí vstupní a výstupní porty H.264 4K I-Frame Encoder IP.
Tabulka 1-1. Vstupní a výstupní porty kodéru IP H.264 4K I-Frame

Název signálu Směr Šířka Popis
RESET_N Vstup 1 Active-low Asynchronní resetovací signál k návrhu.
PIX_CLK_I Vstup 1 Vstupní hodiny, se kterými jsou příchozí pixely sampvedený.
DDR_CLK_I Vstup 1 Hodiny z řadiče paměti DDR.
HRES_I Vstup 16 Horizontální rozlišení vstupního obrazu. Musí to být násobek 16.
VRES_I Vstup 16 Vertikální rozlišení vstupního obrazu. Musí to být násobek 16.
QP_I Vstup 6 Faktor kvality pro kvantizaci H.264. Hodnota se pohybuje od 0 do 51, kde 0 představuje nejvyšší kvalitu a nejnižší kompresi a 51 představuje nejvyšší kompresi.
DATA0_O Výstup 16 Výstup kódovaných dat H.264 Slice0, který obsahuje jednotku NAL, hlavičku řezu, SPS, PPS a zakódovaná data makrobloků.
DATA_VALID0_O Výstup 1 Signál označující zakódovaná data Slice0 je platný.
DATA1_O Výstup 16 Datový výstup kódovaný H.264 Slice1, který obsahuje záhlaví Slice a zakódovaná data makrobloků.
DATA_VALID1_O Výstup 1 Signál označující zakódovaná data Slice1 je platný.
DATA2_O Výstup 16 Datový výstup kódovaný H.264 Slice2, který obsahuje záhlaví Slice a zakódovaná data makrobloků.
DATA_VALID2_O Výstup 1 Signál označující zakódovaná data Slice2 je platný.
………..pokračování
Název signálu Směr Šířka Popis
DATA3_O Výstup 16 Datový výstup kódovaný H.264 Slice3, který obsahuje záhlaví Slice a zakódovaná data makrobloků.
DATA_VALID3_O Výstup 1 Signál označující zakódovaná data Slice3 je platný.
DDR_LINE_GAP_I Vstup 16 Řádková mezera mezi vodorovnými řádky vstupního obrazu v paměti DDR.
FRAME_START_ADDR_I Vstup 7/8 Adresa vyrovnávací paměti snímků DDR. 7 bitů, když je mezera mezi snímky nakonfigurována na 32 MB. 8 bitů, když je mezera mezi snímky nakonfigurována na 16 MB.
FRAME_END_O Výstup 1 Konec toku H.264 bitů pro snímek.
Přečtěte si Porty rozhraní arbitra Channel 0
RDATA0_I Vstup Šířka vstupních dat Přečtěte si data z arbitra
RVALID0_I Vstup 1 Načíst data platná od arbitra
ARREADY0_I Vstup 1 Poděkování arbitra
BUSER0_I Vstup 1 Dokončení čtení
ARADDR0_O Výstup 32 Adresa DDR, odkud musí být zahájeno čtení
ARVALID0_O Výstup 1 Přečtěte si žádost arbitrovi
ARSIZE0_O Výstup 8 Přečíst velikost dávky
Přečtěte si Porty rozhraní arbitra Channel 1
RDATA1_I Vstup Šířka vstupních dat Přečtěte si data z arbitra
RVALID1_I Vstup 1 Načíst data platná od arbitra
ARREADY1_I Vstup 1 Poděkování arbitra
BUSER1_I Vstup 1 Dokončení čtení
ARADDR1_O Výstup 32 Adresa DDR, odkud musí být zahájeno čtení
ARVALID1_O Výstup 1 Přečtěte si žádost arbitrovi
ARSIZE1_O Výstup 8 Přečíst velikost dávky
Přečtěte si Porty rozhraní arbitra Channel 2
RDATA2_I Vstup Šířka vstupních dat Přečtěte si data z arbitra
RVALID2_I Vstup 1 Načíst data platná od arbitra
ARREADY2_I Vstup 1 Poděkování arbitra
BUSER2_I Vstup 1 Dokončení čtení
ARADDR2_O Výstup 32 Adresa DDR, odkud musí být zahájeno čtení
ARVALID2_O Výstup 1 Přečtěte si žádost arbitrovi
ARSIZE2_O Výstup 8 Přečíst velikost dávky
Přečtěte si Porty rozhraní arbitra Channel 3
RDATA3_I Vstup Šířka vstupních dat Přečtěte si data z arbitra
RVALID3_I Vstup 1 Načíst data platná od arbitra
………..pokračování
Název signálu Směr Šířka Popis
ARREADY3_I Vstup 1 Poděkování arbitra
BUSER3_I Vstup 1 Dokončení čtení
ARADDR3_O Výstup 32 Adresa DDR, odkud musí být zahájeno čtení
ARVALID3_O Výstup 1 Přečtěte si žádost arbitrovi
ARSIZE3_O Výstup 8 Přečíst velikost dávky

Konfigurační parametry
Následující tabulka uvádí popis obecných konfiguračních parametrů používaných při hardwarové implementaci kodéru H.264 4K I-Frame Encoder, které se mohou lišit v závislosti na požadavcích aplikace.
Tabulka 1-2. Konfigurační parametry kodéru I-Frame H.264

Jméno Popis
16x16_DC_INTRA_PREDICTION Možnost Povolit predikci intra dc 16 x 16 spolu s predikcí intra dc 4 x 4.
NUM_SLICES Vyberte 2 řezy pro podporu 4K při 30 fps. Vyberte 4 řezy pro podporu 4K při 60 fps.
DDR_AXI_DATA_WIDTH Vyberte šířku DATA čteného kanálu, který musí být připojen k IP video arbitru.
FRAME_GAP Vyberte velikost vyrovnávací paměti snímku. Pro 4K vyberte 32 MB.

IP konfigurátor
Následující obrázek ukazuje IP konfigurátor H.264 4K I-Frame Encoder.

Obrázek 1-2. Konfigurace IPMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (2)

Hardwarová implementace H.264 4K I-Frame kodéru IP
H.264 4K I-Frame Encoder IP rozděluje každý snímek na 2/4 řezy a kóduje pomocí kodéru řezů. Logika čtení DDR očekává data rámce v paměti DDR ve formátu YCbCr 422. Řádková mezera mezi každým vodorovným řádkem snímku v paměti DDR musí být specifikována prostřednictvím vstupu DDR_LINE_GAP_I. IP používá jako vstup 422 formátů a implementuje kompresi ve 420 formátech. Výstup Slice0 obsahuje také hlavičku SPS a PPS. Všechny bitové toky řezů jsou poskytovány samostatně. Všechny bitové toky řezů se spojí dohromady a stanou se konečným bitovým tokem H.264. Následující obrázek ukazuje blokové schéma IP kodéru H.264 4K I-Frame.
Obrázek 1-3. Blokové schéma IP kodéru H.264 4K I-FrameMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (3)

Následující obrázek ukazuje blokové schéma kodéru řezu.

Obrázek 1-4. Blokové schéma kodéru řezuMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (4)

Design Popis Slice Encoder
Tato část popisuje různé interní moduly kodéru řezů.
Matrix Framer 16 x 16
Tento modul rámuje makrobloky 16 x 16 pro komponent Y podle specifikace H.264. Řádkové vyrovnávací paměti se používají k uložení 16 horizontálních řádků vstupního obrazu a matice 16 x 16 je orámována pomocí posuvných registrů.
Matrix Framer 8 x 8
Tento modul rámuje makrobloky 8 x 8 pro komponentu C podle specifikace H.264 pro 420 formátů. Řádkové vyrovnávací paměti se používají k uložení 8 horizontálních řádků vstupního obrazu a matice 8 x 16 je orámována pomocí posuvných registrů. Z matice 8 x 16 jsou složky Cb a Cr odděleny tak, aby rámovaly každou matici 8 x 8.
Matrix Framer 4 x 4
Celočíselná transformace, kvantizace a kódování CAVLC fungují na dílčím bloku 4 x 4 v makrobloku. Maticový framer 4 x 4 generuje dílčí blok 4 x 4 z makrobloku 16 x 16 nebo 8 x 8. Tento generátor matice prochází všemi dílčími bloky makrobloku, než přejde k dalšímu makrobloku.
Intra Predikce
H.264 používá různé režimy intra-predikce k redukci informací v bloku 4 x 4. Blok intra-predikce v IP používá pouze predikci 4 x 4 nebo 16 x 16 DC. 16 x 16 se používá pro hodnoty QP vyšší než 35, pokud je v konfigurátoru IP povolena intra-DC predikce 16 x 16. Stejnosměrná složka se vypočítá ze sousedního horního a levého bloku 4 x 4 nebo 16 x 16.
Celočíselná transformace
H.264 používá celočíselnou diskrétní kosinusovou transformaci, kde jsou koeficienty distribuovány napříč celočíselnou transformační maticí a kvantizační maticí tak, že v celočíselné transformaci nedochází k žádnému násobení ani dělení. Celočíselná transformace stage implementuje transformaci pomocí operací shift a add.
Kvantování
Kvantování násobí každý výstup celočíselné transformace předem určenou kvantizační hodnotou definovanou uživatelskou vstupní hodnotou QP. Rozsah hodnoty QP je od 0 do 51. Jakákoli hodnota větší než 51 je třamped to 51. Nižší hodnota QP znamená nižší kompresi a vyšší kvalitu a naopak.
CAVLC
H.264 používá dva typy entropického kódování – kontextově adaptivní kódování proměnné délky (CAVLC) a kontextově adaptivní binární aritmetické kódování (CABAC). IP používá CAVLC pro kódování kvantovaného výstupu.
Generátor záhlaví
Blok generátoru záhlaví generuje záhlaví bloků, záhlaví řezů, sadu parametrů sekvence (SPS), sadu parametrů obrázku (PPS) a jednotku Network Abstraction Layer (NAL) v závislosti na instanci video rámce.
Generátor toku H.264
Blok generátoru proudu H.264 kombinuje výstup CAVLC spolu s hlavičkami a vytváří kódovaný výstup podle standardního formátu H.264.

 

Testbench

Testbench slouží ke kontrole funkčnosti H.264 4K I-Frame Encoder IP.
Simulace
Simulace používá obrázek 432 x 240 ve formátu YCbCr422 reprezentovaný dvěma files, každý pro Y a C jako vstup a generuje H.264 se 4 řezy file formát, který obsahuje dva snímky.
Následující kroky popisují, jak simulovat jádro pomocí testbench:

  1. Přejděte do katalogu Libero® SoC > View > Windows > Katalog a potom rozbalte Řešení-Video. Dvakrát klikněte na H264_4K_Iframe_Encoder a potom klikněte na OK. H264_4K_Iframe-Encoder IP se objeví na plátně SmartDesign.
    Obrázek 2-1. H.264 4K I-Frame kodér IP Core v katalogu Libero® SoCMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (5)
  2. Přejít na Files a vyberte simulace > Import Files.
    Obrázek 2-2. Importovat FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (6)
  3. Importujte soubory H264_sim_data_in_y.txt, H264_sim_data_in_c.txt a H264_refOut.txt files z následující cesty: ..\ \component\Microsemi\SolutionCore\ H264_4K_Iframe_Encoder\ \Podnět.
  4. Chcete-li importovat jiný file, vyhledejte složku, která obsahuje požadované filea klikněte na Otevřít. Dovezené file je uvedena pod simulací, viz následující obrázek.
    Obrázek 2-3. Importováno FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (7)
  5. Přejděte na kartu Design Hierarchy a klikněte pravým tlačítkem na H264_4K_Iframe_Enc_C0 a vyberte Nastavit jako kořen. Obrázek 2-4. Nastavit jako kořenMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (8)
  6. Přejděte na kartu Hierarchie stimulů a vyberte H264_4K_Iframe_Encoder_tb (H264_4K_Iframe_Encoder_tb. v) > Simulovat návrh před syntézou > Otevřít interaktivně. IP je simulována pro dva rámce. Obrázek 2-5. Simulace návrhu předsyntézyMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (9)
  7. ModelSim se otevře pomocí testovací plochy file jak je znázorněno na následujícím obrázku.

Obrázek 2-6. Okno simulace ModelSimMICROCHIP-H-264-4K-I-Frame-Encoder-IP Cores-FIG-1 (10)

Důležité: Pokud je simulace přerušena z důvodu limitu doby běhu uvedeného v souboru .do file, použijte k dokončení simulace příkaz run -all.

Licence

  • H.264 4K I-Frame Encoder IP je poskytován pouze v zašifrované podobě na základě licence.
  • Šifrovaný zdrojový kód RTL je licenčně uzamčen, je nutné jej zakoupit samostatně. Pomocí sady Libero Design Suite můžete provádět simulaci, syntézu, rozložení a programování křemíku Field Programmable Gate Array (FPGA).
  • Zkušební licence je poskytována zdarma pro kontrolu funkcí H.264 Encoder. Zkušební licence vyprší po hodině používání na hardwaru.

Pokyny k instalaci

  • Jádro musí být nainstalováno do softwaru Libero SoC. Provádí se automaticky prostřednictvím funkce aktualizace katalogu v
  • software Libero SoC nebo CPZ file lze přidat ručně pomocí funkce Přidat hlavní katalog. Když CPZ file je nainstalován v Libero, jádro lze konfigurovat, generovat a instanciovat v rámci SmartDesign pro zahrnutí do projektu Libero.
  • Další pokyny k instalaci jádra, licencování a obecnému použití najdete v online nápovědě Libero SoC.

Následující tabulka uvádí využití zdrojů jakoample H.264 4K I-Frame Encoder IP design vytvořený pro PolarFire FPGA (balíček MPF300TS-1FCG1152I) a generuje komprimovaná data pomocí 4:2:2 sampvstupních dat.
Tabulka 5-1. Využití zdrojů IP kodéru H.264 4K I-Frame

Živel 4 plátky 2 plátky
4LUT 73588 37017
DFF 67543 33839
LSRAM 592 296
µSRAM 84 42
Matematické bloky 89 45
Rozhraní 4vstupové LUT 25524 12780
Rozhraní DFF 25524 12780

Historie revizí

Tabulka historie revizí popisuje změny, které byly v dokumentu implementovány. Změny jsou uvedeny podle revizí, počínaje nejnovější publikací.
Tabulka 6-1. Historie revizí

Revize Datum Popis
A 01/2023 Počáteční vydání.

Podpora Microchip FPGA

Skupina produktů Microchip FPGA podporuje své produkty různými podpůrnými službami, včetně zákaznických služeb, zákaznického centra technické podpory, a webmísto a celosvětové prodejní kanceláře. Zákazníkům se doporučuje, aby před kontaktováním podpory navštívili online zdroje Microchip, protože je velmi pravděpodobné, že jejich dotazy již byly zodpovězeny. Kontaktujte středisko technické podpory prostřednictvím webmísto na www.microchip.com/support. Uveďte číslo dílu zařízení FPGA, vyberte příslušnou kategorii pouzdra a nahrajte design  files při vytváření případu technické podpory. Obraťte se na zákaznický servis pro netechnickou podporu produktu, jako je cena produktu, aktualizace produktu, informace o aktualizaci, stav objednávky a autorizace.

  • Ze Severní Ameriky volejte 800.262.1060
  • Ze zbytku světa volejte 650.318.4460
  • Fax odkudkoli na světě, 650.318.8044 XNUMX XNUMX

Informace o mikročipu

Mikročip Webmísto
Microchip poskytuje online podporu prostřednictvím našeho webna adrese www.microchip.com/. Tento webmísto se používá k výrobě files a informace snadno dostupné zákazníkům. Některý dostupný obsah zahrnuje:

  • Podpora produktu – Datové listy a errata, aplikační poznámky a sampprogramy, zdroje návrhů, uživatelské příručky a dokumenty podpory hardwaru, nejnovější verze softwaru a archivovaný software
  • Obecná technická podpora – Často kladené otázky (FAQ), požadavky na technickou podporu, online diskusní skupiny, seznam členů programu designových partnerů Microchip
  • Obchod s mikročipem – Průvodce pro výběr produktů a objednávky, nejnovější tiskové zprávy Microchip, seznam seminářů a akcí, seznamy prodejních kanceláří Microchip, distributorů a zástupců továren

Služba upozornění na změnu produktu
Služba oznamování změn produktů společnosti Microchip pomáhá zákazníkům udržovat aktuální informace o produktech společnosti Microchip. Předplatitelé obdrží e-mailové upozornění, kdykoli dojde ke změnám, aktualizacím, revizím nebo chybám souvisejícím s konkrétní produktovou řadou nebo vývojovým nástrojem, který je zajímá.
Chcete-li se zaregistrovat, přejděte na www.microchip.com/pcn. a postupujte podle pokynů k registraci.

Zákaznická podpora

Uživatelé produktů Microchip mohou získat pomoc prostřednictvím několika kanálů:

  • Distributor nebo zástupce
  • Místní prodejní kancelář
  • Embedded Solutions Engineer (ESE)
  • Technická podpora

Zákazníci by měli kontaktovat svého distributora, zástupce nebo ESE s žádostí o podporu. Zákazníkům jsou k dispozici také místní prodejní kanceláře. V tomto dokumentu je uveden seznam prodejních kanceláří a míst.
Technická podpora je k dispozici prostřednictvím webmísto na: www.microchip.com/support.

Funkce ochrany kódem zařízení Microchip
Všimněte si následujících podrobností o funkci ochrany kódu na produktech Microchip:

  • Produkty Microchip splňují specifikace obsažené v jejich konkrétním datovém listu Microchip.
  • Společnost Microchip věří, že její řada produktů je bezpečná, pokud se používají zamýšleným způsobem, v rámci provozních specifikací a za normálních podmínek.
  • Microchip si cení a agresivně chrání svá práva duševního vlastnictví. Pokusy o porušení funkcí ochrany kódu produktu Microchip jsou přísně zakázány a mohou porušovat zákon Digital Millennium Copyright Act.
  • Společnost Microchip ani žádný jiný výrobce polovodičů nemůže zaručit bezpečnost svého kódu. Ochrana kódem neznamená, že garantujeme, že produkt je „nerozbitný“.
  • Ochrana kódu se neustále vyvíjí. Společnost Microchip se zavázala neustále zlepšovat funkce ochrany kódu našich produktů.

Právní upozornění
Tato publikace a zde uvedené informace mohou být použity pouze s produkty Microchip, včetně návrhu, testování a integrace produktů Microchip s vaší aplikací. Použití těchto informací jakýmkoli jiným způsobem porušuje tyto podmínky. Informace týkající se aplikací zařízení jsou poskytovány pouze pro vaše pohodlí a mohou být nahrazeny aktualizacemi. Je vaší odpovědností zajistit, aby vaše aplikace odpovídala vašim specifikacím. Obraťte se na místní obchodní zastoupení Microchip pro další podporu nebo získejte další podporu na www.microchip.com/en-us/support/design-help/client-support-services. TYTO INFORMACE POSKYTUJE SPOLEČNOST MICROCHIP „TAK JAK JSOU“. SPOLEČNOST MICROCHIP NEPOSKYTUJE ŽÁDNÁ PROHLÁŠENÍ ANI ZÁRUKY JAKÉHOKOLI DRUHU, VÝSLOVNÉ NEBO PŘEDPOKLÁDANÉ, PÍSEMNÉ NEBO ÚSTNÍ, ZÁKONNÉ NEBO JINÉ, VZTAHUJÍCÍ SE K INFORMACÍM VČETNĚ, ALE NEOMEZENO NA JAKÉKOLI PŘEDPOKLÁDANÉ ZÁRUKY A ZÁRUKY TNAR, NEPORUŠOVÁNÍ PARTNERSTVÍFIIL , NEBO ZÁRUKY SOUVISEJÍCÍ S JEHO STAVEM, KVALITOU NEBO VÝKONEM. V ŽÁDNÉM PŘÍPADĚ NEBUDE MICROCHIP ODPOVĚDNÁ ZA ŽÁDNÉ NEPŘÍMÉ, ZVLÁŠTNÍ, TRESTNÉ, NÁHODNÉ NEBO NÁSLEDNÉ ZTRÁTY, ŠKODY, NÁKLADY NEBO NÁKLADY JAKÉHOKOLI DRUHU, JAKKOLI SOUVISEJÍCÍ S INFORMACÍ NEBO JEJICH POUŽITÍM, JAKKOLI BY BYLO UVEDENO, JAK BY BYLO ZPŮSOBeno, MOŽNOST NEBO ŠKODY JSOU PŘEDVÍDAJÍCÍ. CELKOVÁ ODPOVĚDNOST SPOLEČNOSTI MICROCHIP ZA VŠECHNY NÁROKY SOUVISEJÍCÍ S INFORMACEMI NEBO JEJICH POUŽITÍM NEPŘEKROČÍ V NEJVYŠŠÍM ROZSAHU POVOLENÉM ZÁKONEM, KTERÉ JSTE ZA INFORMACE ZAPLATILI PŘÍMO SPOLEČNOSTI MICROCHIP. Použití zařízení Microchip v aplikacích na podporu života a/nebo v bezpečnostních aplikacích je zcela na riziko kupujícího a kupující souhlasí s tím, že bude Microchip bránit, odškodnit a chránit před všemi škodami, nároky, žalobami nebo výdaji vyplývajícími z takového použití. Žádné licence nejsou poskytovány, implicitně ani jinak, v rámci jakýchkoli práv duševního vlastnictví společnosti Microchip, pokud není uvedeno jinak.

ochranné známky
Název a logo Microchip, logo Microchip, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maxXTouch MediaLB, megaAVR, Microsemi, logo Microsemi, MOST, logo MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, Logo SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron a XMEGA jsou registrované ochranné známky společnosti Microchip Technology Incorporated v USA a dalších zemích. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSync, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, logo ProASIC Plus, Quiet-Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime a ZL jsou registrované ochranné známky společnosti Microchip Technology Incorporated v USA Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , Bluesky, Bodycom, Clockstudio, Codeguard, CryptoAuthentication, Cryptoautomotive, Cryptocompanion, Cryptocontroller, DSPICDEM, DSPICDEM.NET, Dynamické průměrné porovnávání, přehrada, Espresso t1s, Etheregreen, Iderid, iNenials, inialt, iNenialt, AniAlion-the, iNenials. Intelligent Paralleling, IntelliMOS, Inter-Chip Connectivity, JitterBlocker, Knob-on-Display, KoD, maxCrypto, max.View, membrána, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker , RTG4, SAM ICE, Serial Quad I/O, jednoduchá mapa, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect a ZENA jsou ochranné známky společnosti Microchip Technology Incorporated v USA a dalších zemích. SQTP je servisní značka společnosti Microchip Technology Incorporated v USA. Logo Adaptec, Frequency on Demand, Silicon Storage Technology a Symmcom jsou registrované ochranné známky společnosti Microchip Technology Inc. v jiných zemích. GestIC je registrovaná ochranná známka společnosti Microchip Technology Germany II GmbH & Co. KG, dceřiné společnosti Microchip Technology Inc., v jiných zemích. Všechny ostatní ochranné známky uvedené v tomto dokumentu jsou majetkem příslušných společností. © 2023, Microchip Technology Incorporated a její dceřiné společnosti. Všechna práva vyhrazena. ISBN: 978-1-6683-1888-1

Systém managementu kvality
Informace týkající se systémů řízení kvality společnosti Microchip naleznete na adrese www.microchip.com/quality.

Celosvětový prodej a servis

AMERIKY 

Kancelář společnosti

Atlanta

Austin, TX

Boston

Chicago

Dallas

Detroit

Houston, TX

Indianapolis

Los Angeles

Raleigh, NC

New York, NY

San Jose, CA

Kanada – Toronto

ASIE/PACIFIK

  • Austrálie – Sydney
    • tel: 61-2-9868-6733
  • Čína – Peking
    • tel: 86-10-8569-7000
  • Čína – Čcheng-tu
    • tel: 86-28-8665-5511
  • Čína – Chongqing
    • tel: 86-23-8980-9588
  • Čína – Dongguan
    • tel: 86-769-8702-9880
  • Čína – Guangzhou
    • tel: 86-20-8755-8029
  • Čína – Chang-čou
    • tel: 86-571-8792-8115
  • Čína – SAR Hong Kong
    • tel: 852-2943-5100
  • Čína – Nanjing
    • tel: 86-25-8473-2460
  • Čína – Čching-tao
    • tel: 86-532-8502-7355
  • Čína – Šanghaj
    • tel: 86-21-3326-8000
  • Čína – Shenyang
    • tel: 86-24-2334-2829
  • Čína – Shenzhen
    • tel: 86-755-8864-2200
  • Čína – Suzhou
    • tel: 86-186-6233-1526
  • Čína – Wuhan
    • tel: 86-27-5980-5300
  • Čína – Xian
    • tel: 86-29-8833-7252
  • Čína – Xiamen
    • tel: 86-592-2388138
  • Čína – Zhuhai
    • tel: 86-756-3210040

© 2023 Microchip Technology Inc. a její dceřiné společnosti DS50003486A-

Dokumenty / zdroje

IP jádra kodéru MICROCHIP H.264 4K I-Frame [pdfUživatelská příručka
IP jádra kodéru I-Frame H.264 4K, H.264 4K, jádra IP kodéru I-Frame, jádra IP kodéru, jádra IP

Reference

Zanechte komentář

Vaše emailová adresa nebude zveřejněna. Povinná pole jsou označena *