МІКРАЧЫП-ЛАГАТЫП

IP-ядры кадавальніка I-Frame MICROCHIP H.264 4K

MICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-PRODUCT

Уводзіны

H.264 - папулярны стандарт сціску відэа для сціску лічбавага відэа. Ён таксама вядомы як MPEG-4 Part10 або Advanced Video Coding (MPEG-4 AVC). H.264 выкарыстоўвае паблочны падыход для сціску відэа, дзе памер блока вызначаецца як 16 x 16, і такі блок называецца макраблокам. Стандарт сціску падтрымлівае розныя праfiles, якія вызначаюць ступень сціску і складанасць рэалізацыі. Відэакадры, якія трэба сціснуць, разглядаюцца як I-Frame, P-Frame і B-Frame. I-Frame - гэта кадр з унутраным кодаваннем, дзе сцісканне ажыццяўляецца з дапамогай інфармацыі, якая змяшчаецца ў кадры. Для дэкадавання I-Frame не патрабуецца іншых кадраў. P-кадр сціскаецца з выкарыстаннем змяненняў адносна папярэдняга кадра, які можа быць I-кадрам або P-кадрам. Сцісканне B-Frame ажыццяўляецца з дапамогай змены руху адносна папярэдняга кадра і будучага кадра. Працэс сціску I-Frame складаецца з чатырох секундtages—Унутранае прагназаванне, цэлалікавае пераўтварэнне, квантаванне і энтрапійнае кадаванне. H.264 падтрымлівае два тыпы кадавання — адаптыўнае да кантэксту кадаванне зменнай даўжыні (CAVLC) і адаптыўнае да кантэксту двайковае арыфметычнае кадаванне (CABAC). Бягучая версія IP рэалізуе Baseline profile і выкарыстоўвае CAVLC для энтрапійнага кадавання. Акрамя таго, IP падтрымлівае кадаванне толькі I-Frames з дазволам да 4K.

Асаблівасці

Кадавальнік H.264 I-Frame падтрымлівае наступную ключавую функцыю:

  • Рэалізуе сціск у фармаце відэа YCbCr 420
  • Чакаецца ўвод у фармаце відэа YCbCr 422
  • Падтрымлівае 8 біт для кожнага кампанента (Y, Cb і Cr)
  • Падтрымка ITU-T H.264 Annex B, сумяшчальны NAL патоку байтаў
  • Аўтаномная праца, дапамога ЦП або працэсара не патрабуецца
  • Наладжвальны карыстальнікам каэфіцыент якасці QP падчас выканання
  • Вылічэнне з хуткасцю 1 піксель за такт
  • Падтрымка сціску да раздзялення 4K (3840 × 2160) 60 кадраў у секунду
  • Мінімальная затрымка (252 мкс для Full HD або 17 гарызантальных ліній)
  • Падтрымлівае 2 і 4 зрэзы

Падтрыманыя сем'і
Кадавальнік H.264 4K I-Frame падтрымлівае наступныя сямействы:

  • PolarFire® SoC FPGA
  • PolarFire FPGA

Апаратная рэалізацыя

На наступным малюнку паказана блок-схема IP-кадавальніка H.264 4K I-Frame.
Малюнак 1-1. Блок-схема IP-кадавальніка H.264 4K I-FrameMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (1)

Уваходы і выхады
У наступнай табліцы пералічаны ўваходныя і выходныя парты IP-кадавальніка H.264 4K I-Frame.
Табліца 1-1. Парты ўваходу і вываду IP-кадавальніка I-Frame H.264 4K

Назва сігналу Напрамак Шырыня Апісанне
СКІД_N Увод 1 Актыўны-нізкі Асінхронны сігнал скіду да канструкцыі.
PIX_CLK_I Увод 1 Уваходныя тактавыя частоты, з якімі ўваходзяць пікселіampвял.
DDR_CLK_I Увод 1 Гадзіннік ад кантролера памяці DDR.
ХРЭС_І Увод 16 Гарызантальнае разрозненне ўваходнага малюнка. Яно павінна быць кратным 16.
ВРЭС_I Увод 16 Вертыкальнае дазвол уваходнага малюнка. Яно павінна быць кратным 16.
QP_I Увод 6 Каэфіцыент якасці для квантавання H.264. Значэнне вагаецца ад 0 да 51, дзе 0 азначае найвышэйшую якасць і самае нізкае сцісканне, а 51 - самае высокае сцісканне.
DATA0_O Выхад 16 Вывад даных у кадзіраванні H.264 Slice0 змяшчае блок NAL, загаловак зрэзу, SPS, PPS і закадаваныя даныя макраблокаў.
DATA_VALID0_O Выхад 1 Сігнал, які пазначае даныя, закадаваныя Slice0, сапраўдны.
DATA1_O Выхад 16 Вывад даных у кадзіраванні H.264 Slice1, які змяшчае загаловак Slice і закадаваныя даныя макраблокаў.
DATA_VALID1_O Выхад 1 Сігнал, які пазначае даныя, закадаваныя Slice1, сапраўдны.
DATA2_O Выхад 16 Вывад даных у кадзіраванні H.264 Slice2, які змяшчае загаловак Slice і закадаваныя даныя макраблокаў.
DATA_VALID2_O Выхад 1 Сігнал, які пазначае даныя, закадаваныя Slice2, сапраўдны.
………..працяг
Назва сігналу Напрамак Шырыня Апісанне
DATA3_O Выхад 16 Вывад даных у кадзіраванні H.264 Slice3, які змяшчае загаловак Slice і закадаваныя даныя макраблокаў.
DATA_VALID3_O Выхад 1 Сігнал, які пазначае даныя, закадаваныя Slice3, сапраўдны.
DDR_LINE_GAP_I Увод 16 Прамежак паміж гарызантальнымі лініямі ўваходнага малюнка ў памяці DDR.
FRAME_START_ADDR_I Увод 7/8 Адрас буфера кадраў DDR. 7 біт, калі прамежак паміж кадрамі настроены на 32 МБ. 8 біт, калі прамежак паміж кадрамі настроены на 16 МБ.
FRAME_END_O Выхад 1 Канец бітавага патоку H.264 для кадра.
Чытайце парты інтэрфейсу арбітра канала 0
RDATA0_I Увод Шырыня ўваходных дадзеных Счытайце дадзеныя арбітра
RVALID0_I Увод 1 Счытванне сапраўдных даных ад арбітра
УЖЭ0_Я Увод 1 Прызнанне арбітра
BUSER0_I Увод 1 Прачытайце завяршэнне
ARADDR0_O Выхад 32 Адрас DDR, з якога трэба пачынаць чытанне
ARVALID0_O Выхад 1 Прачытаць запыт арбітру
ARSIZE0_O Выхад 8 Чытайце памер серыі
Чытайце парты інтэрфейсу арбітра канала 1
RDATA1_I Увод Шырыня ўваходных дадзеных Счытайце дадзеныя арбітра
RVALID1_I Увод 1 Счытванне сапраўдных даных ад арбітра
УЖЭ1_Я Увод 1 Прызнанне арбітра
BUSER1_I Увод 1 Прачытайце завяршэнне
ARADDR1_O Выхад 32 Адрас DDR, з якога трэба пачынаць чытанне
ARVALID1_O Выхад 1 Прачытаць запыт арбітру
ARSIZE1_O Выхад 8 Чытайце памер серыі
Чытайце парты інтэрфейсу арбітра канала 2
RDATA2_I Увод Шырыня ўваходных дадзеных Счытайце дадзеныя арбітра
RVALID2_I Увод 1 Счытванне сапраўдных даных ад арбітра
УЖЭ2_Я Увод 1 Прызнанне арбітра
BUSER2_I Увод 1 Прачытайце завяршэнне
ARADDR2_O Выхад 32 Адрас DDR, з якога трэба пачынаць чытанне
ARVALID2_O Выхад 1 Прачытаць запыт арбітру
ARSIZE2_O Выхад 8 Чытайце памер серыі
Чытайце парты інтэрфейсу арбітра канала 3
RDATA3_I Увод Шырыня ўваходных дадзеных Счытайце дадзеныя арбітра
RVALID3_I Увод 1 Счытванне сапраўдных даных ад арбітра
………..працяг
Назва сігналу Напрамак Шырыня Апісанне
УЖЭ3_Я Увод 1 Прызнанне арбітра
BUSER3_I Увод 1 Прачытайце завяршэнне
ARADDR3_O Выхад 32 Адрас DDR, з якога трэба пачынаць чытанне
ARVALID3_O Выхад 1 Прачытаць запыт арбітру
ARSIZE3_O Выхад 8 Чытайце памер серыі

Параметры канфігурацыі
У наступнай табліцы прыведзена апісанне агульных параметраў канфігурацыі, якія выкарыстоўваюцца ў апаратнай рэалізацыі кадавальніка H.264 4K I-Frame, якія могуць адрознівацца ў залежнасці ад патрабаванняў прыкладання.
Табліца 1-2. Параметры канфігурацыі кадавальніка H.264 4K I-Frame

Імя Апісанне
16x16_DC_INTRA_PREDICTION Магчымасць уключэння прагназавання ўнутранага пастаяннага току 16 x 16 разам з прагназаваннем пастаяннага току 4 x 4.
NUM_SLICES Выберыце 2 фрагменты для падтрымкі 4K пры 30 кадрах у секунду. Выберыце 4 фрагменты для падтрымкі 4K пры 60 кадрах у секунду.
DDR_AXI_DATA_WIDTH Выберыце шырыню ДАННЫХ канала чытання, які павінен быць падлучаны да IP відэаарбітра.
FRAME_GAP Выберыце памер буфера кадра. Для 4K выберыце 32 МБ.

IP канфігуратар
На наступным малюнку паказаны IP-канфігуратар H.264 4K I-Frame Encoder.

Малюнак 1-2. Канфігурацыя IPMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (2)

Апаратная рэалізацыя H.264 4K I-Frame Encoder IP
Кадавальнік I-Frame H.264 4K дзеліць кожны кадр на 2/4 зрэзаў і кадуе з дапамогай кадавальніка зрэзаў. Логіка чытання DDR чакае, што дадзеныя кадра ў памяці DDR будуць у фармаце YCbCr 422. Прамежак паміж кожнай гарызантальнай лініяй кадра ў памяці DDR павінен быць вызначаны праз увод DDR_LINE_GAP_I. IP выкарыстоўвае 422 фарматы ў якасці ўваходных дадзеных і рэалізуе сціск у 420 фарматах. Вывад Slice0 таксама змяшчае загаловак SPS і PPS. Паток бітаў для ўсіх зрэзаў прадастаўляецца асобна. Усе зрэзы бітавага патоку аб'ядноўваюцца і становяцца канчатковым бітавым патокам H.264. На наступным малюнку паказана IP-блок-схема кадавальніка H.264 4K I-Frame.
Малюнак 1-3. Блок-схема IP-кадавальніка H.264 4K I-FrameMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (3)

На наступным малюнку паказана блок-схема кадавальніка зрэзаў.

Малюнак 1-4. Блок-схема кадавальніка зрэзаўMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (4)

Апісанне дызайну Slice Encoder
У гэтым раздзеле апісваюцца розныя ўнутраныя модулі кадавальніка зрэзаў.
16 x 16 Matrix Framer
Гэты модуль апраўляе макраблокі 16 x 16 для кампанента Y у адпаведнасці са спецыфікацыяй H.264. Лінейныя буферы выкарыстоўваюцца для захоўвання 16 гарызантальных радкоў уваходнага малюнка, а матрыца 16 х 16 аформлена з дапамогай рэгістраў зруху.
8 x 8 Matrix Framer
Гэты модуль апраўляе макраблокі 8 х 8 для кампанента C у адпаведнасці са спецыфікацыяй H.264 для фарматаў 420. Лінейныя буферы выкарыстоўваюцца для захоўвання 8 гарызантальных радкоў уваходнага малюнка, а матрыца 8 x 16 аформлена з дапамогай рэгістраў зруху. Ад матрыцы 8 х 16 кампаненты Cb і Cr аддзяляюцца для кадравання кожнай матрыцы 8 х 8.
4 x 4 Matrix Framer
Цэлае пераўтварэнне, квантаванне і кадаванне CAVLC працуюць на падблоку 4 х 4 у макраблоку. Фрэймер матрыцы 4 х 4 стварае падблок 4 х 4 з макраблока 16 х 16 або 8 х 8. Гэты генератар матрыц ахоплівае ўсе падблокі макраблока перад тым, як перайсці да наступнага макраблока.
Унутраны прагноз
H.264 выкарыстоўвае розныя рэжымы ўнутранага прагназавання для скарачэння інфармацыі ў блоку 4 х 4. Блок унутранага прагназавання ў IP выкарыстоўвае толькі прагназаванне 4 x 4 або 16 x 16 DC. 16 x 16 выкарыстоўваецца для значэнняў QP больш за 35, калі ў канфігуратары IP уключана прагназаванне ўнутры пастаяннага току 16 x 16. Кампанент пастаяннага току вылічваецца з суседняга верхняга і левага блокаў 4 х 4 або 16 х 16.
Цэлае пераўтварэнне
H.264 выкарыстоўвае цэлалікавае дыскрэтнае косінуснае пераўтварэнне, дзе каэфіцыенты размяркоўваюцца па матрыцы цэлалікавага пераўтварэння і матрыцы квантавання так, што ў цэлалікавым пераўтварэнні няма множання або дзялення. Цэлае пераўтварэнне stage рэалізуе пераўтварэнне з дапамогай аперацый зруху і складання.
Квантаванне
Квантаванне памнажае кожны выхад цэлалікавага пераўтварэння на загадзя вызначанае значэнне квантавання, вызначанае значэннем уводу карыстальніка QP. Дыяпазон значэння QP ад 0 да 51. Любое значэнне больш за 51 з'яўляецца клampда 51. Ніжэйшае значэнне QP азначае меншае сцісканне і больш высокую якасць, і наадварот.
CAVLC
H.264 выкарыстоўвае два тыпы энтрапійнага кадавання — кантэкстнае адаптыўнае кадаванне зменнай даўжыні (CAVLC) і кантэкстнае адаптыўнае двайковае арыфметычнае кадаванне (CABAC). IP выкарыстоўвае CAVLC для кадавання квантаванага вываду.
Генератар загалоўкаў
Блок генератара загалоўкаў стварае загалоўкі блокаў, загалоўкі зрэзаў, набор параметраў паслядоўнасці (SPS), набор параметраў малюнка (PPS) і блок сеткавага ўзроўню абстракцыі (NAL) у залежнасці ад асобніка відэакадра.
Генератар патоку H.264
Блок генератара патоку H.264 аб'ядноўвае выхад CAVLC разам з загалоўкамі для стварэння закадзіраванага вываду ў адпаведнасці са стандартным фарматам H.264.

 

Тэставы стэнд

Testbench прадастаўляецца для праверкі функцыянальнасці H.264 4K I-Frame Encoder IP.
Мадэляванне
Мадэляванне выкарыстоўвае малюнак 432 x 240 у фармаце YCbCr422, прадстаўлены двума files, кожны для Y і C у якасці ўваходных дадзеных і стварае H.264 з 4 зрэзамі file фармат, які змяшчае два кадры.
Наступныя крокі апісваюць, як змадэляваць ядро ​​з дапамогай тэставага стенда:

  1. Перайдзіце ў каталог Libero® SoC> View > Windows > Каталог, а затым разгарніце Рашэнні-Відэа. Двойчы пстрыкніце H264_4K_Iframe_Encoder, а затым націсніце OK. H264_4K_Iframe-Encoder IP з'яўляецца на палатне SmartDesign.
    Малюнак 2-1. IP-ядро кадавальніка H.264 4K I-Frame у каталогу SoC Libero®MICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (5)
  2. Перайсці да Fileі абярыце Мадэляванне > Імпарт Files.
    Малюнак 2-2. Імпарт FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (6)
  3. Імпартуйце H264_sim_data_in_y.txt, H264_sim_data_in_c.txt і H264_refOut.txt files па наступным шляху: ..\ \component\Microsemi\SolutionCore\ H264_4K_Iframe_Encoder\ \Стымул.
  4. Імпартаваць розны file, праглядзіце папку, якая змяшчае неабходныя file, і націсніце Адкрыць. Імпартны file пералічаны ў раздзеле мадэлявання, глядзіце наступны малюнак.
    Малюнак 2-3. Імпартныя FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (7)
  5. Перайдзіце на ўкладку «Іерархія дызайну», пстрыкніце правай кнопкай мышы на H264_4K_Iframe_Enc_C0 і выберыце «Усталяваць як каранёвы». Малюнак 2-4. Усталяваць у якасці rootMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (8)
  6. Перайдзіце на ўкладку Stimulus Hierarchy і выберыце H264_4K_Iframe_Encoder_tb (H264_4K_Iframe_Encoder_tb. v) > Simulate Pre-Synth Design > Open Interactively. IP мадэлюецца для двух кадраў. Малюнак 2-5. Мадэляванне праектавання перад сінтэзамMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (9)
  7. ModelSim адкрываецца разам з тэставым стэндам file як паказана на наступным малюнку.

Малюнак 2-6. Акно мадэлявання ModelSimMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (10)

Важна: Калі мадэляванне перапынена з-за абмежавання часу выканання, указанага ў файле .do file, выкарыстоўвайце каманду run -all, каб завяршыць мадэляванне.

Ліцэнзія

  • H.264 4K I-Frame Encoder IP прадастаўляецца толькі ў зашыфраваным выглядзе па ліцэнзіі.
  • Зашыфраваны зыходны код RTL заблакіраваны па ліцэнзіі, яго трэба набываць асобна. Вы можаце выканаць мадэляванне, сінтэз, кампаноўку і запраграмаваць FPGA (Field Programmable Gate Array), выкарыстоўваючы набор дызайнераў Libero.
  • Ацэначная ліцэнзія прадастаўляецца бясплатна для праверкі функцый кадавальніка H.264. Тэрмін дзеяння ацэначнай ліцэнзіі заканчваецца пасля гадзіны выкарыстання апаратнага забеспячэння.

Інструкцыя па ўстаноўцы

  • Ядро павінна быць усталявана ў праграмнае забеспячэнне Libero SoC. Гэта робіцца аўтаматычна праз функцыю абнаўлення каталога ў
  • Праграмнае забеспячэнне Libero SoC або CPZ file можна дадаць уручную з дапамогай функцыі Add Core catalog. Пры КПЗ file усталяваны ў Libero, ядро ​​можа быць сканфігуравана, згенеравана і створана ў SmartDesign для ўключэння ў праект Libero.
  • Для атрымання дадатковых інструкцый па ўсталёўцы ядра, ліцэнзаванні і агульным выкарыстанні глядзіце Інтэрнэт-даведку Libero SoC.

У наступнай табліцы пералічана выкарыстанне рэсурсаў asample H.264 4K I-Frame Encoder IP-канструкцыя, зробленая для PolarFire FPGA (пакет MPF300TS-1FCG1152I) і генеруе сціснутыя даныя з выкарыстаннем 4:2:2 сampлінг ўваходных даных.
Табліца 5-1. Выкарыстанне рэсурсаў IP-кадавальніка H.264 4K I-Frame

элемент 4 лустачкі 2 лустачкі
4LUTs 73588 37017
ДФФ 67543 33839
LSRAM 592 296
µSRAM 84 42
Матэматычныя блокі 89 45
Інтэрфейс LUT з 4 уваходамі 25524 12780
Інтэрфейс DFF 25524 12780

Гісторыя версій

Табліца гісторыі версій апісвае змены, якія былі ўнесены ў дакумент. Змены пералічаны па версіях, пачынаючы з самай актуальнай публікацыі.
Табліца 6-1. Гісторыя версій

Рэвізія Дата Апісанне
A 01/2023 Першапачатковы выпуск.

Падтрымка Microchip FPGA

Група прадуктаў Microchip FPGA забяспечвае сваю прадукцыю рознымі службамі падтрымкі, уключаючы службу падтрымкі кліентаў, цэнтр тэхнічнай падтрымкі кліентаў, webсайт і офісы продажаў па ўсім свеце. Кліентам прапануецца наведаць інтэрнэт-рэсурсы Microchip перад тым, як звяртацца ў службу падтрымкі, бо вельмі верагодна, што на іх запыты ўжо дадзены адказы. Звярніцеся ў Цэнтр тэхнічнай падтрымкі праз webсайт на www.microchip.com/support. Укажыце нумар дэталі прылады FPGA, выберыце адпаведную катэгорыю корпуса і запампуйце дызайн  files пры стварэнні тэхпадтрымкі. Звярніцеся ў службу падтрымкі для атрымання нетэхнічнай падтрымкі прадукту, напрыклад, цэнаўтварэння прадукту, абнаўлення прадукту, абнаўлення інфармацыі, стану заказу і аўтарызацыі.

  • З Паўночнай Амерыкі тэлефануйце па нумары 800.262.1060
  • З астатняга свету тэлефануйце па нумары 650.318.4460
  • Факс, з любой кропкі свету, 650.318.8044

Інфармацыя пра мікрачып

Мікрачып Webсайт
Кампанія Microchip забяспечвае анлайн-падтрымку праз нашу webна сайце www.microchip.com/. гэта webсайт выкарыстоўваецца для стварэння fileі інфармацыя, лёгка даступная для кліентаў. Частка даступнага кантэнту ўключае:

  • Падтрымка прадукту - Тэхнічныя табліцы і памылкі, заўвагі па ўжыванні і sampпраграмы, дызайнерскія рэсурсы, кіраўніцтва карыстальніка і дакументы па падтрымцы апаратнага забеспячэння, апошнія выпускі праграмнага забеспячэння і архіў праграмнага забеспячэння
  • Агульная тэхнічная падтрымка – Часта задаюць пытанні (FAQ), запыты на тэхнічную падтрымку, анлайнавыя дыскусійныя групы, спіс удзельнікаў партнёрскай праграмы Microchip design
  • Бізнес Microchip - Кіраўніцтва па выбары і замове прадуктаў, апошнія прэс-рэлізы Microchip, спісы семінараў і мерапрыемстваў, спісы гандлёвых офісаў Microchip, дыстрыб'ютараў і прадстаўнікоў заводаў

Служба паведамлення аб змене прадукту
Паслуга апавяшчэнняў Microchip аб зменах у прадукце дапамагае трымаць кліентаў у курсе прадуктаў Microchip. Падпісчыкі будуць атрымліваць апавяшчэнні па электроннай пошце кожны раз, калі будуць адбывацца змены, абнаўленні, рэвізіі або памылкі, звязаныя з вызначаным сямействам прадуктаў або інструментам распрацоўкі, якія ўяўляюць цікавасць.
Для рэгістрацыі перайдзіце па адрасе www.microchip.com/pcn. і выконвайце інструкцыі па рэгістрацыі.

Падтрымка кліентаў

Карыстальнікі прадуктаў Microchip могуць атрымаць дапамогу па некалькіх каналах:

  • Дыстрыбутар або прадстаўнік
  • Мясцовы офіс продажаў
  • Інжынер убудаваных рашэнняў (ESE)
  • Тэхнічная падтрымка

Кліенты павінны звязацца са сваім дыстрыбутарам, прадстаўніком або ESE па падтрымку. Мясцовыя офісы продажаў таксама даступныя, каб дапамагчы кліентам. Спіс гандлёвых офісаў і месцаў уключаны ў гэты дакумент.
Тэхнічная падтрымка даступная праз webсайт па адрасе: www.microchip.com/support.

Функцыя абароны кода прылад Microchip
Звярніце ўвагу на наступныя дэталі функцыі абароны кода на прадуктах Microchip:

  • Прадукты Microchip адпавядаюць спецыфікацыям, якія змяшчаюцца ў іх спецыфікацыі Microchip.
  • Кампанія Microchip лічыць, што яе сямейства прадуктаў бяспечна пры выкарыстанні па прызначэнні, у межах працоўных спецыфікацый і ў звычайных умовах.
  • Microchip шануе свае правы на інтэлектуальную ўласнасць і актыўна абараняе іх. Спробы парушыць функцыі абароны кода прадукту Microchip строга забароненыя і могуць парушаць Закон аб аўтарскім праве ў лічбавае тысячагоддзе.
  • Ні Microchip, ні любы іншы вытворца паўправаднікоў не можа гарантаваць бяспеку свайго кода. Абарона кода не азначае, што мы гарантуем, што прадукт «незломны».
  • Абарона кода пастаянна развіваецца. Microchip імкнецца пастаянна паляпшаць функцыі абароны кода нашай прадукцыі.

Юрыдычная інфармацыя
Гэтую публікацыю і змешчаную ў ёй інфармацыю можна выкарыстоўваць толькі з прадуктамі Microchip, у тым ліку для распрацоўкі, тэсціравання і інтэграцыі прадуктаў Microchip з вашым дадаткам. Выкарыстанне гэтай інфармацыі любым іншым спосабам парушае гэтыя ўмовы. Інфармацыя аб праграмах прылады прадастаўляецца толькі для вашага зручнасці і можа быць заменена абнаўленнямі. Вы нясеце адказнасць за тое, каб ваша заяўка адпавядала вашым патрабаванням. Каб атрымаць дадатковую падтрымку, звярніцеся ў мясцовы офіс продажаў Microchip або па адрасе www.microchip.com/en-us/support/design-help/client-support-services. ГЭТАЯ ІНФАРМАЦЫЯ ПРАДСТАЎЛЯЕЦЦА MICROCHIP «ЯК ЁСЦЬ». MICROCHIP НЕ ДАЕ НІЯКІХ ЗАЯЎ І НЕ ДАЕ НІЯКІХ ГАРАНТЫЙ ЯВНЫХ АБО ПАРУШЭННЫХ, ПІСЬМОВЫХ АБО ВУСНЫХ, ЗВЯЗАНЫХ ДА ІНФАРМАЦЫІ, ВКЛЮЧАЮЧЫ НЕ АБМЕЖУЮЧЫСЯ ЛЮБЫЯ ГАРАНТЫІ НЕПАРУШЭННЯ ПРАВАЎ, ГАРАНТЫЙНАЙ ІНФОРМАЦЫІ І ПРЫГОДНАСЦІ ESS ДЛЯ ПЭЙНАЙ МЭТЫ АБО ГАРАНТЫІ ЗВЯЗАНЫЯ З ЯГО СТАНАМ, ЯКАСЦЮ АБО ДЗЕЙНАСЦІ. MICROCHIP НЕ НЯСЕ АДКАЗНАСЦІ ЗА ЛЮБЫЯ УСКОСНЫЯ, СПЕЦЫЯЛЬНЫЯ, ШТРАФНЫЯ, ВЫПАДКОВЫЯ АБО СТРАТЫ, ШКОДУ, КОШТ АБО ВЫТРАТЫ ЛЮБЫХ ВІДАЎ, ЗВЯЗАНЫХ З ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, НАВАТ КАЛІ MICROCHIP БЫЎ ПАРАДАВАЎ МАГЧЫМАСЦЬ АБО ШКОДЫ ПРАДБАЧЫЦЦА. У ПОЎНАЙ МЕРЫ, ДАЗВОЛЕНАЙ ЗАКОНАМ, ПОЎНАЯ АДКАЗНАСЦЬ MICROCHIP ПА ЎСІХ ПРАТЫЗАХ, ЯКІМ СПОСАБАМ ЗВЯЗАНЫХ З ІНФАРМАЦЫЯЙ АБО ЯЕ ВЫКАРЫСТАННЕМ, НЕ БУДЗЕ ПЕРАВЫШАЦЬ СУМУ ГАНАРАТУ, КАЛІ ЁСЦЬ ЁСЦЬ, ЯКУЮ ВЫ ЗАПЛАЦІЛІ НЕПАМОГУЧНА MICROCHIP ЗА ІНФАРМАЦЫЮ. Выкарыстанне прылад Microchip у праграмах жыццезабеспячэння і/або забеспячэння бяспекі ажыццяўляецца цалкам на рызыку пакупніка, і пакупнік згаджаецца абараняць, кампенсаваць і не пагражаць Microchip ад любых пашкоджанняў, прэтэнзій, іскаў або выдаткаў, якія вынікаюць з такога выкарыстання. Ніякія ліцэнзіі не перадаюцца, няяўна ці іншым чынам, у рамках правоў на інтэлектуальную ўласнасць Microchip, калі не пазначана іншае.

Таварныя знакі
Назва і лагатып Microchip, лагатып Microchip, Adaptec, AVR, лагатып AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStylus, maXTouch, MediaLB, megaAVR, Microsemi, лагатып Microsemi, MOST, лагатып MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, лагатып PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, лагатып SST, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron і XMEGA з'яўляюцца зарэгістраванымі гандлёвымі маркамі Microchip Technology Incorporated у ЗША і іншых краінах. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, лагатып ProASIC Plus, Quiet-Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime і ZL з'яўляюцца зарэгістраванымі гандлёвымі маркамі кампаніі Microchip Technology Incorporated у ЗША Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, In-Circuit Serial Programming, ICSP, INICnet, Інтэлектуальнае паралеленне, IntelliMOS, падключэнне паміж чыпамі, блакіроўшчык дрыгацення, ручка на дысплеі, KoD, maxCrypto, макс.View, мембрана, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, простая карта, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect і ZENA з'яўляюцца гандлёвымі маркамі кампаніі Microchip Technology Incorporated у ЗША і іншых краінах. SQTP з'яўляецца знакам абслугоўвання Microchip Technology Incorporated у ЗША. Лагатып Adaptec, Frequency on Demand, Silicon Storage Technology і Symmcom з'яўляюцца зарэгістраванымі гандлёвымі маркамі Microchip Technology Inc. у іншых краінах. GestIC з'яўляецца зарэгістраванай гандлёвай маркай Microchip Technology Germany II GmbH & Co. KG, даччынай кампаніі Microchip Technology Inc., у іншых краінах. Усе іншыя гандлёвыя маркі, згаданыя тут, з'яўляюцца ўласнасцю адпаведных кампаній. © 2023, Microchip Technology Incorporated і яе даччыныя кампаніі. Усе правы ахоўваюцца. ISBN: 978-1-6683-1888-1

Сістэма менеджменту якасці
Для атрымання інфармацыі аб сістэмах менеджменту якасці Microchip, калі ласка, наведайце www.microchip.com/quality.

Продажы і абслугоўванне па ўсім свеце

АМЕРЫКА 

Карпаратыўны офіс

Атланта

Осцін, Тэхас

Бостан

Чыкага

Далас

Дэтройт

Х'юстан, Тэхас

Індыянапаліс

Лос-Анджэлес

Ролі, Паўночная Караліна

Нью-Ёрк, Нью-Ёрк

Сан-Хасэ, Каліфорнія

Канада – Таронта

АЗІЯ/ЦІХІ АКІЯН

  • Аўстралія – Сіднэй
    • тэл.: 61-2-9868-6733
  • Кітай – Пекін
    • тэл.: 86-10-8569-7000
  • Кітай – Чэнду
    • тэл.: 86-28-8665-5511
  • Кітай - Чунцын
    • тэл.: 86-23-8980-9588
  • Кітай – Дунгуань
    • тэл.: 86-769-8702-9880
  • Кітай - Гуанчжоу
    • тэл.: 86-20-8755-8029
  • Кітай - Ханчжоу
    • тэл.: 86-571-8792-8115
  • Кітай – САР Ганконг
    • тэл.: 852-2943-5100
  • Кітай – Нанкін
    • тэл.: 86-25-8473-2460
  • Кітай - Ціндао
    • тэл.: 86-532-8502-7355
  • Кітай – Шанхай
    • тэл.: 86-21-3326-8000
  • Кітай – Шэньян
    • тэл.: 86-24-2334-2829
  • Кітай – Шэньчжэнь
    • тэл.: 86-755-8864-2200
  • Кітай – Сучжоу
    • тэл.: 86-186-6233-1526
  • Кітай - Ухань
    • тэл.: 86-27-5980-5300
  • Кітай – Сіань
    • тэл.: 86-29-8833-7252
  • Кітай - Сямэнь
    • тэл.: 86-592-2388138
  • Кітай - Чжухай
    • тэл.: 86-756-3210040

© 2023 Microchip Technology Inc. і яе даччыныя кампаніі DS50003486A-

Дакументы / Рэсурсы

IP-ядры кадавальніка I-Frame MICROCHIP H.264 4K [pdfКіраўніцтва карыстальніка
Ядра IP-кадавальніка H.264 4K I-Frame, ядра IP-кадавальніка H.264 4K, ядра IP-кадавальніка I-Frame, ядра IP-кадавальніка, ядра IP

Спасылкі

Пакінуць каментар

Ваш электронны адрас не будзе апублікаваны. Абавязковыя для запаўнення палі пазначаны *