MIKROĈIPO-LOGO

MICROCHIP H.264 4K I-Frame Encoder IP Kernoj

MICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-PRODUCT

Enkonduko

H.264 estas populara videokunprema normo por kunpremi ciferecan videon. Ĝi ankaŭ estas konata kiel MPEG-4 Part10 aŭ Advanced Video Coding (MPEG-4 AVC). H.264 uzas la blok-saĝan aliron por kunpremi videon kie la blokgrandeco estas difinita kiel 16 x 16 kaj tia bloko estas nomita makrobloko. La kunprema normo subtenas diversajn profesiulojnfiles kiuj difinas la kunpremoproporcion kaj kompleksecon de efektivigo. La kunpremitaj videokadroj estas traktataj kiel I-Kadro, P-Kadro kaj B-Kadro. I-Kadro estas intra-kodita kadro kie kunpremado estas farita uzante la informojn enhavitajn ene de la kadro. Neniuj aliaj kadroj estas postulataj por malkodi la I-Kadron. P-Kadro estas kunpremita uzante la ŝanĝojn kun respekto al pli frua kadro kiu povas esti I-Kadro aŭ P-Kadro. La kunpremado de B-Kadro estas farita uzante la moviĝŝanĝojn kun respekto al kaj pli frua kadro kaj venonta kadro. La I-Frame kunpremadprocezo havas kvar stages—Intra prognozo, Entjera transformo, Kvantigo kaj Entropia kodado. H.264 subtenas du specojn de kodigo - Kunteksta Adaptive Variable Length Coding (CAVLC) kaj Kunteksta Adaptive Binary Arithmetic Coding (CABAC). La nuna versio de la IP efektivigas Baseline profile kaj uzas CAVLC por entropiokodado. Ankaŭ la IP subtenas kodigon de nur I-Kadroj ĝis 4K-rezolucio.

Karakterizaĵoj

H.264 I-Frame Encoder subtenas la sekvan ŝlosilan funkcion:

  • Realigas Kunpremadon sur YCbCr 420 Video Formato
  • Atendas la Enigon en YCbCr 422 Video Formato
  • Elportas 8 bitojn por Ĉiu Komponanto (Y, Cb, kaj Cr)
  • Elportas ITU-T H.264 Annex B Konforme al NAL-bajto Flujo-Eligo
  • Sendependa Operacio, CPU aŭ Procesoro-Asisto Ne Bezonata
  • Uzanto Agordebla Kvalita Faktoro QP Dum Rultempo
  • Komputado kun la Rapido de 1 pikselo Per Horloĝo
  • Elportas Kunpremadon ĝis Rezolucio de 4K (3840 × 2160) 60 fps
  • Minimuma Latenteco (252 μs por Full HD aŭ 17 horizontalaj linioj)
  • Elportas 2 kaj 4 tranĉaĵoj

Subtenataj Familioj
La H.264 4K I-Frame Encoder subtenas la sekvajn familiojn:

  • PolarFire® SoC FPGA
  • PolarFire FPGA

Aparataro Efektivigo

La sekva figuro montras la H.264 4K I-Frame Encoder IP blokdiagramo.
Figuro 1-1. H.264 4K I-Frame Encoder IP BlokdiagramoMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (1)

Enigoj kaj Eligoj
La sekva tabelo listigas la enigajn kaj eligajn havenojn de H.264 4K I-Frame Encoder IP.
Tabelo 1-1. Enigo kaj Eligo Havenoj de H.264 4K I-Frame Encoder IP

Signala Nomo Direkto Larĝo Priskribo
RESET_N Enigo 1 Aktiva-malalta Nesinkrona rekomencigita signalo al la dezajno.
PIX_CLK_I Enigo 1 Eniga horloĝo kun kiu alvenantaj pikseloj estas sampgvidis.
DDR_CLK_I Enigo 1 Horloĝo de DDR-memorregilo.
HRES_I Enigo 16 Horizontala rezolucio de eniga bildo. Ĝi devas esti oblo de 16.
VRES_I Enigo 16 Vertikala rezolucio de eniga bildo. Ĝi devas esti oblo de 16.
QP_I Enigo 6 Kvalita faktoro por H.264-kvantigo. La valoro varias de 0 ĝis 51 kie 0 reprezentas la plej altan kvaliton kaj la plej malsupran kunpremadon kaj 51 reprezentas la plej altan kunpremadon.
DATA0_O Eligo 16 H.264 Slice0 kodita datuma eligo kiu enhavas NAL-unuon, Slice-kapon, SPS, PPS kaj la kodigitajn datumojn de makroblokoj.
DATA_VALID0_O Eligo 1 Signalo indikanta Slice0-kodigitajn datumojn validas.
DATA1_O Eligo 16 H.264 Slice1 kodita datuma eligo kiu enhavas Slice-kapon, kaj la kodigitaj datumoj de makroblokoj.
DATA_VALID1_O Eligo 1 Signalo indikanta Slice1-kodigitajn datumojn validas.
DATA2_O Eligo 16 H.264 Slice2 kodita datuma eligo kiu enhavas Slice-kapon, kaj la kodigitaj datumoj de makroblokoj.
DATA_VALID2_O Eligo 1 Signalo indikanta Slice2-kodigitajn datumojn validas.
………..daŭrigis
Signala Nomo Direkto Larĝo Priskribo
DATA3_O Eligo 16 H.264 Slice3 kodita datuma eligo kiu enhavas Slice-kapon, kaj la kodigitaj datumoj de makroblokoj.
DATA_VALID3_O Eligo 1 Signalo indikanta Slice3-kodigitajn datumojn validas.
DDR_LINE_GAP_I Enigo 16 Linia interspaco inter enigbildaj horizontalaj linioj en la DDR-memoro.
FRAME_START_ADDR_I Enigo 7/8 DDR kadro bufro adreso. 7 bitoj kiam la kadra breĉo estas agordita por 32 MB. 8 bitoj kiam la kadra breĉo estas agordita por 16 MB.
FRAME_END_O Eligo 1 Fino de H.264-bita fluo por kadro.
Legu Kanalo 0 Arbitraj Interfaco-Havenoj
RDATA0_I Enigo Eniga datuma larĝo Legu datumojn de arbitraciisto
RVALID0_I Enigo 1 Legu datumojn validajn de arbitraciisto
ARREADY0_I Enigo 1 Arbitracia agnosko
BUSER0_I Enigo 1 Legu kompletigo
ARADDR0_O Eligo 32 DDR-adreso de kie legado devas esti komencita
ARVALID0_O Eligo 1 Legu peton al arbitraciisto
ARSIZE0_O Eligo 8 Legu la grandecon de eksplodo
Legu Kanalo 1 Arbitraj Interfaco-Havenoj
RDATA1_I Enigo Eniga datuma larĝo Legu datumojn de arbitraciisto
RVALID1_I Enigo 1 Legu datumojn validajn de arbitraciisto
ARREADY1_I Enigo 1 Arbitracia agnosko
BUSER1_I Enigo 1 Legu kompletigo
ARADDR1_O Eligo 32 DDR-adreso de kie legado devas esti komencita
ARVALID1_O Eligo 1 Legu peton al arbitraciisto
ARSIZE1_O Eligo 8 Legu la grandecon de eksplodo
Legu Kanalo 2 Arbitraj Interfaco-Havenoj
RDATA2_I Enigo Eniga datuma larĝo Legu datumojn de arbitraciisto
RVALID2_I Enigo 1 Legu datumojn validajn de arbitraciisto
ARREADY2_I Enigo 1 Arbitracia agnosko
BUSER2_I Enigo 1 Legu kompletigo
ARADDR2_O Eligo 32 DDR-adreso de kie legado devas esti komencita
ARVALID2_O Eligo 1 Legu peton al arbitraciisto
ARSIZE2_O Eligo 8 Legu la grandecon de eksplodo
Legu Kanalo 3 Arbitraj Interfaco-Havenoj
RDATA3_I Enigo Eniga datuma larĝo Legu datumojn de arbitraciisto
RVALID3_I Enigo 1 Legu datumojn validajn de arbitraciisto
………..daŭrigis
Signala Nomo Direkto Larĝo Priskribo
ARREADY3_I Enigo 1 Arbitracia agnosko
BUSER3_I Enigo 1 Legu kompletigo
ARADDR3_O Eligo 32 DDR-adreso de kie legado devas esti komencita
ARVALID3_O Eligo 1 Legu peton al arbitraciisto
ARSIZE3_O Eligo 8 Legu la grandecon de eksplodo

Parametroj de agordo
La sekva tabelo listigas la priskribon de la ĝeneralaj agordaj parametroj uzataj en la aparatara efektivigo de la H.264 4K I-Frame Encoder, kiu povas varii laŭ la aplikaĵopostuloj.
Tabelo 1-2. H.264 4K I-Frame Encoder Agordaj Parametroj

Nomo Priskribo
16x16_DC_INTRA_PREDICTION Opcio por Ebligi la 16 x 16 intradc-antaŭdiron kune kun 4 x 4 intradc-prognozo.
NUM_SLICES Elektu 2 tranĉaĵojn por subteni 4K je 30 fps. Elektu 4 tranĉaĵojn por subteni 4K je 60 fps.
DDR_AXI_DATA_WIDTH Elektu la DATA-larĝon de legita kanalo, kiu devas esti konektita al video-arbitra IP.
FRAME_GAP Elektu la kadran bufrograndecon. Por 4K elektu 32 MB.

IP-Agordilo
La sekva figuro montras la H.264 4K I-Frame Encoder IP-agordilon.

Figuro 1-2. IP-AgordoMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (2)

Aparataro Efektivigo de H.264 4K I-Frame Encoder IP
La H.264 4K I-Frame Encoder IP dividas ĉiun kadron en 2/4 tranĉaĵojn kaj kodas uzante la tranĉaĵkodilon. La DDR-lega logiko atendas la framdatumojn en DDR-memoro kiel YCbCr 422-formato. La liniointerspaco inter ĉiu horizontala linio de kadro en DDR-memoro devas esti specifita per DDR_LINE_GAP_I-enigo. La IP uzas 422-formatojn kiel enigaĵon kaj efektivigas kunpremadon en 420-formatoj. La eligo Slice0 ankaŭ enhavas la kaplinion SPS kaj PPS. Ĉiuj tranĉaĵoj bitfluo estas provizita aparte. Ĉiuj tranĉaĵoj bitfluo kombinas kune iĝas la fina H.264 bitfluo. La sekva figuro montras la H.264 4K I-Frame-kodilon IP-blokdiagramon.
Figuro 1-3. H.264 4K I-Frame Encoder IP BlokdiagramoMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (3)

La sekva figuro montras la tranĉaĵkodigilon blokdiagramon.

Figuro 1-4. Slice Encoder BlokdiagramoMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (4)

Dezajno Priskribo Slice Encoder
Ĉi tiu sekcio priskribas la malsamajn internajn modulojn de la tranĉaĵkodigilo.
16 x 16 Matrico-Kadro
Ĉi tiu modulo enkadrigas la 16 x 16 makroblokojn por Y-komponento laŭ H.264-specifo. Liniaj bufroj kutimas stoki 16 horizontalajn liniojn de enigbildo, kaj 16 x 16 matrico estas enkadrigita uzante ŝanĝregistrojn.
8 x 8 Matrico-Kadro
Ĉi tiu modulo enkadrigas la 8 x 8 makroblokojn por la C-komponento laŭ H.264-specifo por 420 formatoj. Liniaj bufroj kutimas stoki 8 horizontalajn liniojn de enigbildo, kaj 8 x 16 matrico estas enkadrigita uzante ŝanĝregistrojn. De la 8 x 16 matrico, la Cb kaj Cr-komponentoj estas apartigitaj por enkadrigi ĉiun 8 x 8 matrico.
4 x 4 Matrico-Kadro
La entjera transformo, kvantigo, kaj CAVLC-kodigado funkcias sur 4x4 sub-bloko ene de makrobloko. La 4 x 4 matrica kadro generas 4 x 4 sub-blokon de 16 x 16 aŭ 8 x 8 makrobloko. Ĉi tiu matrica generatoro ampleksas ĉiujn sub-blokojn de makrobloko antaŭ iri al la sekva makrobloko.
Intra Antaŭdiro
H.264 uzas diversajn intra-prognozajn reĝimojn por redukti la informojn en 4 x 4 bloko. La intra-prognoza bloko en la IP uzas nur 4 x 4 aŭ 16 x 16 DC-prognozon. 16 x 16 estas uzata por QP-valoroj pli ol 35 se 16 x 16 intra-DC-prognozo estas ebligita en la IP-agordilo. La DC-komponento estas komputita de la apuda supro kaj maldekstra 4 x 4 aŭ 16 x 16 blokoj.
Entjera Transformo
H.264 uzas entjera diskreta kosinus transformo kie la koeficientoj estas distribuitaj trans la entjera transformmatrico kaj la kvantiga matrico tia ke ekzistas neniuj multiplikoj aŭ dividoj en la entjera transformo. La entjera transformo stage efektivigas la transformon uzante shift kaj aldoni operaciojn.
Kvantigo
La kvantigo multobligas ĉiun produktaĵon de la entjera transformo kun antaŭdestinita kvantigvaloro difinita per la QP-uzant-enigvaloro. La intervalo de QP-valoro estas de 0 ĝis 51. Ajna valoro pli ol 51 estas clamped al 51. Pli malalta QP-valoro indikas pli malaltan kunpremadon kaj pli altan kvaliton kaj inverse.
CAVLC
H.264 uzas du specojn de entropia kodigado - Kunteksta Adaptive Variable Length Coding (CAVLC) kaj Context Adaptive Binary Arithmetic Coding (CABAC). La IP uzas CAVLC por kodi la kvantigitan produktaĵon.
Header Generatoro
La kapa generatorbloko generas la bloktitolojn, tranĉaĵtitolojn, Sequence Parameter Set (SPS), Picture Parameter Set (PPS), kaj Network Abstraction Layer (NAL) unuon depende de la kazo de la videokadro.
H.264 Rojo Generatoro
La H.264-flua generatorbloko kombinas la CAVLC-produktaĵon kune kun la kaplinioj por krei la kodigitan produktaĵon laŭ la norma formato H.264.

 

Testbenko

Testbench estas provizita por kontroli la funkciecon de H.264 4K I-Frame Encoder IP.
Simulado
La simulado uzas 432 x 240 bildon en YCbCr422-formato reprezentita per du files, ĉiu por Y kaj C kiel enigo kaj generas H.264 kun 4 tranĉaĵoj file formato kiu enhavas du kadrojn.
La sekvaj paŝoj priskribas kiel simuli la kernon uzante la testbenkon:

  1. Iru al Libero® SoC Katalogo > View > Vindozo > Katalogo, kaj poste vastigu Solvoj-Video. Duoble alklaku H264_4K_Iframe_Encoder, kaj poste alklaku OK. H264_4K_Iframe-Encoder IP aperas sur la SmartDesign-kanvaso.
    Figuro 2-1. H.264 4K I-Frame Encoder IP Core en Libero® SoC KatalogoMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (5)
  2. Iru al la Files langeto kaj elektu simuladon > Importi Files.
    Figuro 2-2. Importi FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (6)
  3. Importu la H264_sim_data_in_y.txt, H264_sim_data_in_c.txt, kaj H264_refOut.txt files de la sekva vojo: ..\ \component\Microsemi\SolutionCore\ H264_4K_Iframe_Encoder\ \Stimolo.
  4. Por importi malsaman file, foliumu la dosierujon, kiu enhavas la bezonatajn file, kaj alklaku Malfermi. La importita file estas listigita sub simulado, vidu la sekvan figuron.
    Figuro 2-3. Importita FilesMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (7)
  5. Iru al la langeto Dezajna Hierarkio kaj dekstre alklaku H264_4K_Iframe_Enc_C0 kaj elektu Agordi Kiel Radikon. Figuro 2-4. Agordu Kiel RadikonMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (8)
  6. Iru al la langeto de Stimula Hierarkio kaj elektu H264_4K_Iframe_Encoder_tb (H264_4K_Iframe_Encoder_tb. v) > Simulu Antaŭ-Sinteza Dezajno > Malfermu Interage. La IP estas simulita por du kadroj. Figuro 2-5. Simulado de Antaŭ-Sinteza DezajnoMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (9)
  7. ModelSim malfermiĝas kun la testbenko file kiel montrite en la sekva figuro.

Figuro 2-6. ModelSim Simulada FenestroMICROCHIP-H-264-4K-I-Frame-Encoder-IP-Cores-FIG-1 (10)

Grava: Se la simulado estas interrompita pro la rultempa limo specifita en la .do file, uzu la komandon run -all por kompletigi la simuladon.

Licenco

  • H.264 4K I-Frame Encoder IP estas provizita nur en ĉifrita formo sub licenco.
  • Ĉifrita RTL fontkodo estas permesilo ŝlosita, devas esti aĉetita aparte. Vi povas elfari simuladon, sintezon, aranĝon kaj programi la Field Programable Gate Array (FPGA) silicion uzante la Libero-dezajnan suiteon.
  • Taksada permesilo estas senpage provizita por kontroli la funkciojn de H.264 Encoder. La taksadlicenco eksvalidiĝas post unu horo de uzo sur la aparataro.

Instalaj Instrukcioj

  • La kerno devas esti instalita en la programaron Libero SoC. Ĝi estas farita aŭtomate per la funkcio de ĝisdatigo de Katalogo en
  • Libero SoC-programaro, aŭ la CPZ file povas esti mane aldonita uzante la Aldoni Kernan katalogon funkcion. Kiam la CPZ file estas instalita en Libero, la kerno povas esti agordita, generita kaj instantiigita ene de SmartDesign por inkludo en la Libero-projekto.
  • Por pliaj instrukcioj pri kerna instalado, licencado kaj ĝenerala uzo, vidu Retan Helpon de Libero SoC.

La sekva tabelo listigas la rimedan uzadon de asample H.264 4K I-Frame Encoder IP-dezajno farita por PolarFire FPGA (MPF300TS-1FCG1152I-pakaĵo) kaj generas kunpremitajn datumojn uzante 4:2:2 s.ampling de eniga datumoj.
Tabelo 5-1. Rimeda Uzado de la IP-Kodilo de I-Frame de H.264 4K

Elemento 4 Tranĉaĵoj 2 Tranĉaĵoj
4LUToj 73588 37017
DFFoj 67543 33839
LSRAM 592 296
µSRAM 84 42
Matematikaj Blokoj 89 45
Interfaco 4-eniga LUToj 25524 12780
Interfaco DFF-oj 25524 12780

Historio de Revizio

La revizia historia tabelo priskribas la ŝanĝojn, kiuj estis efektivigitaj en la dokumento. La ŝanĝoj estas listigitaj laŭ revizio, komencante de la plej aktuala publikigo.
Tabelo 6-1. Historio de Revizio

Revizio Dato Priskribo
A 01/2023 Komenca Eldono.

Mikroĉipa FPGA Subteno

La grupo de produktoj de Microchip FPGA subtenas siajn produktojn per diversaj helpservoj, inkluzive de Klienta Servo, Klienta Teknika Subtena Centro, webretejo, kaj tutmonde vendaj oficejoj. Klientoj estas sugestitaj viziti interretajn rimedojn de Microchip antaŭ kontakti subtenon ĉar estas tre verŝajne, ke iliaj demandoj jam estis responditaj. Kontaktu la Teknikan Subtenan Centron per la webretejo ĉe www.microchip.com/support. Menciu la numeron de FPGA-Aparato, elektu la taŭgan kazan kategorion kaj alŝutu la dezajnon  files dum kreado de teknika subteno kazo. Kontaktu Klienta Servo por ne-teknika produkta subteno, kiel produkta prezo, produktaj ĝisdatigoj, ĝisdatigaj informoj, mendo-statuso kaj rajtigo.

  • El Nordameriko, voku 800.262.1060
  • El la resto de la mondo, voku 650.318.4460
  • Faksi, de ie ajn en la mondo, 650.318.8044

Mikroĉipa Informo

La Mikroĉipo Webretejo
Microchip provizas interretan subtenon per nia webretejo ĉe www.microchip.com/. Ĉi tio webretejo estas uzata por fari files kaj informoj facile haveblaj al klientoj. Iuj el la disponeblaj enhavoj inkluzivas:

  • Produkta Subteno - Datenfolioj kaj eraroj, aplikaj notoj kaj sample-programoj, dezajnaj rimedoj, gvidiloj de uzanto kaj aparataj subtenaj dokumentoj, plej novaj softvaraj eldonoj kaj arkivita programaro
  • Ĝenerala Teknika Subteno - Oftaj Demandoj (FAQs), teknika subteno petoj, interretaj diskutgrupoj, Microchip-dezajna partnerprogramo-membrolisto
  • Komerco de Mikroĉipo - Elektilo de produktoj kaj mendaj gvidiloj, plej novaj gazetaraj komunikoj de Microchip, listo de seminarioj kaj eventoj, listoj de vendaj oficejoj de Microchip, distribuistoj kaj fabrikreprezentantoj

Servo pri Sciigo pri Ŝanĝo de Produkto
La servo de sciigo pri ŝanĝo de produktoj de Microchip helpas konservi klientojn aktualaj pri produktoj de Microchip. Abonantoj ricevos retpoŝtan sciigon kiam ajn estas ŝanĝoj, ĝisdatigoj, revizioj aŭ eraroj rilataj al specifita produkta familio aŭ evoluilo de intereso.
Por registriĝi, iru al www.microchip.com/pcn. kaj sekvu la instrukciojn pri registriĝo.

Klienta Subteno

Uzantoj de Microchip-produktoj povas ricevi helpon per pluraj kanaloj:

  • Distribuisto aŭ Reprezentanto
  • Loka Venda Oficejo
  • Inĝeniero pri Integraj Solvoj (ESE)
  • Teknika Subteno

Klientoj devas kontakti sian distribuiston, reprezentanton aŭ ESE por subteno. Lokaj vendaj oficejoj ankaŭ disponeblas por helpi klientojn. Listo de vendaj oficejoj kaj lokoj estas inkluzivita en ĉi tiu dokumento.
Teknika subteno disponeblas per la webretejo ĉe: www.microchip.com/support.

Mikroĉip-Aparatoj Koda Protekto Trajto
Notu la sekvajn detalojn pri la koda protekto-trajto sur Microchip-produktoj:

  • Microchip-produktoj plenumas la specifojn enhavitajn en sia aparta Microchip-Datumfolio.
  • Microchip kredas, ke ĝia familio de produktoj estas sekura kiam uzata laŭ la celita maniero, ene de operaciaj specifoj, kaj sub normalaj kondiĉoj.
  • Microchip taksas kaj agreseme protektas siajn rajtojn pri intelekta proprieto. Provoj malobservi la kodprotektajn funkciojn de Microchip-produkto estas strikte malpermesitaj kaj povas malobservi la Ciferecan Jarmilan Kopirajto-Leĝon.
  • Nek Microchip nek iu alia fabrikanto de duonkonduktaĵoj povas garantii la sekurecon de ĝia kodo. Koda protekto ne signifas, ke ni garantias, ke la produkto estas "nerompebla".
  • Koda protekto konstante evoluas. Microchip kompromitas kontinue plibonigi la kodprotektajn funkciojn de niaj produktoj.

Leĝa Avizo
Ĉi tiu publikigo kaj la ĉi tieaj informoj povas esti uzataj nur kun Microchip-produktoj, inkluzive por desegni, testi kaj integri Microchip-produktojn kun via aplikaĵo. Uzo de ĉi tiu informo alimaniere malobservas ĉi tiujn kondiĉojn. Informoj pri aparatoj estas provizitaj nur por via komforto kaj povas esti anstataŭitaj de ĝisdatigoj. Estas via respondeco certigi, ke via aplikaĵo konformas al viaj specifoj. Kontaktu vian lokan vendan oficejon de Microchip por plia subteno aŭ akiru plian subtenon ĉe www.microchip.com/en-us/support/design-help/client-support-services. ĈI ĈI INFORMO ESTAS PROVIZITA PER MIKROĈIPO "KIAL ESTAS". MICROCHIP FRAS NENIAJN DEKLARONJN AŬ GARANTIOJ ĈU ĈU ESPRESA AŬ IMPLITA, SKRIBA AŬ BUŬLA, LEĜA AŬ ALIE, RIGLATITA AL LA INFORMOJ INKLUDE SED NE LIMIGITA AL IUJ IMPLITAJ GARANTIOJ DE NE-Malrespekto, KOMERCISTO, KAJ GARANTIO. RILITA AL ĜIA KONDIĈO, KVALITO AŬ EFENDO. NENIEK MICROCHIP RESPONDOS PRI IUJ IUJ NEKREKTA, SPECIALA, PUNITIVA, EKZENDA AŬ KONSEKVA PERDO, damaĝo, kosto, aŭ elspezo de IUJ KIO IUJ RELATA AL LA INFORMO AŬ ĜIA UZADO, KIEL KAJNA KAZAZO, Eĉ SE ESTIS KOSTOJ. EBLECO AŬ LA damaĝoj estas antaŭvideblaj. ĜIS LA PLEJ MENDO PERMESITA DE LA LEĜO, LA TUTA RESPONVO DE MICROCHIP PRI ĈIUJ AJUNMANIEROJ RELATAJ AL LA INFORMOJ AŬ ĜIA UZO NE SUPEROS LA KUMMON DE KOTIZOJ, SE IUJ, KE VI PAGOS REKTE AL MICROCHIP POR LA INFORMOJ. Uzo de Microchip-aparatoj en vivsubteno kaj/aŭ sekurecaj aplikoj estas tute sub la risko de la aĉetanto, kaj la aĉetanto konsentas defendi, kompensi kaj teni sendanĝeran Microchip de iuj kaj ĉiuj damaĝoj, asertoj, kostumoj aŭ elspezoj rezultantaj de tia uzo. Neniuj licencoj estas transdonitaj, implicite aŭ alie, sub ajnaj rajtoj pri intelekta proprieto de Microchip krom se alie dirite.

Varmarkoj
La nomo kaj emblemo de Microchip, la emblemo de Microchip, Adaptec, AVR, AVR-emblemo, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStyluuchs, MediaLB, megaAVR, Microsemi, Microsemi-emblemo, MOST, MOST-emblemo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32-emblemo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST-Emblemo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron kaj XMEGA estas registritaj varmarkoj de Microchip Technology Incorporated en Usono kaj aliaj landoj. AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus-emblemo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime kaj ZL estas registritaj varmarkoj de Microchip Technology Incorporated in the USA Adjacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching , BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM.net, Dynamic Average Matching, DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, Programming, NICP, SerialBridge, NIC-, NICP Inteligenta Paraleligo, IntelliMOS, Inter-blata Konektebleco, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, membrano, Mindi, MiWi, MPASM, MPF, MPLAB Certified-emblemo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, RTAX , RTG4, SAM ICE, Serial Quad I/O, simpla mapo, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect kaj ZENA estas varmarkoj de Microchip Technology Incorporated en Usono kaj aliaj landoj. SQTP estas servomarko de Microchip Technology Incorporated en Usono La Adaptec-emblemo, Frequency on Demand, Silicon Storage Technology kaj Symmcom estas registritaj varmarkoj de Microchip Technology Inc. en aliaj landoj. GestIC estas registrita varmarko de Microchip Technology Germany II GmbH & Co. KG, filio de Microchip Technology Inc., en aliaj landoj. Ĉiuj aliaj varmarkoj menciitaj ĉi tie estas la posedaĵo de siaj respektivaj kompanioj. © 2023, Microchip Technology Incorporated kaj ĝiaj filioj. Ĉiuj rajtoj rezervitaj. ISBN: 978-1-6683-1888-1

Kvalita Administra Sistemo
Por informoj pri Kvalitaj Administraj Sistemoj de Microchip, bonvolu viziti www.microchip.com/quality.

Tutmonde Vendo kaj Servo

AMERIKOJ 

Korporacia Oficejo

Atlanta

Aŭstino, TX

Bostono

Ĉikago

Dallas

Detrojto

Houston, TX

Indianapolis

Los-Anĝeleso

Raleigh, NC

Novjorko, NY

San Jose, CA

Kanado - Toronto

AZIO/PACIFIKO

  • Aŭstralio - Sidnejo
    • Tel: 61-2-9868-6733
  • Ĉinio - Pekino
    • Tel: 86-10-8569-7000
  • Ĉinio - Ĉengduo
    • Tel: 86-28-8665-5511
  • Ĉinio – Chongqing
    • Tel: 86-23-8980-9588
  • Ĉinio – Dongguan
    • Tel: 86-769-8702-9880
  • Ĉinio - Kantono
    • Tel: 86-20-8755-8029
  • Ĉinio – Hangzhou
    • Tel: 86-571-8792-8115
  • Ĉinio - Honkonga SAR
    • Tel: 852-2943-5100
  • Ĉinio - Nankino
    • Tel: 86-25-8473-2460
  • Ĉinio - Qingdao
    • Tel: 86-532-8502-7355
  • Ĉinio - Ŝanhajo
    • Tel: 86-21-3326-8000
  • Ĉinio - Shenyang
    • Tel: 86-24-2334-2829
  • Ĉinio - Ŝenĵeno
    • Tel: 86-755-8864-2200
  • Ĉinio - Suzhou
    • Tel: 86-186-6233-1526
  • Ĉinio - Vuhano
    • Tel: 86-27-5980-5300
  • Ĉinio – Xian
    • Tel: 86-29-8833-7252
  • Ĉinio – Xiamen
    • Tel: 86-592-2388138
  • Ĉinio - Zhuhai
    • Tel: 86-756-3210040

© 2023 Microchip Technology Inc. kaj ĝiaj filioj DS50003486A-

Dokumentoj/Rimedoj

MICROCHIP H.264 4K I-Frame Encoder IP Kernoj [pdf] Uzantogvidilo
H.264 4K I-Frame Encoder IP Kernoj, H.264 4K, I-Frame Encoder IP Kernoj, Encoder IP Kernoj, IP Kernoj

Referencoj

Lasu komenton

Via retadreso ne estos publikigita. Bezonataj kampoj estas markitaj *