Технички прирачник за системот за тврд процесор Altera Cyclone V
Вовед
Системот за тврдо процесорско јадро (HPS) Altera Cyclone V интегрира двојадрен ARM® Cortex™-A9 процесор со богат сет на периферни уреди и програмабилна логика на еден чип. Дизајниран да ја комбинира флексибилноста на FPGA ткаенината со перформансите и леснотијата на користење на тврдо процесорско јадро, тој е наменет за апликации што бараат мала потрошувачка на енергија, висока ефикасност и економичност. Најчесто се користи во индустриска контрола, автомобилска индустрија, комуникации и вградени системи.
Најчесто поставувани прашања
Што е Циклон V HPS?
Cyclone V HPS е систем на чип SoC кој комбинира двојадрени процесори ARM Cortex A9 со FPGA ткаенина Altera во еден чип.
Кои се клучните компоненти на HPS?
Вклучува двојадрен ARM Cortex A9 процесор, SDRAM контролер, NAND NOR флеш контролери, USB, Ethernet, UART, I2C, SPI и DMA контролери.
Кои мемориски интерфејси се поддржани од Cyclone V HPS?
Поддржува DDR3 DDR2 LPDDR2 SDRAM преку контролер на тврда меморија интегриран во HPS подсистемот.
Како HPS комуницира со FPGA ткаенината?
Преку меѓусебни врски со висок пропусен опсег како AXI мостови HPS до FPGA, FPGA до HPS, лесни мостови и FPGA до HPS SDRAM пристап.
Кои оперативни системи се компатибилни со HPS?
Популарните опции за оперативни системи вклучуваат Linux како Yocto или Debian, FreeRTOS и основен софтвер преку ARM DS 5 или GCC алатки.
Може ли да ги програмирам FPGA и HPS независно?
Да, HPS и FPGA се независни подсистеми, но тесно интегрирани. Можете да стартувате Linux на HPS додека го користите FPGA за логика во реално време.
Кои алатки се користат за развој на HPS Cyclone V?
Интел, порано познат како Altera, го обезбедува Quartus Prime за FPGA дизајн и SoC EDS Embedded Design Suite за развој на ARM.
Како се напојува и работи тактниот систем Cyclone V HPS?
Користи повеќе напојувачки шини и овозможува флексибилно тактирање со PLL и осцилатори споделени помеѓу FPGA и HPS.
Дали поддржува безбедно стартување или енкрипција?
Да, со опции за конфигурација, HPS поддржува безбедно стартување преку шифрирани битни потоци и автентикација.
Што ЈTAG или се достапни опции за дебагирање?
Можете да дебагирате преку USB Blaster, JTAG, и SWD за дебагирање на сериски жици и ARM DS 5 дебагер или GDB.