Manuale di riferimentu tecnicu di u sistema di processore Altera Cyclone V Hard
Introduzione
U Sistema di Processore Hard Altera Cyclone V (HPS) integra un processore ARM® Cortex™-A9 dual-core cù un riccu inseme di periferiche è logica programmabile nantu à un unicu chip. Cuncipitu per cumbinà a flessibilità di u fabric FPGA cù e prestazioni è a facilità d'usu di un core di processore hard, hè destinatu à applicazioni chì richiedenu bassa putenza, alta efficienza è rentabilità. Hè cumunemente adupratu in u cuntrollu industriale, l'automobile, e cumunicazioni è i sistemi integrati.
FAQs
Chì ghjè u Cyclone V HPS?
U Cyclone V HPS hè un sistema SoC nantu à chip chì combina processori dual-core ARM Cortex A9 cù u fabric Altera FPGA in un unicu chip.
Quali sò i cumpunenti chjave di l'HPS?
Include u processore dual core ARM Cortex A9, u controller SDRAM, i controller flash NAND NOR, i controller USB, Ethernet, UART, I2C, SPI è DMA.
Chì interfacce di memoria sò supportate da Cyclone V HPS?
Supporta DDR3 DDR2 LPDDR2 SDRAM via un controller di memoria rigida integratu in u sottosistema HPS.
Cumu cumunicheghja l'HPS cù u fabric FPGA?
Attraversu interconnessioni à alta larghezza di banda cum'è AXI, ponti HPS à FPGA, FPGA à HPS, ponti leggeri è accessu SDRAM da FPGA à HPS.
Quali sistemi operativi sò cumpatibili cù l'HPS?
L'opzioni di sistemi operativi populari includenu Linux cum'è Yocto o Debian, FreeRTOS, è software bare-metal via ARM DS 5 o catene di strumenti GCC.
Possu programmà a FPGA è l'HPS indipindentamente?
Iè, l'HPS è a FPGA sò sottosistemi indipendenti ma strettamente integrati. Pudete avvià Linux nantu à l'HPS mentre aduprate a FPGA per a logica in tempu reale.
Chì strumenti sò aduprati per sviluppà u Cyclone V HPS ?
Intel, prima Altera, furnisce Quartus Prime per a cuncepzione di FPGA è SoC EDS Embedded Design Suite per u sviluppu ARM.
Cumu hè alimentatu è cronometratu u Cyclone V HPS?
Utilizza parechje linee di putenza è permette un clocking flessibile cù PLL è oscillatori spartuti trà FPGA è HPS.
Supporta l'avvio sicuru o a crittografia?
Iè, cù l'opzioni di cunfigurazione, l'HPS supporta l'avvio sicuru via bitstreams crittografati è autenticazione.
Chì JTAG o ci sò opzioni di debugging dispunibili?
Pudete debugà via USB Blaster, JTAG, è Serial Wire Debug SWD, è debugger ARM DS 5 o GDB.