Manwal ta' Referenza Teknika tas-Sistema tal-Proċessur Iebes Altera Cyclone V
Introduzzjoni
Is-Sistema tal-Proċessur Iebsa Altera Cyclone V (HPS) tintegra proċessur ARM® Cortex™-A9 b'żewġ qlub ma' sett rikk ta' periferali u loġika programmabbli fuq ċippa waħda. Iddisinjata biex tgħaqqad il-flessibbiltà tad-drapp FPGA mal-prestazzjoni u l-faċilità tal-użu ta' qalba tal-proċessur iebsa, hija mmirata lejn applikazzjonijiet li jeħtieġu enerġija baxxa, effiċjenza għolja, u kosteffettività. Hija komunement użata fil-kontroll industrijali, fl-awtomobbli, fil-komunikazzjonijiet, u fis-sistemi integrati.
FAQs
X'inhu ċ-Cyclone V HPS?
Iċ-Cyclone V HPS huwa sistema SoC fuq ċippa li tgħaqqad proċessuri ARM Cortex A9 dual-core ma' drapp Altera FPGA f'ċippa waħda.
X'inhuma l-komponenti ewlenin tal-HPS?
Jinkludi l-proċessur ARM Cortex A9 b'żewġ qalba, kontrollur SDRAM, kontrolluri tal-flash NAND NOR, kontrolluri USB, Ethernet, UART, I2C, SPI, u DMA.
Liema interfejsijiet tal-memorja huma appoġġjati minn Cyclone V HPS?
Jappoġġja DDR3 DDR2 LPDDR2 SDRAM permezz ta' kontrollur tal-memorja iebsa integrat fis-subsistema HPS.
Kif jikkomunika l-HPS mad-drapp tal-FPGA?
Permezz ta' interkonnessjonijiet b'bandwidth għoli bħal AXI bridges HPS għal FPGA, FPGA għal HPS, bridges ħfief, u FPGA għal HPS aċċess SDRAM.
Liema sistemi operattivi huma kompatibbli mal-HPS?
L-għażliet popolari tas-sistemi operattivi jinkludu Linux bħal Yocto jew Debian, FreeRTOS, u softwer bare-metal permezz ta' ARM DS 5 jew toolchains tal-GCC.
Nista' nipprogramma l-FPGA u l-HPS b'mod indipendenti?
Iva, l-HPS u l-FPGA huma sottosistemi indipendenti iżda integrati sew. Tista' tibda Linux fuq l-HPS waqt li tuża l-FPGA għal-loġika f'ħin reali.
Liema għodod jintużaw biex jiġi żviluppat iċ-Cyclone V HPS?
Intel, li qabel kienet Altera, tipprovdi Quartus Prime għad-disinn tal-FPGA u SoC EDS Embedded Design Suite għall-iżvilupp tal-ARM.
Kif jaħdem u kif jaħdem l-arloġġ taċ-Cyclone V HPS?
Juża diversi power rails u jippermetti arloġġar flessibbli b'PLLs u oxxillaturi kondiviżi bejn FPGA u HPS.
Jappoġġja boot sigur jew encryption?
Iva, bl-għażliet ta' konfigurazzjoni, l-HPS jappoġġja boot sigur permezz ta' bitstreams kriptati u awtentikazzjoni.
X'inhu JTAG jew hemm għażliet ta' debugging disponibbli?
Tista' tiddibaggja permezz tal-USB Blaster, JTAG, u Serial Wire Debug SWD, u ARM DS 5 debugger jew GDB.