intel Nios II एम्बेडेड डिजाइन सुइट रिलीज नोटहरू
Nios II एम्बेडेड डिजाइन सुइट रिलीज नोटहरू
यी रिलीज नोटहरूले Altera® Nios® II एम्बेडेड डिजाइन सुइट (EDS) को 13.1 देखि 15.0 सम्म संस्करणहरू कभर गर्दछ। यी रिलीज नोटहरूले Nios II EDS को लागि संशोधन इतिहास वर्णन गर्दछ। Nios II EDS को लागि इरेटाको सबैभन्दा हालको सूचीको लागि, Altera मा समर्थन अन्तर्गत ज्ञानको आधार खोज्नुहोस्। webसाइट। उत्पादन संस्करण प्रभावित र अन्य मापदण्डमा आधारित इरेटा खोज्नको लागि तपाईले ज्ञानको आधार प्रयोग गर्न सक्नुहुन्छ।
सम्बन्धित जानकारी Altera ज्ञानको आधार
उत्पादन संशोधन इतिहास
निम्न तालिकाले Nios II EDS को लागि संशोधन इतिहास देखाउँछ।
Nios II एम्बेडेड डिजाइन सुइट संशोधन इतिहास
Nios II EDS सुविधाहरू बारे थप जानकारीको लागि, Nios II ह्यान्डबुकहरू हेर्नुहोस्।
इंटेल कर्पोरेशन। सबै अधिकार सुरक्षित। Intel, Intel लोगो, र अन्य Intel मार्कहरू Intel Corporation वा यसको सहायक कम्पनीहरूको ट्रेडमार्क हुन्। Intel ले आफ्नो FPGA र अर्धचालक उत्पादनहरूको प्रदर्शनलाई Intel को मानक वारेन्टी अनुसार हालको विशिष्टताहरूमा वारेन्टी दिन्छ, तर सूचना बिना कुनै पनि समयमा कुनै पनि उत्पादन र सेवाहरूमा परिवर्तन गर्ने अधिकार सुरक्षित गर्दछ। Intel ले यहाँ वर्णन गरिएको कुनै पनि जानकारी, उत्पादन, वा सेवाको आवेदन वा प्रयोगबाट उत्पन्न हुने कुनै जिम्मेवारी वा दायित्व ग्रहण गर्दैन बाहेक Intel द्वारा लिखित रूपमा स्पष्ट रूपमा सहमत भए। Intel ग्राहकहरूलाई कुनै पनि प्रकाशित जानकारीमा भर पर्नु अघि र उत्पादन वा सेवाहरूको लागि अर्डर राख्नु अघि उपकरण विशिष्टताहरूको नवीनतम संस्करण प्राप्त गर्न सल्लाह दिइन्छ। *अन्य नाम र ब्रान्डहरू अरूको सम्पत्तिको रूपमा दाबी गर्न सकिन्छ।
सम्बन्धित जानकारी
- Nios II क्लासिक प्रोसेसर सन्दर्भ पुस्तिका
- Nios II क्लासिक सफ्टवेयर विकासकर्ताको ह्यान्डबुक
- Nios II Gen2 प्रोसेसर सन्दर्भ पुस्तिका
- Nios II Gen2 सफ्टवेयर विकासकर्ताको ह्यान्डबुक
Nios II EDS v15.0 अद्यावधिकहरू
v15.0 Nios II EDS ले निम्न नयाँ र परिष्कृत सुविधाहरू समावेश गर्दछ:
- नयाँ MAX 10 एनालग-देखि-डिजिटल कन्भर्टर (ADC) HAL ड्राइभर
- नयाँ लामबद्ध सीरियल परिधीय इन्टरफेस (QSPI) HAL चालक
- MAX 10 ADC HAL ड्राइभरमा सुधारहरू
- Nios II GNU टूलचेन v4.9.1 मा अपग्रेड गरियो
- लिङ्क टाइम अप्टिमाइजेसन (-flto) को लागि सुधारिएको समर्थन — mgpopt = [कुनै पनि, स्थानीय, विश्वव्यापी, डाटा, सबै] प्रयोग गरेर ग्लोबल पोइन्टर अप्टिमाइजेसनमा थप नियन्त्रण।
- शून्य सूचक जाँच (GNU v4.9.1 मा नयाँ) -fno-delete-null-pointer-checks सँग असक्षम गर्न सकिन्छ
- Nios II Linux कर्नेल र टूलचेन कम्पोनेन्टहरू अपस्ट्रीम हाई-प्रो स्वीकार गरिएको छfile समस्या समाधान:
- EPCQ HAL चालक समस्याहरू सच्याइयो
- विन्डोज निओस II टर्मिनलमा कस्टम न्यूलिब जेनरेटर फिक्स गरियो
- stdin अब विन्डोज मा सही काम गर्दै
Nios II EDS v14.1 अद्यावधिकहरू
Nios II Gen2 प्रोसेसर कोर
Nios II को अन्तिम संस्करण 14.0 हो र यसलाई Nios II क्लासिक नाम दिइएको छ। यस निर्माण पछि Nios II संस्करणहरू Nios II Gen2 भनिन्छ। Nios II Gen2 प्रोसेसरहरू Nios II क्लासिक प्रोसेसरहरूसँग बाइनरी उपयुक्त छन्, तर निम्न नयाँ सुविधाहरू छन्:
- ६४-बिट ठेगाना दायराका लागि विकल्पहरू
- वैकल्पिक परिधीय मेमोरी क्षेत्र
- छिटो र अधिक निर्धारणात्मक अंकगणितीय निर्देशनहरू
14.1 को लागि नयाँ इम्बेडेड आईपीहरू
नयाँ IP को सूची समावेश छ:
- HPS इथरनेट कनवर्टर आईपीहरू - यसले तपाईंलाई HPS इथरनेट I/O पिनहरू असाइन गर्न अनुमति दिन्छ
FPGA I/O पिनहरूमा र तिनीहरूलाई GMII ढाँचाबाट RGMII वा SGMII मा रूपान्तरण गर्नुहोस्।
नोट: यदि तपाइँ HPS I/O द्वारा सीमित पिन हुनुहुन्छ भने यो धेरै उपयोगी छ। - नयाँ उपकरण परिवार-विशिष्ट IP कोर:
- Arria 10 - TPIU ट्रेस आईपी। ट्रेस रनटाइम सफ्टवेयर डिबगमा अन्तिम उपकरण हो, जस्तै सिग्नलट्याप FPGA विकासको लागि हो। यो IP ले विकासकर्ताहरूलाई ARM® Cortex™-A9 ट्रेस डिबग संकेतहरूलाई बाह्य पिनहरूमा निर्यात गर्न सक्षम बनाउँछ ताकि Lauterbach® वा ARM Dstream जस्ता ट्रेस डिबग मोड्युलहरू A10 SoC Cortex-A9 मा जडान गर्न सकिन्छ।
- अधिकतम 10 - नयाँ आईपीहरू जसले Qsys मिल्दो इन्टरफेसहरू Max10 ADCs र प्रयोगकर्ता फ्ल्यासमा डेलिभर गर्दछ। यी नयाँ आईपीहरू Max10 ex मा प्रयोग गरिन्छampले डिजाइनहरू। 14.1 रिलीजमा नयाँ पूर्व छampले डिजाइनहरू देखाउँछन्:
- अधिकतम 10 निद्रा मोड, कम पावर अनुप्रयोगहरूको लागि
- एकीकृत ADCs प्रयोग गर्न चाहने विकासकर्ताहरूका लागि एनालग I/O
- अधिकतम 10 अन-चिप कन्फिगरेसन फ्ल्यास मेमोरीबाट दोहोरो कन्फिगरेसन क्षमता साइक्लोन® V र ArriaV SoC सुनौलो प्रणाली सन्दर्भ डिजाइनहरू (GSRDs) लाई पनि 14.1 ACDS र SoC EDS रिलीजहरूलाई समर्थन गर्न अद्यावधिक गरिएको छ, यसको मतलब तिनीहरूले स्वचालित रूपमा SoC समावेश गर्नेछन्। सफ्टवेयरले 14.1 मा प्रिलोडरमा PLL workaround जस्तै फिक्स गर्दछ।
64-बिट होस्ट समर्थन परिष्कृत
यस रिलीजमा, 64-बिट क्षमता निम्न उपकरणहरूमा थपिएको थियो:
- 64-bit nios2-gdb-सर्भर
- 64-बिट nios2-फ्ल्यास-प्रोग्रामर
- 64-bit nios2-टर्मिनल
नोट: ACDS भित्र, कम्तिमा दुई GDB सर्भर र दुई फ्ल्यास प्रोग्रामरहरू पठाइन्छ।
ग्रहण वातावरणमा अपग्रेड
नयाँ वातावरणका फाइदाहरू Nios II विकास सुइटमा ल्याउन ग्रहण वातावरणलाई संस्करण 4.3 मा अपग्रेड गरिएको छ। GCC v4.8.3 र पहिले समर्थित संस्करण बीच आदेश लाइन विकल्प भिन्नताहरू छन्। यदि तपाईंसँग अघिल्लो संस्करणको साथ सिर्जना गरिएको अवस्थित परियोजना छ भने, तपाईंले आफ्नो मेक अपडेट गर्न आवश्यक छfiles वा तपाईंको बोर्ड समर्थन प्याकेज (BSP) पुन: उत्पन्न गर्नुहोस्। नि: शुल्क सफ्टवेयर फाउन्डेशनले GCC डाउनलोड अन्तर्गत उपलब्ध डाउनलोडहरू प्रदान गर्दछ र पूर्ण GCC रिलीज नोटहरू GCC रिलीजहरू अन्तर्गत उपलब्ध छन्।
सम्बन्धित जानकारी http://gcc.gnu.org/
Nios II GNU Toolchain मा अपग्रेड
निम्न उपकरणहरू अपग्रेड गरिएको छ:
- GCC संस्करण 4.8.3 मा
- लिङ्क टाइम अप्टिमाइजेसन ([flto]) सक्षम गरियो
- संस्करण ७.७ मा GDB
- संस्करण १.१८ मा newlib
विन्डोज होस्ट प्लेटफर्ममा निर्माण वातावरण छिटो निर्माण समय दिन अनुकूलित गरिएको छ। पूर्वका लागिampले, आधारभूत निर्माण webसर्भर अनुप्रयोगले अब पहिलेको समयको एक तिहाइ लिन्छ।
Max10 को लागि अतिरिक्त समर्थन
यस विमोचनमा, प्रयोगकर्ता फ्ल्यास मेमोरीको लागि मेमोरी प्रारम्भिक र बुटलोड समर्थनको थप मार्फत Max10 को लागि समर्थन थपिएको छ। त्यहाँ नयाँ को बीटा संस्करण छ file रूपान्तरण उपयोगिता, भनिन्छ alt-fileकन्भर्ट गर्नुहोस्, यसले तपाईंको डाटालाई फ्ल्याशमा लोड गर्नको लागि सही ढाँचामा प्राप्त गर्न सजिलो बनाउँछ।
EPCQ IP परिधीयमा अपग्रेड
अपग्रेड गरिएको EPCQ सफ्ट आईपी परिधीयको लागि HAL सफ्टवेयर र बुटलोडर समर्थन थपिएको छ। EPCQ IP कोरलाई x4 मोड र L उपकरणहरूका लागि समर्थन थप्न अपग्रेड गरिएको छ, जसले Nios वा अन्य FPGA आधारित मास्टरहरूबाट EPCQ उपकरणमा छिटो पहुँच प्रदान गर्दछ।
Nios II EDS v14.0 अद्यावधिकहरू
64-बिट होस्ट समर्थन
Nios II Software Build Tools (SBT) v14.0 ले 64-bit होस्ट प्रणालीहरूलाई मात्र समर्थन गर्दछ।
नोट: ३२-बिट होस्टहरू अब समर्थित छैनन्।
निम्न Nios II उपयोगिताहरू क्वार्टस II उत्पादनमा सारिएका छन्:
- nios2-gdb-सर्भर
- nios2-फ्ल्यास-प्रोग्रामर
- nios2-टर्मिनल
रन-टाइम स्ट्याक जाँच
Nios II EDS को अघिल्लो संस्करणहरूमा, यदि रन-टाइम स्ट्याक जाँच सक्षम गरिएको थियो भने, Nios II प्रणाली अनुत्तरदायी हुन सक्छ। यो समस्या v14.0 मा समाधान गरिएको छ।
लामो जम्प समर्थन
Nios II EDS को अघिल्लो संस्करणहरूमा, कम्पाइलरले सही रूपमा लामो जम्पहरूलाई समर्थन गर्दैन (256-MB ठेगाना दायरा बाहिर)। यो समस्या v14.0 मा समाधान गरिएको छ
फ्लोटिंग पोइन्ट हार्डवेयर 2 समर्थन
फ्लोटिंग पोइन्ट हार्डवेयर २ लाई पूर्ण रूपमा समर्थन गर्न, तपाईंले newlib C पुस्तकालय पुन: कम्पाइल गर्नुपर्छ। Nios II EDS v2 मा, लिङ्करले पुन: कम्पाइल गरिएको C लाइब्रेरीलाई एपसँग लिङ्क गर्न असफल भयो। यो समस्या v13.1 मा समाधान गरिएको छ।
Qsys ब्रिज समर्थन
v14.0 बाट सुरु हुँदै, Nios II EDS ले ठेगाना स्प्यान एक्स्टेन्डर र IRQ ब्रिज कोरहरूलाई समर्थन गर्दछ।
Nios II Gen2 प्रोसेसर समर्थन
Nios II Gen2 प्रोसेसर कोर
v14.0 मा, Nios II प्रोसेसर कोरले पूर्व समावेश गर्दछview Nios II Gen2 प्रोसेसर कोरको कार्यान्वयन, Altera को नवीनतम उपकरण परिवारहरूलाई समर्थन गर्दै। Nios II Gen2 प्रोसेसर कोरले मूल Nios II प्रोसेसर जस्तै आकार र प्रदर्शन प्रदान गर्दछ, र बाइनरी स्तरमा Nios II क्लासिक प्रोसेसर कोडसँग उपयुक्त छ। उपकरण प्रवाह र HAL मा Nios II Gen2 सुविधाहरू समर्थन गर्न विकल्पहरू समावेश छन्। BSP हरू र सफ्टवेयर निर्माण गर्ने कार्यप्रवाह उस्तै छ, तर Nios II क्लासिक प्रोसेसरको लागि उत्पन्न BSP हरू पुन: उत्पन्न हुनुपर्छ।
Nios II Gen2 प्रोसेसरको लागि HAL समर्थन
Nios II हार्डवेयर एब्स्ट्रेक्शन लेयर (HAL) लाई निम्न Nios II Gen2 सुविधाहरू समर्थन गर्न विस्तार गरिएको छ:
- ३२-बिट ठेगाना दायरा
- परिधीय (अनक्याच) मेमोरी क्षेत्रहरू
- Nios II/f कोरमा डाटा क्यास र TCM मा ECC सुरक्षा
Nios II Gen2 प्रोसेसर कोर र MAX 10 FPGA समर्थन
MAX 10 FPGA यन्त्रहरू Nios II Gen2 प्रोसेसरद्वारा समर्थित छन्, तर Nios II क्लासिक प्रोसेसरद्वारा होइन। MAX 10 यन्त्रमा Nios II प्रणाली लागू गर्न, तपाईंले Nios II Gen2 प्रोसेसर कोर प्रयोग गर्नुपर्छ। 14.0 मा प्रस्तुत गरिएको Altera अन-चिप फ्ल्यास मेमोरी कम्पोनेन्टले Avalon-MM लाई अन-चिप MAX 10 प्रयोगकर्ता फ्ल्यास मेमोरीमा पहुँच सक्षम गर्दछ। यो कम्पोनेन्टको साथ, Nios II बुट कपियरले MAX 10 प्रयोगकर्ता फ्ल्यास मेमोरीबाट RAM मा कोड प्रतिलिपि गर्न सक्छ। १.४.६.३.२। MAX 1.4.6.3.2 FPGA को लागि उपकरण समर्थन HAL ले MAX 10 एनालग डिजिटल (A/D) कन्भर्टरको लागि आधारभूत चालक समर्थन थप्छ। MAX 10 प्रयोगकर्ता फ्ल्यास मेमोरी प्रोग्रामिङलाई समर्थन गर्न Altera उपकरण प्रोग्रामिङ उपयोगिताहरू अद्यावधिक गरिएका छन्।
v14.0a10 मा नयाँ के छ: Nios II Gen2 प्रोसेसर र Arria 10 FPGA समर्थन
Arria 10 FPGA उपकरणहरू Nios II Gen2 प्रोसेसरद्वारा समर्थित छन्, तर क्लासिक Nios II प्रोसेसरद्वारा होइन। Arria 10 उपकरणमा Nios II प्रणाली लागू गर्न, तपाईंले Nios II Gen2 प्रोसेसर कोर प्रयोग गर्नुपर्छ।
Nios II EDS v13.1 अद्यावधिकहरू
GCC 4.7.3 मा अपग्रेड गरियो
v13.1 मा, Nios II Software Build Tools (SBT) लाई GCC को v4.7.3 संस्करण समर्थन गर्न अद्यावधिक गरिएको छ। त्यहाँ GCC v4.7.3 र पहिले समर्थित संस्करण बीच आदेश लाइन विकल्प भिन्नताहरू छन्। यदि तपाईंसँग अघिल्लो संस्करणको साथ सिर्जना गरिएको अवस्थित परियोजना छ भने, तपाईंले आफ्नो मेक अपडेट गर्न आवश्यक छfiles वा तपाईंको बोर्ड समर्थन प्याकेज (BSP) पुन: उत्पन्न गर्नुहोस्।
नोट: GCC v4.7.3 ले धेरै नयाँ चेतावनी र सन्देशहरू थप्छ। यदि तपाईंले अघिल्लो संस्करणमा -Werror आदेश-लाइन विकल्प प्रयोग गर्नुभयो भने, तपाईंले नयाँ चेतावनीहरूद्वारा उत्पन्न अप्रत्याशित त्रुटिहरू देख्न सक्नुहुन्छ। Nios II GCC 4.7.3 कार्यान्वयनको बारेमा विवरणहरूको लागि, Altera Knowledge Base मा GCC 4.1.2 बाट GCC 4.7.3 मा Nios II GNU टूलचेन अपग्रेड हेर्नुहोस्। नि: शुल्क सफ्टवेयर फाउन्डेशनले GCC 4.7 मा पोर्ट गर्नको लागि एक गाइड प्रदान गर्दछ, सामान्य समस्याहरू दस्तावेज गर्दै। यो गाइड GCC मा पाउन सकिन्छ, GNU कम्पाइलर संग्रह, GCC 4.7 मा पोर्टिङ अन्तर्गत। पूर्ण GCC रिलीज नोटहरू GCC रिलीजहरू अन्तर्गत उपलब्ध छन्।
सम्बन्धित जानकारी
- Altera ज्ञानको आधार
- http://gcc.gnu.org/
परिष्कृत फ्लोटिंग पोइन्ट अनुकूलन निर्देशन समर्थन
v13.1 मा, Qsys ले नयाँ फ्लोटिंग प्वाइन्ट कस्टम निर्देशन सेट कम्पोनेन्ट, फ्लोटिंग पोइन्ट हार्डवेयर 2 चयन गर्न विकल्प थप्छ। एडभान लिनको लागि।tagफ्लोटिंग पोइन्ट हार्डवेयर 2 निर्देशनहरूको लागि सफ्टवेयर समर्थनको e, altera_nios_custom_instr_floating_point_2.h समावेश गर्दछ, जसले GCC लाई newlib गणित प्रकार्यहरू कल गर्न बाध्य पार्छ (GCC निर्मित गणित प्रकार्यहरू भन्दा)। अल्टेराले तपाईंलाई इष्टतम कार्यसम्पादनको लागि newlib पुन: कम्पाइल गर्न सिफारिस गर्छ।
नोट: GCC को लागि –mcustom -fpu-cfg आदेश-लाइन विकल्प प्रयोग नगर्नुहोस्। यो विकल्पले फ्लोटिंग पोइन्ट हार्डवेयर 2 निर्देशनहरूलाई समर्थन गर्दैन। Nios II सफ्टवेयर निर्माण उपकरणहरू (SBT) ले व्यक्तिगत-mcustom आदेशहरू बनाउन थप्छfile फ्लोटिंग पोइन्ट हार्डवेयर 2 अनुकूलन निर्देशनहरू समर्थन गर्न।
ECC समर्थन
v13.1 मा सुरु गर्दै, Nios II प्रोसेसर प्यारामिटर सम्पादकले तपाईंलाई प्रोसेसर कोर र निर्देशन क्यासमा RAM को लागि ECC सुरक्षा सक्षम गर्न दिन्छ। पूर्वनिर्धारित रूपमा, रिसेटमा ECC सक्षम गरिएको छैन। त्यसैले, सफ्टवेयरले ECC सुरक्षा सक्षम गर्नुपर्छ। सफ्टवेयरले ECC अपवाद ह्यान्डलर र घटना बसको परीक्षणलाई समर्थन गर्न RAM डाटा बिटहरूमा ECC त्रुटिहरू पनि इन्जेक्ट गर्न सक्छ। Nios II हार्डवेयर एब्स्ट्रेक्शन लेयर (HAL) ECC प्रारम्भिकरण र अपवाद ह्यान्डलिङलाई समर्थन गर्न विस्तार गरिएको छ।
विश्वव्यापी बुट कपियर
v13.1 मा, Nios II बुट कपियरलाई थप प्रकारका फ्ल्यास उपकरणहरू समर्थन गर्न अपग्रेड गरिएको छ। अपग्रेड गरिएको बुट कपियरलाई विश्वव्यापी बुट कपियर भनिन्छ। Nios II बुट कपियरले फ्ल्यास यन्त्रहरूबाट वाष्पशील मेमोरीमा अनुप्रयोग बाइनरीहरू प्रतिलिपि गर्दछ। फ्ल्यास मेमोरी FPGA छविसँग सबैभन्दा कम मेमोरी ठेगानामा राखिएको छ, त्यसपछि Nios II अनुप्रयोग बाइनरी छविहरू। अघिल्लो उत्पादन रिलीजहरूमा, FPGA छवि आकार प्रत्येक उपकरण परिवारको लागि निश्चित गरिएको थियो। यद्यपि, चक्रवात V, Stratix V, र Arria V परिवारहरूमा भएका यन्त्रहरूको लागि, छविको आकार निम्न चरहरूमा निर्भर हुन्छ:
- फ्ल्यास प्रकार: क्वाड-आउटपुट (EPCQ) वा एकल-आउटपुट (EPCS) परिष्कृत प्रोग्रामेबल कन्फिगरेसन उपकरण
- फ्ल्यास उपकरण क्षमता: 128 वा 256 Mbits
- सङ्कुचन
- सीरियल परिधीय इन्टरफेस (SPI) कन्फिगरेसन: ×1 वा ×4
- यन्त्र लेआउट: एकल वा क्यास्केड
बुट कपियरको लागि हालको संयोजन पहिचान गर्न गाह्रो छ ताकि यसले उपयुक्त छवि आकार प्रयोग गर्न सक्छ, र कुनै पनि एल्गोरिथ्मले भविष्यको कन्फिगरेसनहरूलाई समर्थन गर्न असफल हुन सक्छ। यो समस्या समाधान गर्न, छवि आकार निर्दिष्ट गर्न FPGA छविमा हेडर थपिएको छ। हेडरबाट छवि आकार प्रयोग गरेर, विश्वव्यापी बुट कपियरले हालको वा भविष्यका उपकरणहरूमा कुनै पनि फ्ल्यास कन्फिगरेसनसँग काम गर्न सक्छ। सार्वभौमिक बुट कपियरलाई समर्थन गर्न sof2flash उपयोगिता अद्यावधिक गरिएको छ। यो परिवर्तनले FPGA नियन्त्रण ब्लकको क्षमतामा असर गर्दैन FPGA छवि स्वचालित रूपमा पावर-अनमा प्रोग्राम गर्न।
ज्ञात समस्याहरू र त्रुटिहरू
निम्न सूचीले ज्ञात समस्याहरू र इरेटा समावेश गर्दछ, यदि कुनै छ भने:
- त्यहाँ Nios II Gen2 प्रोसेसर क्यास व्यवहारमा सानो भिन्नता छ जसले विकासकर्ताहरूलाई असर गर्न सक्छ जसले तिनीहरूको अनुप्रयोगहरूमा क्लासिक प्रोसेसरहरूको गैर-मानक क्यास व्यवहारको लाभ उठाउन छनौट गर्दछ।
सम्बन्धित जानकारी
Altera Knowledge Base ज्ञात समस्याहरू र इरेटा र तिनीहरूको वरिपरि कसरी काम गर्ने बारे थप जानकारीको लागि, Altera Knowledge Base खोज्नुहोस्।
- Nios II एम्बेडेड डिजाइन सुइट रिलीज नोटहरू प्रतिक्रिया पठाउनुहोस्
कागजातहरू / स्रोतहरू
![]() |
intel Nios II एम्बेडेड डिजाइन सुइट रिलीज नोटहरू [pdf] निर्देशनहरू Nios II, एम्बेडेड डिजाइन सुइट रिलीज नोटहरू, Nios II एम्बेडेड डिजाइन सुइट रिलीज नोटहरू, डिजाइन सुइट रिलीज नोटहरू |