9R1 Alpha Data Parallel Systems მომხმარებლის სახელმძღვანელო

ალფა მონაცემთა ლოგო

ADS-STANDALONE/9R1 მომხმარებლის სახელმძღვანელო 

დოკუმენტის გადახედვა: 1.2 

10/05/2023

© 2023 საავტორო უფლება Alpha Data Parallel Systems Ltd. 

ყველა უფლება დაცულია. 

ეს პუბლიკაცია დაცულია საავტორო უფლებების შესახებ კანონით, ყველა უფლება დაცულია. ამ პუბლიკაციის არც ერთი ნაწილის რეპროდუცირება დაუშვებელია, რაიმე ფორმით ან ფორმით, შპს Alpha Data Parallel Systems-ის წინასწარი წერილობითი თანხმობის გარეშე. 

სათაო ოფისი
მისამართი: Suite L4A, 160 Dundee Street, ედინბურგი, EH11 1DQ, დიდი ბრიტანეთი
ტელეფონი: +44 131 558 2600
ფაქსი: +44 131 558 2700
ელფოსტა: sales@alpha-data.com
webსაიტი: http://www.alpha-data.com

აშშ ოფისი
10822 West Toller Drive, Suite 250 Littleton, CO 80127
(303) 954 8768
(866) 820 9956 – უფასო
sales@alpha-data.com
http://www.alpha-data.com

ყველა სავაჭრო ნიშანი არის მათი შესაბამისი მფლობელების საკუთრება.

შესავალი

ADS-STANDALONE/9R1 არის დამოუკიდებელი RFSoC დანართი, რომელიც უზრუნველყოფს 16-RF ანალოგურ არხებს, Ethernet, RS232 Serial COM, USB და QSFP IO. RF არხებს შეუძლია იმუშაოს 10GSPS (DAC) და 5 GSPS (ADC)

ADS-STANDALONE/9R1 იყენებს ერთჯერადი 15V-30V შეყვანის კვების წყაროს. ბორტ სისტემის მონიტორის მიკროკონტროლერი უზრუნველყოფს მოცtagგენერირებული კვების წყაროების ელ/დინების მონიტორინგი, ასევე მიკრო USB ინტერფეისის საშუალებით წყაროს ჩართვა/გამორთვის შესაძლებლობა. USB ჯTAG ასევე გათვალისწინებულია წრე, რომელიც იძლევა წვდომას JTAG ჯაჭვი გარე J-ის მოთხოვნის გარეშეTAG ყუთი.

ძირითადი მახასიათებლები

ძირითადი მახასიათებლები 

  • Xilinx RFSoC FPGA PS ბლოკით, რომელიც შედგება:
    • ოთხბირთვიანი ARM Cortex-A53, ორბირთვიანი ARM Cortex-R5, Mali-400 GPU
    • 1 ბანკი DDR4-2400 SDRAM 2 GB
    • ორი Quad SPI Flash მეხსიერება, თითო 512 Mb
    • USB
    • RS232 სერიული COM პორტი
    • გიგაბიტიანი Ethernet
  • პროგრამირებადი ლოგიკის (PL) ბლოკი, რომელიც შედგება:
    • 4 HSSIO ბმული QSFP კონექტორთან
    • 2 ბანკი DDR4-2400 SDRAM, 1 GB თითო ბანკში
  • RF სampლინგის ბლოკი, რომელიც შედგება:
    • 8 12-ბიტიანი 4/5GSPS RF-ADC
    • 8 14-ბიტიანი 6.5/10GSPS RF-DAC
    • 8 რბილი გადაწყვეტილების FEC (მხოლოდ ZU28DR/ZU48DR)
    • სრული მასშტაბის შეყვანა (100MHz/ZU27DR): 5.0dBm
    • სრული მასშტაბის გამომავალი (100MHz/20mA რეჟიმი/ZU27DR): -4.5dBm
    • სრული მასშტაბის გამომავალი (100MHz/32mA რეჟიმი/ZU48DR): 1.15dBm
  • წინა პანელის IO ინტერფეისი:
    • 8 HF ერთჯერადი ADC სიგნალი
    • 8 HF ერთჯერადი DAC სიგნალი
    • საცნობარო საათის შეყვანა RF s-ისთვისampლინგის ბლოკები
    • საცნობარო საათის გამომავალი RF sampლინგის ბლოკები
    • 2 ციფრული GPIO

სურათი 1

სურათი 1: ADS-STANDALONE/9R1 

ADMC-XMC-STANDALONE მომხმარებლის სახელმძღვანელო: https://www.alpha-data.com/xml/user_manuals/adc-xmc-standalone%20user%20manual.pdf

ADM-XRC-9R1 მომხმარებლის სახელმძღვანელო: https://www.alpha-data.com/xml/user_manuals/adm-xrc-9r1%20user%20manual.pdf

ADM-XRC-9R1 საცნობარო დიზაინი: https://www.alpha-data.com/resource/admxrc9r1

ძირითადი შეყვანის დენის წყაროს მოთხოვნები

ენერგიის ჯამური მოთხოვნა განსხვავდება FPGA-ს კონკრეტული დიზაინის მიხედვით. 60 ვტ მიწოდება სავარაუდოდ საკმარისზე მეტი იქნება FPGA დიზაინის უმეტესობისთვის, სანამ მოწყობილობის თერმული ლიმიტები და გამაცხელებელი არ გახდება შემზღუდველი ფაქტორი. Alpha-Data-ს შეუძლია მიაწოდოს ელექტრომომარაგების შემფასებელი ცხრილი, რათა შეფასდეს ენერგიის მთლიანი მოთხოვნები კონკრეტული FPGA დიზაინისთვის. ყოფილმაampთავსებადი კვების ელემენტია RS PRO ნაწილის ნომერი 175-3290: https://uk.rs-online.com/web/p/ac-dc-adapters/1753290

მიწოდების მოთხოვნები

ცხრილი 1: შემოთავაზებული შეყვანის მიწოდების სპეციფიკაციები

ინსტალაცია და ჩართვა

  1. შეაერთეთ სერიული კაბელი სერიულ პორტთან და შეაერთეთ მეორე ბოლო USB-ს სერიულ გადამყვანთან.
  2. გახსენით სერიული ტერმინალი 115200 ბაუდით, 8 მონაცემთა ბიტით, 1 გაჩერების ბიტით.
  3. ჩართეთ დენის ჩამრთველი და PS უნდა დაიწყოს ჩატვირთვა შიდა SD ბარათიდან.
  4. ჩატვირთვის შემდეგ შესვლა მომხმარებლის სახელით „root“ და პაროლით „root“
  5. გაუშვით RF ყოფილიampდიზაინისთვის გამოიყენეთ ბრძანება "boardtest-9r1"

იხილეთ ყოფილიampდიზაინის მომხმარებლის სახელმძღვანელო დეტალებისთვის boardtest-9r1 აპლიკაციის მუშაობის შესახებ

JTAG ინტერფეისი

USB ჯTAG უზრუნველყოფილია წრე, რომელიც იძლევა წვდომას XMC JTAG ინტერფეისი გარე პროგრამირების ყუთის საჭიროების გარეშე (მაგ. Xilinx Platform Cable II). USB ჯTAG კონვერტორი თავსებადია Vivado-სთან და გამოჩნდება ტექნიკის მენეჯერში, როგორც Digilent მოწყობილობა. 14-პინიანი ჯTAG ასევე ხელმისაწვდომია სათაური, ბორტ მულტიპლექსერით 14-პინიანი სათაურის ან USB-ის J-ზე გადართვისთვის.TAG კონვერტორი. მულტიპლექსერი ირჩევს USB-ს JTAG მიკრო USB კაბელის მიმაგრებისას წრე.

მიმდინარე/ტომიtage მონიტორინგი

ADS-STANDALONE/9R1 უზრუნველყოფს მიმდინარე სენსორულ ფუნქციონირებას 12V და კომბინირებულ 3V3 შიდა წყაროებზე. ამ მნიშვნელობების მოხსენება შესაძლებელია მიკრო-USB ინტერფეისით, ალფა-მონაცემების „avr2util“ პროგრამის გამოყენებით.

Avr2util Windows-ისთვის და მასთან დაკავშირებული USB დრაივერი შეგიძლიათ ჩამოტვირთოთ აქ:

https://support.alpha-data.com/pub/firmware/utilities/windows/

Avr2util Linux-ისთვის შეგიძლიათ ჩამოტვირთოთ აქ:

https://support.alpha-data.com/pub/firmware/utilities/linux/

გამოიყენეთ "avr2util.exe /?" ყველა ვარიანტის სანახავად.

მაგample "avr2util.exe /usbcom \\.\com4 display-sensors" აჩვენებს ყველა სენსორის მნიშვნელობას.

გაითვალისწინეთ, რომ 'com4' აქ გამოიყენება როგორც ყოფილიample, და უნდა შეიცვალოს, რათა შეესაბამებოდეს com პორტის ნომერს, რომელიც მინიჭებულია Windows მოწყობილობის მენეჯერის ქვეშ

ბორტზე გენერირებული დენის წყაროები

ADS-STANDALONE/9R1 წარმოქმნის XMC საიტის მიერ მოთხოვნილ 3V3/3V3_AUX/12V0/-12V0 მარაგებს ერთი 15V-30V შეყვანის წყაროდან. თითოეულ მიწოდებას აქვს შემდეგი სპეციფიკაციები:

ცხრილი 2

ცხრილი 2: ADS-STANDALONE/9R1 კვების წყაროები 

[1] 3V3_DIG და 3V3_AUX რელსები წარმოიქმნება ერთი და იგივე მიწოდებისგან, ამიტომ მაქსიმალური დენი არის 3V3_AUX + 3V3_DIG კომბინაცია. მიმდინარე მონიტორინგი ასევე ზომავს კომბინირებულ დენს. [2] 3V3_AUX სარკინიგზო არის მუდამ ჩართული 3.3V დამხმარე კვების წყარო 15V-30V შეყვანიდან.

3V3_DIG/3V3_AUX/12V0_DIG კონკრეტული დიზაინის მიმდინარე მოხმარება შეიძლება შეფასდეს ენერგიის შეფასების ცხრილის გამოყენებით. კონტაქტი support@alpha-data.com ელცხრილზე წვდომისთვის.

წინა პანელი I/O

წინა პანელის ინტერფეისი შედგება 20-გზის მაღალსიჩქარიანი კონექტორისგან. ეს კონექტორი მხარს უჭერს გარე საცნობარო საათის შეყვანას და გამომავალს, ორ GPIO პინს, 8 DAC სიგნალს და 8 ADC სიგნალს. კონექტორის ნაწილის ნომერია Nicomatic CMM342D000F51-0020-240002.

ცხრილი 3

ცხრილი 3: წინა პანელის I/O სიგნალები

სურათი 2

ნახაზი 2: წინა პანელის სამაგრი

უკანა პანელი I/O

უკანა პანელის ინტერფეისი შედგება Power, USB, Ethernet, QSFP, RS-232 UART, 14-პინი J.TAG და მიკრო USB კონექტორები.

სურათი 3

ნახაზი 3: უკანა პანელის პინი 

სურათი 4

სურათი 4: RS-232 Pinout 

QSFP pinout

QSFP გალია დაკავშირებულია FPGA ბანკ 129-თან.

ცხრილი 4

ცხრილი 4: ADM-XRC-9R1 PCB რევიზია 3+ pinout J16-ისთვის 

ზომები

ზომები

ცხრილი 5: ADS-STANDALONE/9R1 ზომები 

შეკვეთის კოდი

ADS-STANDALONE/X/T 

ცხრილი 6

ცხრილი 6: ADC-XMC-STANDALONE შეკვეთის კოდი 

გადასინჯვის ისტორია

გადასინჯვის ისტორია

მისამართი: Suite L4A, დანდის ქუჩა 160,
ედინბურგი, EH11 1DQ, დიდი ბრიტანეთი
ტელეფონი: +44 131 558 2600
ფაქსი: +44 131 558 2700
ელფოსტა: sales@alpha-data.com
webსაიტი: http://www.alpha-data.com

მისამართი: 10822 West Toller Drive, Suite 250
ლიტლტონი, CO 80127
ტელეფონი: (303) 954 8768
ფაქსი: (866) 820 9956 – უფასო
ელფოსტა: sales@alpha-data.com
webსაიტი: http://www.alpha-data.com

დოკუმენტები / რესურსები

ALPHA DATA 9R1 Alpha Data Parallel Systems [pdf] მომხმარებლის სახელმძღვანელო
9R1 ალფა მონაცემთა პარალელური სისტემები, 9R1, ალფა მონაცემთა პარალელური სისტემები, მონაცემთა პარალელური სისტემები, პარალელური სისტემები, სისტემები

ცნობები

დატოვე კომენტარი

თქვენი ელფოსტის მისამართი არ გამოქვეყნდება. მონიშნულია აუცილებელი ველები *