9R1 Alpha Data Parallel Systems Кіраўніцтва карыстальніка
ADS-STANDALONE/9R1 Кіраўніцтва карыстальніка
Рэвізія дакумента: 1.2
10г
© 2023 Аўтарскае права Alpha Data Parallel Systems Ltd.
Усе правы абароненыя.
Гэта выданне абаронена Законам аб аўтарскім праве, усе правы абаронены. Ніякая частка гэтай публікацыі не можа быць прайграная ў любой форме без папярэдняй пісьмовай згоды Alpha Data Parallel Systems Ltd.
Галоўны офіс
Адрас: Suite L4A, 160 Dundee Street, Edinburgh, EH11 1DQ, Вялікабрытанія
Тэлефон: +44 131 558 2600
Факс: +44 131 558 2700
адрас электроннай пошты: sales@alpha-data.com
webсайт: http://www.alpha-data.com
офіс ЗША
10822 West Toller Drive, Suite 250 Littleton, CO 80127
(303) 954 8768
(866) 820 9956 - бясплатны
sales@alpha-data.com
http://www.alpha-data.com
Усе гандлёвыя маркі з'яўляюцца ўласнасцю іх адпаведных уладальнікаў.
Уводзіны
ADS-STANDALONE/9R1 - гэта аўтаномны корпус RFSoC, які забяспечвае 16 радыёчастотных аналагавых каналаў, Ethernet, RS232 Serial COM, USB і QSFP IO. Радыёчастотныя каналы могуць працаваць да 10 GSPS (DAC) і 5 GSPS (ADC)
ADS-STANDALONE/9R1 выкарыстоўвае адзін уваходны блок харчавання 15-30 В. Мікракантролер манітора бартавой сістэмы забяспечвае абtage/current маніторынг генераваных крыніц харчавання, а таксама прадастаўленне магчымасці ўключаць/выключаць крыніцы харчавання праз інтэрфейс micro USB. USB да JTAG ланцуг таксама прадастаўляецца, што дае доступ да JTAG ланцуг, не патрабуючы знешняга JTAG скрынка.
Асноўныя характарыстыкі
Асноўныя характарыстыкі
- Xilinx RFSoC FPGA з блокам PS, які складаецца з:
- Чатырох'ядравы ARM Cortex-A53, двух'ядравы ARM Cortex-R5, графічны працэсар Mali-400
- 1 банк DDR4-2400 SDRAM 2 ГБ
- Дзве флэш-памяці Quad SPI па 512 Мб кожная
- USB
- Паслядоўны COM-порт RS232
- Гігабітны Ethernet
- Праграмуемы лагічны блок (PL), які складаецца з:
- 4 спасылкі HSSIO на раз'ём QSFP
- 2 банкі DDR4-2400 SDRAM, 1 ГБ на банк
- РФ СampЛінг блок, які складаецца з:
- 8 12-бітных радыёчастотных АЦП 4/5GSPS
- 8 14-бітных 6.5/10GSPS ВЧ-ЦАП
- 8 FEC з мяккім рашэннем (толькі ZU28DR/ZU48DR)
- Поўнамаштабны ўваход (100 МГц/ZU27DR): 5.0 дБм
- Поўнамаштабны выхад (рэжым 100 МГц/20 мА/ZU27DR): -4.5 дБм
- Поўнамаштабны выхад (рэжым 100 МГц/32 мА/ZU48DR): 1.15 дБм
- Інтэрфейс IO на пярэдняй панэлі з:
- 8 ВЧ-сігналаў АЦП
- 8 ВЧ-сігналаў ЦАП з аднаканальным сігналам
- Уваход эталоннага тактавага сігналу для радыёчастотных сігналаўampлінг блокаў
- Выхад эталоннага тактавага сігналу з радыёчастотных сігналаўampлінг блокаў
- 2 лічбавых GPIO
Малюнак 1: ADS-STANDALONE/9R1
Кіраўніцтва карыстальніка ADMC-XMC-STANDALONE: https://www.alpha-data.com/xml/user_manuals/adc-xmc-standalone%20user%20manual.pdf
Кіраўніцтва карыстальніка ADM-XRC-9R1: https://www.alpha-data.com/xml/user_manuals/adm-xrc-9r1%20user%20manual.pdf
Эталонны дызайн ADM-XRC-9R1: https://www.alpha-data.com/resource/admxrc9r1
Патрабаванні да асноўнага ўваходнага сілкавання
Агульная патрэбнасць у магутнасці будзе адрознівацца ў залежнасці ад канкрэтнай канструкцыі FPGA. Забеспячэння 60 Вт, верагодна, будзе больш чым дастаткова для большасці канструкцый FPGA, перш чым цеплавыя абмежаванні прылады і радыятара стануць абмяжоўваючым фактарам. Alpha-Data можа даць электронную табліцу ацэнкі крыніцы харчавання для ацэнкі агульных патрабаванняў да магутнасці для канкрэтнай канструкцыі FPGA. Былыample сумяшчальны энергетычны нумар RS PRO нумар 175-3290: https://uk.rs-online.com/web/p/ac-dc-adapters/1753290
Табліца 1: Прапанаваныя тэхнічныя характарыстыкі ўваходных паставак
Ўстаноўка і ўключэнне
- Падключыце паслядоўны кабель да паслядоўнага порта, а другі канец падключыце да пераўтваральніка USB-паслядоўны.
- Адкрыйце паслядоўны тэрмінал з хуткасцю 115200 бод, 8 біт даных, 1 стоп-біт.
- Уключыце сілкаванне, і PS павінен пачаць загружацца з унутранай SD-карты.
- Пасля загрузкі ўвайдзіце з імем карыстальніка «root» і паролем «root»
- Для запуску РФ эксampдызайн, выкарыстоўвайце каманду «boardtest-9r1»
Глядзіце эксample design guide user для падрабязнай інфармацыі аб працы прыкладання boardtest-9r1
JTAG Інтэрфейс
USB да JTAG прадастаўляецца схема, якая дае доступ да XMC JTAG інтэрфейс без неабходнасці вонкавага праграмнага блока (напрыклад, Xilinx Platform Cable II). USB да JTAG канвэртар сумяшчальны з Vivado і будзе адлюстроўвацца ў дыспетчары абсталявання як прылада Digilent. 14-кантактны JTAG таксама даступны загаловак з убудаваным мультыплексарам для пераключэння паміж 14-кантактным загалоўкам або USB да JTAG пераўтваральнік. Мультыплексар выбірае USB да JTAG ланцуга, калі падлучаны кабель micro USB.
Ток/Выпtage Маніторынг
ADS-STANDALONE/9R1 забяспечвае функцыю вызначэння току на 12V і камбінаваных унутраных крыніцах харчавання 3V3. Гэтыя значэнні можна перадаваць праз інтэрфейс micro-USB з дапамогай утыліты альфа-дадзеных «avr2util».
Avr2util для Windows і звязаны драйвер USB можна загрузіць тут:
https://support.alpha-data.com/pub/firmware/utilities/windows/
Avr2util для Linux можна спампаваць тут:
https://support.alpha-data.com/pub/firmware/utilities/linux/
Выкарыстоўвайце «avr2util.exe /?» каб убачыць усе варыянты.
НапрыкладampLe “avr2util.exe /usbcom \\.\com4 display-sensors” будзе адлюстроўваць усе значэнні датчыкаў.
Звярніце ўвагу, што «com4» выкарыстоўваецца тут як прыкладample, і павінен быць зменены ў адпаведнасці з нумарам com-порта, прызначаным у дыспетчары прылад Windows
Бартавыя генераваныя крыніцы харчавання
ADS-STANDALONE/9R1 стварае крыніцы харчавання 3V3/3V3_AUX/12V0/-12V0, неабходныя сайту XMC, ад аднаго ўваходнага крыніцы 15-30В. Кожная пастаўка мае наступныя характарыстыкі:
Табліца 2: Блокі сілкавання ADS-STANDALONE/9R1
[1] Рэйкі 3V3_DIG і 3V3_AUX генеруюцца ад аднаго крыніцы харчавання, таму максімальны ток - гэта камбінацыя 3V3_AUX + 3V3_DIG. Маніторынг току таксама вымярае сумарны ток. [2] Рэйка 3V3_AUX - гэта пастаянна ўключаная дапаможная крыніца харчавання 3.3 В ад уваходу 15-30 В.Бягучае выкарыстанне 3V3_DIG/3V3_AUX/12V0_DIG пэўнай канструкцыі можна ацаніць з дапамогай табліцы ацэнкі магутнасці. Кантакт support@alpha-data.com для доступу да электроннай табліцы.
Увод-вывад на пярэдняй панэлі
Інтэрфейс пярэдняй панэлі складаецца з 20-кантактнага высакахуткаснага раздыма. Гэты раз'ём падтрымлівае ўваход і выхад вонкавага эталоннага тактавага сігналу, два кантакты GPIO, 8 сігналаў ЦАП і 8 сігналаў АЦП. Нумар дэталі раздыма - Nicomatic CMM342D000F51-0020-240002.
Табліца 3: Сігналы ўводу/вываду на пярэдняй панэлі
Малюнак 2: Распіноўка пярэдняй панэлі
Увод-вывад на задняй панэлі
Інтэрфейс задняй панэлі складаецца з Power, USB, Ethernet, QSFP, RS-232 UART, 14-кантактнага JTAG і раздымы micro USB.
Малюнак 3: Разводка задняй панэлі
Малюнак 4: Разводка RS-232
Распиновка QSFP
Клетка QSFP падключана да банка 129 FPGA.
Табліца 4: распиновка друкаванай платы ADM-XRC-9R1 версія 3+ для J16
Памеры
Табліца 5: Памеры ADS-STANDALONE/9R1
Код замовы
РЭКЛАМА-АВТОНАЛЬНАЯ/X/T
Табліца 6: Код замовы ADC-XMC-STANDALONE
Гісторыя версій
Адрас: Suite L4A, 160 Dundee Street,
Эдынбург, EH11 1DQ, Вялікабрытанія
Тэлефон: +44 131 558 2600
Факс: +44 131 558 2700
адрас электроннай пошты: sales@alpha-data.com
webсайт: http://www.alpha-data.com
Адрас: 10822 West Toller Drive, Suite 250
Літлтан, Каларада 80127
Тэлефон: (303) 954 8768
Факс: (866) 820 9956 – бясплатны званок
адрас электроннай пошты: sales@alpha-data.com
webсайт: http://www.alpha-data.com
Дакументы / Рэсурсы
![]() |
ALPHA DATA 9R1 Паралельныя сістэмы Alpha Data [pdfКіраўніцтва карыстальніка 9R1 Alpha Data Parallel Systems, 9R1, Alpha Data Parallel Systems, Data Parallel Systems, Parallel Systems, Systems |