Праграмнае забеспячэнне для дызайну Intel Quartus Prime
УВОДЗІНЫ
Праграмнае забеспячэнне Intel® Quartus® Prime з'яўляецца рэвалюцыйным у прадукцыйнасці і прадукцыйнасці для схем FPGA, CPLD і SoC, забяспечваючы хуткі шлях для ўвасаблення вашай канцэпцыі ў рэальнасць. Праграмнае забеспячэнне Intel Quartus Prime таксама падтрымлівае мноства інструментаў іншых вытворцаў для сінтэзу, статычнага аналізу часу, мадэлявання на ўзроўні платы, аналізу цэласнасці сігналу і фармальнай праверкі.
INTEL КВАРТУС ПРАЙМ ДЫЗАЙН ПРАГРАМНАЕ ЗАБЕСПЯЧЭННЕ | ДАСТУПНАСЦЬ | ||||
PRO ВЫДАННЕ
($) |
СТАНДАРТ ВЫДАННЕ
($) |
ЛАЙТ ВЫДАННЕ
(БЯСПЛАТНА) |
|||
Падтрымка прылад | Серыя Intel® Agilex™ | P | |||
Серыя Intel® Stratix® | IV, V | P | |||
10 | P | ||||
Серыя Intel® Arria® | II | P1 | |||
II, V | P | ||||
10 | P | P | |||
Серыя Intel® Cyclone® | IV, V | P | P | ||
10 LP | P | P | |||
10 GX | P2 | ||||
Серыя Intel® MAX® | II, V, 10 | P | P | ||
Плынь дызайну | Частковая рэканфігурацыя | P | P3 | ||
Канструкцыя на аснове блокаў | P | ||||
Паступовая аптымізацыя | P | ||||
Уваход у дызайн / планаванне | IP Base Suite |
P |
P |
Даступны для пакупкі | |
Кампілятар Intel® HLS | P | P | P | ||
Канструктар платформы (стандартны) | P | P | |||
Дызайнер платформы (Pro) | P | ||||
Дызайн планавальнік перагародак | P | P | |||
Планавальнік чыпаў | P | P | P | ||
Планіроўшчык інтэрфейсу | P | ||||
Рэгіёны Logic Lock | P | P | |||
VHDL | P | P | P | ||
Верылог | P | P | P | ||
SystemVerilog | P | P4 | P4 | ||
VHDL-2008 | P | P4 | |||
Функцыянальнае мадэляванне | Праграмнае забеспячэнне Questa*-Intel® FPGA Starter Edition | P | P | P | |
Праграмнае забеспячэнне Questa*-Intel® FPGA Edition | P5 | P5 | С. 65 | ||
Кампіляцыя
(Сінтэз і месца і маршрут) |
Мантажнік (месца і маршрут) | P | P | P | |
Датэрміновае размяшчэнне | P | ||||
Зарэгістраваць паўторны час | P | P | |||
Фрактальны сінтэз | P | ||||
Шматпрацэсарная падтрымка | P | P | |||
Праверка часу і магутнасці | Аналізатар часу | P | P | P | |
Design Space Explorer II | P | P | P | ||
аналізатар магутнасці | P | P | P | ||
Калькулятар магутнасці і тэмпературы | P6 | ||||
Унутрысістэмная адладка | Лагічны аналізатар крана сігналу | P | P | P | |
Набор інструментаў трансівера | P | P | |||
Intel Advanced Link Analyzer | P | P | |||
Падтрымка аперацыйнай сістэмы (АС). | Падтрымка Windows/Linux 64 bit | P | P | P | |
Кошт | Купіць фіксаваны - $3,995
Float - 4,995 долараў |
Купіць фіксаваны - $2,995
Float - 3,995 долараў |
Бясплатна | ||
Спампаваць | Спампаваць зараз | Спампаваць зараз | Спампаваць зараз |
Заўвагі
- Адзіная падтрымліваецца Arria II FPGA - гэта прылада EP2AGX45.
- Падтрымка прылад Intel Cyclone 10 GX даступная бясплатна ў праграмным забеспячэнні Pro Edition.
- Даступна толькі для прылад Cyclone V і Stratix V і патрабуе ліцэнзіі на частковую рэканфігурацыю.
- Абмежаваная падтрымка моў.
- Патрабуецца дадатковая ліцэнзія.
- Інтэграваны ў праграмнае забеспячэнне Intel Quartus Prime і даступны як асобны інструмент. Падтрымлівае толькі прылады Intel Agilex і Intel Stratix 10.
ДАДАТКОВЫЯ ІНСТРУМЕНТЫ РАЗВІЦЦІ
Intel® FPGA SDK для OpenCLTM | • Дадатковыя ліцэнзіі не патрабуюцца. •Падтрымліваецца праграмным забеспячэннем Intel Quartus Prime Pro/Standard Edition. • Устаноўка праграмнага забеспячэння file уключае праграмнае забеспячэнне Intel Quartus Prime Pro/Standard Edition і праграмнае забеспячэнне OpenCL. |
Кампілятар Intel HLS | • Дадатковая ліцэнзія не патрабуецца. • Цяпер даступны як асобная загрузка. • Падтрымліваецца праграмным забеспячэннем Intel Quartus Prime Pro Edition. |
Канструктар DSP для FPGA Intel® | •Патрабуюцца дадатковыя ліцэнзіі. • DSP Builder для Intel FPGA (толькі Advanced Blockset) падтрымліваецца праграмным забеспячэннем Intel Quartus Prime Pro Edition для прылад Intel Agilex, Intel Stratix 10, Intel Arria 10 і Intel Cyclone 10 GX. |
Nios® II Embedded Design Suite |
• Дадатковыя ліцэнзіі не патрабуюцца. • Падтрымліваецца ўсімі версіямі праграмнага забеспячэння Intel Quartus Prime. •Уключае інструменты і бібліятэкі для распрацоўкі праграмнага забеспячэння Nios II. |
Intel® SoC FPGA Embedded Suite Development (SoC EDS) | • Патрабуюцца дадатковыя ліцэнзіі для Arm* Development Studio для Intel® SoC FPGA (Arm* DS для Intel® SoC FPGA). • SoC EDS Standard Edition падтрымліваецца праграмным забеспячэннем Intel Quartus Prime Lite/Standard Edition, а SoC EDS Pro Edition падтрымліваецца праграмным забеспячэннем Intel Quartus Prime Pro Edition. |
OpenCL і лагатып OpenCL з'яўляюцца гандлёвымі маркамі Apple Inc., якія выкарыстоўваюцца з дазволу Khronos.
РЭЗЮМЭ ХАРАКТАРЫСТЫК ПРАГРАМНАГА ЗАБЕСПЯЧЭННЯ INTEL QUARTUS PRIME DESIGN
Планіроўшчык інтэрфейсу | Дазваляе хутка ствараць дызайн уводу-вываду з дапамогай праверкі законнасці ў рэальным часе. |
Планавальнік шпілек | Палягчае працэс прызначэння і кіравання прызначэннем кантактаў для канструкцый з высокай шчыльнасцю і вялікай колькасцю кантактаў. |
Канструктар платформы | Паскарае распрацоўку сістэмы за кошт інтэграцыі IP-функцый і падсістэм (сукупнасці IP-функцый) з выкарыстаннем іерархічнага падыходу і высокапрадукцыйнага ўзаемасувязі на аснове архітэктуры сеткі на чыпе. |
Гатовыя ядра IP | Дазваляе пабудаваць праект на ўзроўні сістэмы з выкарыстаннем ядраў IP ад Intel і іншых IP-партнёраў Intel. |
Сінтэз | Забяспечвае пашыраную моўную падтрымку для System Verilog і VHDL 2008. |
Падтрымка сцэнарыяў | Падтрымлівае працу ў камандным радку і сцэнары Tcl. |
Паступовая аптымізацыя | Прапануе больш хуткую метадалогію для канвергенцыі для падпісання дызайну. Традыцыйны мантажнік сtage дзеліцца на больш дробныя stages для большага кантролю над патокам праектавання. |
Частковая рэканфігурацыя | Стварае фізічную вобласць на FPGA, якую можна пераканфігураваць для выканання розных функцый. Сінтэз, размяшчэнне, маршрут, час закрыцця і генерацыя бітавых патокаў канфігурацыі для функцый, рэалізаваных у рэгіёне. |
Патокі праектавання на аснове блокаў | Забяспечвае гібкасць паўторнага выкарыстання закрытых па часе модуляў або блокаў дызайну ў розных праектах і групах. |
Архітэктура Intel® HyperflexTM FPGA | Забяспечвае павышаную прадукцыйнасць ядра і энергаэфектыўнасць для прылад Intel Agilex і Intel Stratix 10. |
Фізічны сінтэз | Выкарыстоўвае веды аб канструкцыі размяшчэння слупоў і затрымкі маршрутызацыі для павышэння прадукцыйнасці. |
Даследчык прасторы дызайну (DSE) | Павышае прадукцыйнасць шляхам аўтаматычнага перабору камбінацый налад Intel Quartus Prime Software для пошуку аптымальных вынікаў. |
Шырокае перакрыжаванае зандаванне | Забяспечвае падтрымку для перакрыжаванага зандзіравання паміж інструментамі праверкі і крыніцай дызайну files. |
Дарадцы па аптымізацыі | Дае рэкамендацыі па канструкцыі для паляпшэння прадукцыйнасці, выкарыстання рэсурсаў і спажывання энергіі. |
Планавальнік чыпаў | Скарачае час праверкі, захоўваючы час закрыцця, дазваляючы ўносіць невялікія змены ў дызайн пасля размяшчэння і маршрутызацыі за лічаныя хвіліны. |
Аналізатар часу | Забяспечвае ўласную падтрымку Synopsys Design Constraint (SDC) і дазваляе ствараць, кіраваць і аналізаваць складаныя абмежаванні часу і хутка выконваць пашыраную праверку часу. |
Лагічны аналізатар Signal Tap | Падтрымлівае большасць каналаў, самыя высокія тактавыя частоты, самыя вялікія sample глыбіні, а таксама самыя пашыраныя магчымасці запуску, даступныя ва ўбудаваным лагічным аналізатары. |
Сістэмная кансоль | Дазваляе лёгка адладжваць вашу FPGA ў рэжыме рэальнага часу з дапамогай транзакцый чытання і запісу. Гэта таксама дазваляе хутка стварыць графічны інтэрфейс для кантролю і адпраўкі дадзеных у вашу FPGA. |
аналізатар магутнасці | Дазваляе дакладна аналізаваць і аптымізаваць як дынамічнае, так і статычнае энергаспажыванне. |
Памочнік па дызайне | Інструмент праверкі правілаў праектавання, які дазваляе хутчэй дасягнуць закрыцця дызайну за кошт скарачэння колькасці неабходных ітэрацый і ўключэння больш хуткіх ітэрацый з мэтанакіраванымі ўказаннямі, якія прадастаўляюцца інструментам на розных этапахtages кампіляцыі. |
Фрактальны сінтэз | Дазваляе праграмнаму забеспячэнню Intel Quartus Prime эфектыўна ўпакоўваць арыфметычныя аперацыі ў лагічныя рэсурсы FPGA, што прыводзіць да значнага павышэння прадукцыйнасці. |
Партнёры EDA | Прапануе падтрымку праграмнага забеспячэння EDA для сінтэзу, функцыянальнага і часовага мадэлявання, статычнага аналізу часу, мадэлявання на ўзроўні платы, аналізу цэласнасці сігналу і фармальнай праверкі. Каб убачыць поўны спіс партнёраў, наведайце |
Крокі для пачатку
- крок 1: Спампуйце бясплатнае праграмнае забеспячэнне Intel Quartus Prime Lite Edition па адрасе www.intel.com/quartus
- крок 2: Зарыентуйцеся з дапамогай інтэрактыўнага падручніка па праграмным забеспячэнні Intel Quartus Prime Пасля ўстаноўкі адкрыйце інтэрактыўны падручнік на экране прывітання.
- крок 3: Запісацца на навучанне па адрасе www.intel.com/fpgatraining
© Карпарацыя Intel. Intel, лагатып Intel і іншыя знакі Intel з'яўляюцца гандлёвымі маркамі карпарацыі Intel або яе даччыных кампаній. Іншыя назвы і брэнды могуць быць заяўлены як уласнасць іншых.
Дакументы / Рэсурсы
![]() |
Праграмнае забеспячэнне для дызайну Intel Quartus Prime [pdfКіраўніцтва карыстальніка Праграмнае забеспячэнне Quartus Prime Design, праграмнае забеспячэнне Prime Design, праграмнае забеспячэнне дызайну, праграмнае забеспячэнне |