英特尔 Quartus Prime 设计软件

介绍
英特尔® Quartus® Prime 软件在 FPGA、CPLD 和 SoC 设计的性能和生产力方面具有革命性意义,提供了将您的概念转化为现实的快速途径。 英特尔 Quartus Prime 软件还支持许多用于综合、静态时序分析、板级仿真、信号完整性分析和形式验证的第三方工具。
| 英特尔 石英 主要的 设计 软件 | 可用性 | ||||
| 赞成 版
($) |
标准 版
($) |
精简版 版
(自由) |
|||
| 设备支持 | Intel® Agilex™ 系列 | P | |||
| 英特尔® Stratix® 系列 | 四、五 | P | |||
| 10 | P | ||||
| 英特尔® Arria® 系列 | II | P1 | |||
| 二、五 | P | ||||
| 10 | P | P | |||
| 英特尔® Cyclone® 系列 | 四、五 | P | P | ||
| 10 LP | P | P | |||
| 10 GX | P2 | ||||
| 英特尔® MAX® 系列 | 二、五、10 | P | P | ||
| 设计流程 | 部分重构 | P | P3 | ||
| 基于块的设计 | P | ||||
| 增量优化 | P | ||||
| 设计进入/规划 | IP 基础套件 |
P |
P |
可供购买 | |
| 英特尔® HLS 编译器 | P | P | P | ||
| 平台设计器(标准) | P | P | |||
| 平台设计师(专业版) | P | ||||
| 设计分区规划器 | P | P | |||
| 芯片规划器 | P | P | P | ||
| 界面规划器 | P | ||||
| 逻辑锁区域 | P | P | |||
| 硬件描述语言 | P | P | P | ||
| Verilog | P | P | P | ||
| 系统Verilog | P | P4 | P4 | ||
| VHDL-2008 | P | P4 | |||
| 功能模拟 | Questa*-英特尔® FPGA 入门版软件 | P | P | P | |
| Questa*-英特尔® FPGA 版软件 | P5 | P5 | 第 65 页 | ||
| 汇编
(综合与布局布线) |
Fitter(布局布线) | P | P | P | |
| 提前安置 | P | ||||
| 注册重定时 | P | P | |||
| 分形综合 | P | ||||
| 多处理器支持 | P | P | |||
| 时序和功率验证 | 时序分析仪 | P | P | P | |
| 设计空间探索者 II | P | P | P | ||
| 功率分析仪 | P | P | P | ||
| 功率和热量计算器 | P6 | ||||
| 在系统调试 | 信号抽头逻辑分析仪 | P | P | P | |
| 收发器工具包 | P | P | |||
| 英特尔高级链路分析器 | P | P | |||
| 操作系统 (OS) 支持 | Windows/Linux 64 位支持 | P | P | P | |
| 价格 | 固定买入 – 3,995 美元
浮点数——4,995 美元 |
固定买入 – 2,995 美元
浮点数——3,995 美元 |
自由的 | ||
| 下载 | 立即下载 | 立即下载 | 立即下载 | ||
笔记
- 唯一支持的 Arria II FPGA 是 EP2AGX45 器件。
- Pro Edition 软件免费提供 Intel Cyclone 10 GX 设备支持。
- 仅适用于 Cyclone V 和 Stratix V 器件,需要部分重新配置许可证。
- 有限的语言支持。
- 需要额外的许可证。
- 集成在英特尔 Quartus Prime 软件中,可作为独立工具使用。 仅支持 Intel Agilex 和 Intel Stratix 10 设备。
其他开发工具
| 面向 OpenCLTM 的英特尔® FPGA SDK | •不需要额外的许可证。 •支持Intel Quartus Prime Pro/Standard Edition 软件。 •软件安装 file 包括英特尔 Quartus Prime 专业版/标准版软件和 OpenCL 软件。 |
| 英特尔 HLS 编译器 | •无需额外的许可证。 • 现在可以单独下载。 • 支持Intel Quartus Prime Pro Edition 软件。 |
| 面向英特尔® FPGA 的 DSP Builder | •需要额外的许可证。 • 面向英特尔 FPGA 的 DSP Builder(仅限 Advanced Blockset)受面向英特尔 Agilex、英特尔 Stratix 10、英特尔 Arria 10 和英特尔 Cyclone 10 GX 设备的英特尔 Quartus Prime 专业版软件的支持。 |
|
Nios® II 嵌入式设计套件 |
•不需要额外的许可证。 •支持所有版本的Intel Quartus Prime 软件。 •包括Nios II 软件开发工具和库。 |
| 英特尔® SoC FPGA 嵌入式开发套件 (SoC EDS) | • 需要用于英特尔® SoC FPGA 的 Arm* Development Studio(用于英特尔® SoC FPGA 的 Arm* DS)的额外许可。 • Intel Quartus Prime 精简版/标准版软件支持SoC EDS 标准版,Intel Quartus Prime 专业版软件支持SoC EDS 专业版。 |
OpenCL 和 OpenCL 标志是 Apple Inc. 的商标,经 Khronos 许可使用。
英特尔 QUARTUS PRIME 设计软件特性总结
| 界面规划器 | 使您能够使用实时合法性检查快速创建 I/O 设计。 |
| 引脚规划器 | 简化为高密度和高引脚数设计分配和管理引脚分配的过程。 |
| 平台设计师 | 通过使用分层方法和基于片上网络架构的高性能互连来集成 IP 功能和子系统(IP 功能的集合),从而加速系统开发。 |
| 现成的 IP 内核 | 允许您使用来自英特尔和英特尔第三方 IP 合作伙伴的 IP 内核构建您的系统级设计。 |
| 合成 | 为 System Verilog 和 VHDL 2008 提供扩展语言支持。 |
| 脚本支持 | 支持命令行操作和 Tcl 脚本。 |
| 增量优化 | 提供更快的方法来收敛到设计签核。 传统钳工tage被分成更细的stages 以更好地控制设计流程。 |
| 部分重构 | 在 FPGA 上创建一个可以重新配置以执行不同功能的物理区域。 综合、布局、布线、收敛时序,并为该区域中实现的功能生成配置比特流。 |
| 基于模块的设计流程 | 提供跨项目和团队重用时序收敛模块或设计块的灵活性。 |
| 英特尔® Hyperflex™ FPGA 架构 | 为 Intel Agilex 和 Intel Stratix 10 设备提供更高的核心性能和能效。 |
| 物理综合 | 使用设计的后期布局和布线延迟知识来提高性能。 |
| 设计空间探索器 (DSE) | 通过自动迭代英特尔 Quartus Prime 软件设置的组合来提高性能,以找到最佳结果。 |
| 广泛的交叉探测 | 为验证工具和设计源代码之间的交叉探测提供支持 files. |
| 优化顾问 | 提供特定于设计的建议以提高性能、资源使用和功耗。 |
| 芯片规划器 | 通过在几分钟内实现小的布局后布线设计更改,减少验证时间,同时保持时序收敛。 |
| 时序分析仪 | 提供本地 Synopsys 设计约束 (SDC) 支持,允许您创建、管理和分析复杂的时序约束并快速执行高级时序验证。 |
| Signal Tap 逻辑分析仪 | 支持最多通道数、最快时钟速度、最大samp文件深度,以及嵌入式逻辑分析仪中可用的最先进的触发功能。 |
| 系统控制台 | 使您能够使用读写事务轻松地实时调试 FPGA。 它还使您能够快速创建 GUI 以帮助监控数据并将数据发送到 FPGA。 |
| 功率分析仪 | 使您能够准确地分析和优化动态和静态功耗。 |
| 设计助理 | 一种设计规则检查工具,通过减少所需的迭代次数并通过该工具在不同阶段提供的有针对性的指导来实现更快的迭代,从而使您能够更快地实现设计收敛tages 的编译。 |
| 分形综合 | 使英特尔 Quartus Prime 软件能够有效地将算术运算打包到 FPGA 的逻辑资源中,从而显着提高性能。 |
| EDA合作伙伴 | 为综合、功能和时序仿真、静态时序分析、板级仿真、信号完整性分析和形式验证提供 EDA 软件支持。 要查看完整的合作伙伴列表,请访问 |
入门步骤
- 步骤 1: 下载免费的英特尔 Quartus Prime 精简版软件,网址为 www.intel.com/quartus
- 步骤 2: 了解英特尔 Quartus Prime 软件交互式教程 安装后,在欢迎屏幕上打开交互式教程。
- 步骤 3: 报名参加培训 www.intel.com/fpgatraining
© 英特尔公司。 英特尔、英特尔徽标和其他英特尔标志是英特尔公司或其子公司的商标。 其他名称和品牌可能会被视为他人的财产。
文件/资源
![]() |
英特尔 Quartus Prime 设计软件 [pdf] 用户指南 Quartus Prime 设计软件、Prime 设计软件、设计软件、软件 |





