Intel-LOGO

កម្មវិធីរចនា Intel Quartus Prime

intel-Quartus-Prime-Design-Software-PRO

ការណែនាំ

កម្មវិធី Intel® Quartus® Prime មានលក្ខណៈបដិវត្តន៍ក្នុងការអនុវត្ត និងផលិតភាពសម្រាប់ការរចនា FPGA, CPLD និង SoC ដោយផ្តល់នូវផ្លូវលឿនដើម្បីបំប្លែងគំនិតរបស់អ្នកទៅជាការពិត។ កម្មវិធី Intel Quartus Prime ក៏គាំទ្រឧបករណ៍ភាគីទីបីជាច្រើនសម្រាប់ការសំយោគ ការវិភាគពេលវេលាឋិតិវន្ត ការក្លែងធ្វើកម្រិតក្តារ ការវិភាគភាពត្រឹមត្រូវនៃសញ្ញា និងការផ្ទៀងផ្ទាត់ជាផ្លូវការ។

INTEL QUARTUS នាយករដ្ឋមន្ត្រី រចនា សូហ្វវែរ ភាពអាចរកបាន
ប្រូ បោះពុម្ព

($)

ស្តង់ដារ បោះពុម្ព

($)

LITE បោះពុម្ព

(ឥតគិតថ្លៃ)

ការគាំទ្រឧបករណ៍ ស៊េរី Intel® Agilex™ P
ស៊េរី Intel® Stratix® IV, V P
10 P
ស៊េរី Intel® Arria® II P1
II, V P
10 P P
ស៊េរី Intel® Cyclone® IV, V P P
10 LP P P
10 GX P2
ស៊េរី Intel® MAX® II, V, ១០ P P
លំហូររចនា ការកំណត់រចនាសម្ព័ន្ធឡើងវិញដោយផ្នែក P P3
ការរចនាផ្អែកលើប្លុក P
បង្កើនប្រសិទ្ធភាព P
ធាតុរចនា / ការធ្វើផែនការ ឈុតមូលដ្ឋាន IP  

P

 

P

អាចរកបានសម្រាប់ការទិញ
Intel® HLS Compiler P P P
អ្នករចនាវេទិកា (ស្តង់ដារ) P P
អ្នករចនាវេទិកា (Pro) P
ប្លង់ភាគថាសរចនា P P
Chip Planner P P P
អ្នករៀបចំផែនការចំណុចប្រទាក់ P
តំបន់ Logic Lock P P
VHDL P P P
Verilog P P P
ប្រព័ន្ធVerilog P P4 P4
VHDL-2008 P P4
ការក្លែងធ្វើមុខងារ កម្មវិធី Questa*-Intel® FPGA Starter Edition P P P
កម្មវិធី Questa*-Intel® FPGA Edition P5 P5 ទំ ៦៥
ការចងក្រង

(សំយោគ និងទីកន្លែង និងផ្លូវ)

Fitter (ទីកន្លែង និងផ្លូវ) P P P
ទីតាំងដំបូង P
ចុះឈ្មោះចូលនិវត្តន៍ P P
ការសំយោគប្រភាគ P
ការគាំទ្រពហុដំណើរការ P P
ការផ្ទៀងផ្ទាត់ពេលវេលា និងថាមពល ឧបករណ៍វិភាគពេលវេលា P P P
រចនា Space Explorer II P P P
ឧបករណ៍វិភាគថាមពល P P P
ម៉ាស៊ីនគិតលេខថាមពល និងកម្តៅ P6
បំបាត់កំហុសក្នុងប្រព័ន្ធ Signal Tap Logic Analyzer P P P
កញ្ចប់ឧបករណ៍បញ្ជូន P P
Intel Advanced Link Analyzer P P
ប្រព័ន្ធប្រតិបត្តិការ (OS) គាំទ្រ ការគាំទ្រវីនដូ / លីនុច 64 ប៊ីត P P P
តម្លៃ ទិញថេរ - 3,995 ដុល្លារ

អណ្តែត - ៤,៩៩៥ ដុល្លារ

ទិញថេរ - 2,995 ដុល្លារ

អណ្តែត - ៤,៩៩៥ ដុល្លារ

ឥតគិតថ្លៃ
ទាញយក ទាញយកឥឡូវនេះ ទាញយកឥឡូវនេះ ទាញយកឥឡូវនេះ

កំណត់ចំណាំ

  1. Arria II FPGA តែមួយគត់ដែលត្រូវបានគាំទ្រគឺឧបករណ៍ EP2AGX45 ។
  2. ការគាំទ្រឧបករណ៍ Intel Cyclone 10 GX គឺអាចរកបានដោយឥតគិតថ្លៃនៅក្នុងកម្មវិធី Pro Edition ។
  3. អាចប្រើបានសម្រាប់ឧបករណ៍ Cyclone V និង Stratix V តែប៉ុណ្ណោះ ហើយទាមទារអាជ្ញាប័ណ្ណកំណត់រចនាសម្ព័ន្ធឡើងវិញដោយផ្នែក។
  4. ការគាំទ្រភាសាមានកំណត់។
  5. ទាមទារអាជ្ញាប័ណ្ណបន្ថែម។
  6. រួមបញ្ចូលនៅក្នុងកម្មវិធី Intel Quartus Prime និងអាចប្រើបានជាឧបករណ៍ឯករាជ្យ។ គាំទ្រតែឧបករណ៍ Intel Agilex និង Intel Stratix 10 ប៉ុណ្ណោះ។

ឧបករណ៍អភិវឌ្ឍន៍បន្ថែម

 Intel® FPGA SDK សម្រាប់ OpenCLTM • គ្មានអាជ្ញាប័ណ្ណបន្ថែមត្រូវបានទាមទារ។
•គាំទ្រជាមួយកម្មវិធី Intel Quartus Prime Pro/Standard Edition Software។
•ការដំឡើងកម្មវិធី file រួមបញ្ចូលកម្មវិធី Intel Quartus Prime Pro/Standard Edition Software និងកម្មវិធី OpenCL ។
 Intel HLS Compiler •មិនត្រូវការអាជ្ញាប័ណ្ណបន្ថែមទេ។
• ឥឡូវនេះអាចទាញយកបានដោយឡែក។
• គាំទ្រជាមួយកម្មវិធី Intel Quartus Prime Pro Edition ។
 DSP Builder សម្រាប់ Intel® FPGAs • ទាមទារអាជ្ញាប័ណ្ណបន្ថែម។
•DSP Builder សម្រាប់ Intel FPGAs (Advanced Blockset only) ត្រូវបានគាំទ្រជាមួយនឹង Intel Quartus Prime Pro Edition Software for Intel Agilex, Intel Stratix 10, Intel Arria 10, និង Intel Cyclone 10 GX ។
 

ឈុតរចនាបង្កប់ Nios® II

• គ្មានអាជ្ញាប័ណ្ណបន្ថែមត្រូវបានទាមទារ។
•គាំទ្រជាមួយគ្រប់ជំនាន់នៃកម្មវិធី Intel Quartus Prime ។
•រួមបញ្ចូលឧបករណ៍អភិវឌ្ឍន៍កម្មវិធី Nios II និងបណ្ណាល័យ។
Intel® SoC FPGA Embedded Development Suite (SoC EDS) • ទាមទារអាជ្ញាប័ណ្ណបន្ថែមសម្រាប់ Arm* Development Studio សម្រាប់ Intel® SoC FPGA (Arm* DS for Intel® SoC FPGA)។
• SoC EDS Standard Edition ត្រូវបានគាំទ្រជាមួយនឹងកម្មវិធី Intel Quartus Prime Lite/Standard Edition Software ហើយ SoC EDS Pro Edition ត្រូវបានគាំទ្រជាមួយនឹងកម្មវិធី Intel Quartus Prime Pro Edition ។

OpenCL និងនិមិត្តសញ្ញា OpenCL គឺជាពាណិជ្ជសញ្ញារបស់ក្រុមហ៊ុន Apple Inc. ដែលត្រូវបានប្រើប្រាស់ដោយការអនុញ្ញាតដោយ Khronos ។

លក្ខណៈ​ពិសេស​នៃ​កម្មវិធី​រចនា INTEL QUARTUS PRIME DESIGN

អ្នករៀបចំផែនការចំណុចប្រទាក់ អនុញ្ញាតឱ្យអ្នកបង្កើតការរចនា I/O របស់អ្នកបានយ៉ាងឆាប់រហ័សដោយប្រើការត្រួតពិនិត្យភាពស្របច្បាប់តាមពេលវេលាជាក់ស្តែង។
ខ្ទាស់អ្នកធ្វើផែនការ សម្រួលដល់ដំណើរការនៃការចាត់តាំង និងគ្រប់គ្រងការចាត់តាំងម្ជុលសម្រាប់ការរចនាដែលមានដង់ស៊ីតេខ្ពស់ និងចំនួនម្ជុលខ្ពស់។
អ្នករចនាវេទិកា ពន្លឿនការអភិវឌ្ឍន៍ប្រព័ន្ធដោយការរួមបញ្ចូលមុខងារ IP និងប្រព័ន្ធរង (ការប្រមូលមុខងារ IP) ដោយប្រើវិធីសាស្រ្តឋានានុក្រម និងការតភ្ជាប់អន្តរដំណើរការខ្ពស់ដោយផ្អែកលើស្ថាបត្យកម្មបណ្តាញនៅលើបន្ទះឈីប។
ស្នូល IP ក្រៅធ្នើ អនុញ្ញាតឱ្យអ្នកបង្កើតការរចនាកម្រិតប្រព័ន្ធរបស់អ្នកដោយប្រើស្នូល IP ពី Intel និងពីដៃគូ IP ភាគីទីបីរបស់ Intel ។
សំយោគ ផ្តល់ការគាំទ្រភាសាដែលបានពង្រីកសម្រាប់ System Verilog និង VHDL 2008។
ការគាំទ្រស្គ្រីប គាំទ្រប្រតិបត្តិការបន្ទាត់ពាក្យបញ្ជា និងស្គ្រីប Tcl ។
បង្កើនប្រសិទ្ធភាព ផ្តល់នូវវិធីសាស្រ្តលឿនជាងមុនដើម្បីបង្រួបបង្រួមដើម្បីរចនាការចុះហត្ថលេខាបិទ។ អ្នកហាត់សមបែបបុរាណ សtage ត្រូវបានបែងចែកទៅជា stages សម្រាប់ការគ្រប់គ្រងបន្ថែមទៀតលើលំហូរនៃការរចនា។
ការកំណត់រចនាសម្ព័ន្ធឡើងវិញដោយផ្នែក បង្កើតតំបន់រូបវន្តនៅលើ FPGA ដែលអាចត្រូវបានកំណត់រចនាសម្ព័ន្ធឡើងវិញដើម្បីប្រតិបត្តិមុខងារផ្សេងៗ។ សំយោគ ទីកន្លែង ផ្លូវ ពេលវេលាបិទ និងបង្កើតការកំណត់រចនាសម្ព័ន្ធ bitstreams សម្រាប់មុខងារដែលបានអនុវត្តនៅក្នុងតំបន់។
លំហូរការរចនាផ្អែកលើប្លុក ផ្តល់នូវភាពបត់បែននៃការប្រើប្រាស់ឡើងវិញនូវម៉ូឌុលដែលបានបិទតាមពេលវេលា ឬប្លុករចនានៅទូទាំងគម្រោង និងក្រុម។
ស្ថាបត្យកម្ម Intel® HyperflexTM FPGA ផ្តល់នូវការបង្កើនដំណើរការស្នូល និងប្រសិទ្ធភាពថាមពលសម្រាប់ឧបករណ៍ Intel Agilex និង Intel Stratix 10 ។
ការសំយោគរូបវិទ្យា ប្រើ​ការ​ដាក់​ប្រកាស និង​ការ​ពន្យារ​ការ​កំណត់​ផ្លូវ​ដែល​ដឹង​អំពី​ការ​រចនា​ដើម្បី​ធ្វើ​ឱ្យ​ប្រសើរ​ឡើង​នូវ​ការ​អនុវត្ត។
ឌីហ្សាញ អ្នករុករកអវកាស (DSE) បង្កើនការអនុវត្តដោយការធ្វើឡើងវិញដោយស្វ័យប្រវត្តិតាមរយៈការរួមបញ្ចូលគ្នានៃការកំណត់កម្មវិធី Intel Quartus Prime ដើម្បីស្វែងរកលទ្ធផលល្អបំផុត។
ការស៊ើបអង្កេតឆ្លងកាត់យ៉ាងទូលំទូលាយ ផ្តល់ការគាំទ្រសម្រាប់ការស៊ើបអង្កេតឆ្លងរវាងឧបករណ៍ផ្ទៀងផ្ទាត់ និងប្រភពនៃការរចនា files.
ទីប្រឹក្សាបង្កើនប្រសិទ្ធភាព ផ្តល់ការណែនាំអំពីការរចនាជាក់លាក់ ដើម្បីកែលម្អការអនុវត្ត ការប្រើប្រាស់ធនធាន និងការប្រើប្រាស់ថាមពល។
បន្ទះសៀគ្វី កាត់បន្ថយពេលវេលាផ្ទៀងផ្ទាត់ ខណៈពេលដែលរក្សាការបិទពេលវេលាដោយបើកដំណើរការការផ្លាស់ប្តូរការរចនាតូច ការដាក់ និងកំណត់ផ្លូវដែលត្រូវបានអនុវត្តក្នុងរយៈពេលប៉ុន្មាននាទី។
ឧបករណ៍វិភាគពេលវេលា ផ្តល់ការគាំទ្រ Synopsys Design Constraint (SDC) ដើម និងអនុញ្ញាតឱ្យអ្នកបង្កើត គ្រប់គ្រង និងវិភាគការកំណត់ពេលវេលាដ៏ស្មុគស្មាញ និងធ្វើការផ្ទៀងផ្ទាត់ពេលវេលាកម្រិតខ្ពស់បានយ៉ាងឆាប់រហ័ស។
Signal Tap ឧបករណ៍វិភាគតក្កវិជ្ជា គាំទ្រឆានែលច្រើនបំផុត ល្បឿននាឡិកាលឿនបំផុត s ធំបំផុតample ជម្រៅ និងសមត្ថភាពកេះកម្រិតខ្ពស់បំផុតដែលមាននៅក្នុងឧបករណ៍វិភាគតក្កវិជ្ជាដែលបានបង្កប់។
កុងសូលប្រព័ន្ធ អនុញ្ញាតឱ្យអ្នកបំបាត់កំហុស FPGA របស់អ្នកយ៉ាងងាយស្រួលក្នុងពេលជាក់ស្តែងដោយប្រើអាន និងសរសេរប្រតិបត្តិការ។ វាក៏អាចឱ្យអ្នកបង្កើត GUI យ៉ាងឆាប់រហ័ស ដើម្បីជួយត្រួតពិនិត្យ និងបញ្ជូនទិន្នន័យទៅក្នុង FPGA របស់អ្នក។
ឧបករណ៍វិភាគថាមពល អនុញ្ញាតឱ្យអ្នកវិភាគ និងបង្កើនប្រសិទ្ធភាពការប្រើប្រាស់ថាមពលថាមវន្ត និងឋិតិវន្តបានត្រឹមត្រូវ។
ជំនួយការរចនា ឧបករណ៍ត្រួតពិនិត្យច្បាប់នៃការរចនាដែលអនុញ្ញាតឱ្យអ្នកទទួលបានការរចនាបិទលឿនជាងមុនដោយកាត់បន្ថយចំនួននៃការធ្វើម្តងទៀតដែលត្រូវការ និងដោយការបើកដំណើរការឡើងវិញលឿនជាងមុនជាមួយនឹងការណែនាំគោលដៅដែលផ្តល់ដោយឧបករណ៍នៅផ្នែកផ្សេងៗ។tages នៃការចងក្រង។
ការសំយោគប្រភាគ បើកដំណើរការកម្មវិធី Intel Quartus Prime ដើម្បីវេចខ្ចប់ប្រតិបត្តិការនព្វន្ធប្រកបដោយប្រសិទ្ធភាពនៅក្នុងធនធានតក្កវិជ្ជារបស់ FPGA ដែលបណ្តាលឱ្យមានដំណើរការប្រសើរឡើងគួរឱ្យកត់សម្គាល់។
 ដៃគូ EDA ផ្តល់ការគាំទ្រផ្នែកទន់ EDA សម្រាប់ការសំយោគ ការក្លែងធ្វើមុខងារ និងពេលវេលា ការវិភាគពេលវេលាឋិតិវន្ត ការក្លែងធ្វើកម្រិតក្តារ ការវិភាគភាពត្រឹមត្រូវនៃសញ្ញា និងការផ្ទៀងផ្ទាត់ជាផ្លូវការ។ ដើម្បីមើលបញ្ជីពេញលេញនៃដៃគូ សូមចូលទៅកាន់

www.intel.com/fpgaedapartners ។

ជំហានចាប់ផ្តើម

  1. ជំហានទី 1៖ ទាញយកកម្មវិធី Intel Quartus Prime Lite Edition ដោយឥតគិតថ្លៃនៅ www.intel.com/quartus
  2. ជំហានទី 2៖ តម្រង់ទិសជាមួយការបង្រៀនអន្តរកម្ម Intel Quartus Prime Software បន្ទាប់ពីដំឡើងរួច សូមបើកការបង្រៀនអន្តរកម្មនៅលើអេក្រង់ស្វាគមន៍។
  3. ជំហានទី 3៖ ចុះឈ្មោះចូលរៀននៅ www.intel.com/fpgatraining

© សាជីវកម្ម Intel ។ Intel, និមិត្តសញ្ញា Intel និងសញ្ញា Intel ផ្សេងទៀតគឺជាពាណិជ្ជសញ្ញារបស់ Intel Corporation ឬក្រុមហ៊ុនបុត្រសម្ព័ន្ធរបស់ខ្លួន។ ឈ្មោះ និងម៉ាកផ្សេងទៀតអាចត្រូវបានអះអាងថាជាកម្មសិទ្ធិរបស់អ្នកដទៃ។

ឯកសារ/ធនធាន

កម្មវិធីរចនា Intel Quartus Prime [pdf] ការណែនាំអ្នកប្រើប្រាស់
Quartus Prime Design Software, Prime Design Software, Design Software, Software

ឯកសារយោង

ទុកមតិយោបល់

អាសយដ្ឋានអ៊ីមែលរបស់អ្នកនឹងមិនត្រូវបានផ្សព្វផ្សាយទេ។ វាលដែលត្រូវការត្រូវបានសម្គាល់ *