Software de deseño intel Quartus Prime

INTRODUCIÓN
O software Intel® Quartus® Prime é revolucionario en rendemento e produtividade para os deseños de FPGA, CPLD e SoC, proporcionando un camiño rápido para converter o teu concepto en realidade. O software Intel Quartus Prime tamén admite moitas ferramentas de terceiros para a síntese, a análise de temporización estática, a simulación a nivel de placa, a análise da integridade do sinal e a verificación formal.
| INTEL CUARTO PRIME DESEÑO SOFTWARE | DISPONIBILIDADE | ||||
| PRO EDICIÓN
($) |
ESTÁNDAR EDICIÓN
($) |
LITE EDICIÓN
(GRATUITO) |
|||
| Soporte de dispositivos | Serie Intel® Agilex™ | P | |||
| Serie Intel® Stratix® | IV, V | P | |||
| 10 | P | ||||
| Serie Intel® Arria® | II | P1 | |||
| II, V | P | ||||
| 10 | P | P | |||
| Serie Intel® Cyclone® | IV, V | P | P | ||
| 10 LP | P | P | |||
| 10 GX | P2 | ||||
| Serie Intel® MAX® | II, V, 10 | P | P | ||
| Fluxo de deseño | Reconfiguración parcial | P | P3 | ||
| Deseño baseado en bloques | P | ||||
| Optimización incremental | P | ||||
| Entrada de deseño/Planificación | IP Base Suite |
P |
P |
Dispoñible para compra | |
| Compilador Intel® HLS | P | P | P | ||
| Deseñador de plataformas (estándar) | P | P | |||
| Deseñador de plataformas (Pro) | P | ||||
| Deseño planificador de particións | P | P | |||
| Chip Planner | P | P | P | ||
| Planificador de interfaces | P | ||||
| Rexións de bloqueo lóxico | P | P | |||
| VHDL | P | P | P | ||
| Verilog | P | P | P | ||
| SystemVerilog | P | P4 | P4 | ||
| VHDL-2008 | P | P4 | |||
| Simulación funcional | Software Questa*-Intel® FPGA Starter Edition | P | P | P | |
| Software Questa*-Intel® FPGA Edition | P5 | P5 | P 65 | ||
| Compilación
(Síntese e Lugar e Ruta) |
Montador (lugar e ruta) | P | P | P | |
| Colocación anticipada | P | ||||
| Rexistro de temporización | P | P | |||
| Síntese fractal | P | ||||
| Soporte multiprocesador | P | P | |||
| Verificación de tempo e potencia | Analizador de temporización | P | P | P | |
| Design Space Explorer II | P | P | P | ||
| Analizador de potencia | P | P | P | ||
| Calculadora de potencia e térmica | P6 | ||||
| Depuración no sistema | Analizador lóxico de sinal Tap | P | P | P | |
| Kit de ferramentas de transceptor | P | P | |||
| Intel Advanced Link Analyzer | P | P | |||
| Soporte de sistema operativo (SO). | Soporte de Windows/Linux 64 bits | P | P | P | |
| Prezo | Comprar fixo - $ 3,995
Flotador - $ 4,995 |
Comprar fixo - $ 2,995
Flotador - $ 3,995 |
Libre | ||
| Descargar | Descarga agora | Descarga agora | Descarga agora | ||
Notas
- O único FPGA Arria II compatible é o dispositivo EP2AGX45.
- O soporte para dispositivos Intel Cyclone 10 GX está dispoñible de xeito gratuíto no software Pro Edition.
- Dispoñible só para dispositivos Cyclone V e Stratix V e require unha licenza de reconfiguración parcial.
- Soporte lingüístico limitado.
- Require unha licenza adicional.
- Integrado no software Intel Quartus Prime e dispoñible como ferramenta autónoma. Só admite dispositivos Intel Agilex e Intel Stratix 10.
FERRAMENTAS ADICIONAIS DE DESENVOLVEMENTO
| Intel® FPGA SDK para OpenCLTM | •Non se precisan licenzas adicionais. •Compatible co software Intel Quartus Prime Pro/Standard Edition. •A instalación do software file inclúe o software Intel Quartus Prime Pro/Standard Edition e o software OpenCL. |
| Compilador Intel HLS | •Non se precisa licenza adicional. • Agora dispoñible como descarga separada. • Compatible co software Intel Quartus Prime Pro Edition. |
| DSP Builder para Intel® FPGA | •Requírense licenzas adicionais. •DSP Builder para Intel FPGA (só Advanced Blockset) é compatible co software Intel Quartus Prime Pro Edition para dispositivos Intel Agilex, Intel Stratix 10, Intel Arria 10 e Intel Cyclone 10 GX. |
|
Nios® II Embedded Design Suite |
•Non se precisan licenzas adicionais. •Compatible con todas as edicións do software Intel Quartus Prime. •Inclúe ferramentas e bibliotecas de desenvolvemento de software Nios II. |
| Intel® SoC FPGA Embedded Development Suite (SoC EDS) | • Require licenzas adicionais para Arm* Development Studio para Intel® SoC FPGA (Arm* DS para Intel® SoC FPGA). • O SoC EDS Standard Edition é compatible co software Intel Quartus Prime Lite/Standard Edition e o SoC EDS Pro Edition é compatible co software Intel Quartus Prime Pro Edition. |
OpenCL e o logotipo de OpenCL son marcas comerciais de Apple Inc. utilizadas con permiso de Khronos.
RESUMO DAS CARACTERÍSTICAS DO SOFTWARE INTEL QUARTUS PRIME DESIGN
| Planificador de interfaces | Permítelle crear rapidamente o seu deseño de E/S mediante comprobacións de legalidade en tempo real. |
| Planificador de pins | Facilita o proceso de asignación e xestión de asignacións de alfinetes para deseños de alta densidade e número de alfinetes. |
| Deseñador de plataformas | Acelera o desenvolvemento do sistema integrando funcións e subsistemas IP (colección de funcións IP) mediante un enfoque xerárquico e unha interconexión de alto rendemento baseada nunha arquitectura de rede nun chip. |
| Núcleos IP estándar | Permítelle construír o seu deseño a nivel de sistema utilizando núcleos IP de Intel e dos socios IP de terceiros de Intel. |
| Síntese | Ofrece compatibilidade lingüística ampliada para System Verilog e VHDL 2008. |
| Soporte de scripting | Admite operacións de liña de comandos e scripts Tcl. |
| Optimización incremental | Ofrece unha metodoloxía máis rápida para converxer no deseño de firma. O montador tradicional stage divídese en s máis finotages para un maior control sobre o fluxo de deseño. |
| Reconfiguración parcial | Crea unha rexión física na FPGA que se pode reconfigurar para executar diferentes funcións. Sintetiza, coloca, encamiña, pecha o tempo e xera fluxos de bits de configuración para as funcións implementadas na rexión. |
| Fluxos de deseño baseados en bloques | Ofrece flexibilidade para reutilizar módulos pechados por tempo ou bloques de deseño en proxectos e equipos. |
| Arquitectura Intel® HyperflexTM FPGA | Ofrece un maior rendemento básico e eficiencia energética para os dispositivos Intel Agilex e Intel Stratix 10. |
| Síntese física | Utiliza o coñecemento do atraso do enrutamento e da colocación posterior dun deseño para mellorar o rendemento. |
| Explorador espacial de deseño (DSE) | Aumenta o rendemento ao iterar automaticamente a través de combinacións de configuracións do software Intel Quartus Prime para atopar resultados óptimos. |
| Extenso sondeo cruzado | Ofrece soporte para probas cruzadas entre ferramentas de verificación e fonte de deseño files. |
| Asesores de optimización | Ofrece consellos específicos sobre o deseño para mellorar o rendemento, o uso de recursos e o consumo de enerxía. |
| Planificador de chips | Reduce o tempo de verificación mantendo o tempo de peche ao permitir que se implementen pequenos cambios de deseño posteriores á colocación e enrutamento en minutos. |
| Analizador de temporización | Ofrece compatibilidade nativa con Synopsys Design Constraint (SDC) e permítelle crear, xestionar e analizar restricións de temporización complexas e realizar rapidamente verificacións de temporización avanzadas. |
| Analizador lóxico Signal Tap | Admite a maioría das canles, as velocidades de reloxo máis rápidas, os s máis grandesampprofundidades de le e as capacidades de disparo máis avanzadas dispoñibles nun analizador lóxico incorporado. |
| Consola do sistema | Permítelle depurar facilmente o seu FPGA en tempo real mediante transaccións de lectura e escritura. Tamén che permite crear rapidamente unha GUI para axudar a supervisar e enviar datos ao teu FPGA. |
| Analizador de potencia | Permítelle analizar e optimizar con precisión o consumo de enerxía estática e dinámica. |
| Asistente de deseño | Unha ferramenta de comprobación de regras de deseño que che permite chegar ao peche do deseño máis rápido reducindo o número de iteracións necesarias e habilitando iteracións máis rápidas coa orientación dirixida pola ferramenta en varios momentos.tages de compilación. |
| Síntese fractal | Permite ao software Intel Quartus Prime empaquetar de forma eficiente as operacións aritméticas nos recursos lóxicos da FPGA, o que resulta nun rendemento significativamente mellorado. |
| Socios EDA | Ofrece soporte de software EDA para síntese, simulación funcional e de temporización, análise de temporización estática, simulación a nivel de placa, análise de integridade do sinal e verificación formal. Para ver unha lista completa de socios, visite |
Pasos de inicio
- Paso 1: Descarga o software gratuíto Intel Quartus Prime Lite Edition en www.intel.com/quartus
- Paso 2: Orientarse co tutorial interactivo de Intel Quartus Prime Software Despois da instalación, abra o tutorial interactivo na pantalla de benvida.
- Paso 3: Apúntate para a formación en www.intel.com/fpgatraining
© Intel Corporation. Intel, o logotipo de Intel e outras marcas de Intel son marcas comerciais de Intel Corporation ou das súas subsidiarias. Outros nomes e marcas pódense reclamar como propiedade doutros.
Documentos/Recursos
![]() |
Software de deseño intel Quartus Prime [pdfGuía do usuario Software de deseño Quartus Prime, Software de deseño Prime, Software de deseño, Software |





