intel ALTERA_CORDIC IP کور
ALTERA_CORDIC IP اصلي کارونکي لارښود
- د ALTERA_CORDIC IP کور څخه کار واخلئ ترڅو د CORDIC الګوریتم سره د ثابت ټکي دندو یو سیټ پلي کړئ.
- د ALTERA_CORDIC IP اصلي ځانګړتیاوې په 3 پاڼه کې
- د DSP IP کور وسیلې کورنۍ ملاتړ په 3 پاڼه کې
- ALTERA_CORDIC IP اصلي فعالیت توضیحات په 4 مخ کې
- ALTERA_CORDIC د IP اصلي پیرامیټونه په 7 پاڼه کې
- ALTERA_CORDIC IP اصلي سیګنالونه په 9 پاڼه کې
د ALTERA_CORDIC IP اصلي ځانګړتیاوې
- د ثابت ټکي پلي کولو ملاتړ کوي.
- د ځنډ او فریکونسۍ چلول شوي IP کور دواړه ملاتړ کوي.
- د VHDL او Verilog HDL کوډ تولید دواړه ملاتړ کوي.
- په بشپړ ډول نه جوړ شوي تطبیقات تولیدوي.
- په محصول کې د دوه نږدې نمایندګیو وړ شمیرو څخه یو ته په وفادارۍ سره ګردي پایلې تولیدوي.
د DSP IP کور وسیلې کورنۍ ملاتړ
انټیل د Intel FPGA IP کور لپاره د لاندې وسیلې ملاتړ کچې وړاندیز کوي:
- مخکینۍ ملاتړ — د IP کور د دې وسیلې کورنۍ لپاره د سمولو او تالیف لپاره شتون لري. د FPGA پروګرامونه file (.pof) ملاتړ د Quartus Prime Pro Stratix 10 Edition Beta سافټویر لپاره شتون نلري او لکه څنګه چې د IP وخت بندول نشي تضمین کیدی. د وخت په ماډلونو کې د ځنډ لومړني انجینري اټکلونه شامل دي چې د ترتیب وروسته لومړني معلوماتو پراساس دي. د وخت ماډلونه د بدلون تابع دي ځکه چې د سیلیکون ازموینې د ریښتیني سیلیکون او د وخت ماډلونو ترمینځ اړیکه ښه کوي. تاسو کولی شئ دا IP کور د سیسټم جوړښت او د سرچینو کارولو مطالعاتو لپاره وکاروئ ، سمولیشن ، پینټ آوټ ، د سیسټم ځنډ ارزونه ، د لومړني وخت ارزونې (د پایپ لاین بودیجه کول) ، او د I/O لیږد ستراتیژي (د ډیټا لارې پلنوالی ، د ژور ژوروالی ، د I/O معیارونو تجارتونه ).
- لومړني ملاتړ — انټیل د دې وسیلې کورنۍ لپاره د لومړني وخت ماډلونو سره د IP کور تاییدوي. د IP کور ټولې فعالې اړتیاوې پوره کوي ، مګر ممکن لاهم د وسیلې کورنۍ لپاره د وخت تحلیل لاندې وي. تاسو کولی شئ دا په احتیاط سره د تولید ډیزاینونو کې وکاروئ.
- وروستی ملاتړ — د دې وسیلې کورنۍ لپاره د وروستي مهالویش ماډلونو سره د IP کور انټلیفایډ کوي. د IP کور د وسیلې کورنۍ لپاره ټولې فعالې او د وخت اړتیاوې پوره کوي. تاسو کولی شئ دا د تولید ډیزاینونو کې وکاروئ.
Intel Corporation. ټول حقونه خوندي دي. Intel، د Intel لوگو، او د Intel نورې نښې د Intel Corporation یا د هغې د فرعي شرکتونو سوداګریزې نښې دي. Intel د خپل FPGA او سیمیکمډکټر محصولاتو فعالیت د Intel معیاري تضمین سره سم اوسني مشخصاتو ته تضمینوي، مګر دا حق خوندي کوي چې په هر وخت کې پرته له خبرتیا څخه په هر محصول او خدماتو کې بدلون راولي. Intel هیڅ مسؤلیت یا مسؤلیت په غاړه نه اخلي چې د غوښتنلیک یا د کوم معلوماتو، محصول، یا خدماتو کارولو څخه رامینځته کیږي چې دلته تشریح شوي پرته له دې چې د Intel لخوا په لیکلي ډول موافقه شوې وي. د انټیل پیرودونکو ته مشوره ورکول کیږي چې د وسیلې ځانګړتیاو وروستۍ نسخه ترلاسه کړي مخکې لدې چې په کوم خپاره شوي معلوماتو تکیه وکړي او د محصولاتو یا خدماتو لپاره امر کولو دمخه. * نور نومونه او نښې ممکن د نورو ملکیت په توګه ادعا شي.
د DSP IP کور وسیلې کورنۍ ملاتړ
د وسیلې کورنۍ | ملاتړ |
Arria® II GX | وروستی |
ارریا II GZ | وروستی |
ارریا وی | وروستی |
Intel® Arria 10 | وروستی |
سایکلون® IV | وروستی |
طوفان وی | وروستی |
Intel MAX® 10 FPGA | وروستی |
Stratix® IV GT | وروستی |
Stratix IV GX/E | وروستی |
Stratix V | وروستی |
Intel Stratix 10 | پرمختگ |
د نورو وسایلو کورنۍ | نه ملاتړ |
د ALTERA_CORDIC IP اصلي فعالیت توضیحات
- SinCos فنکشن په 4 پاڼه کې
- Atan2 فعالیت په 5 پاڼه کې
- د ویکتور ژباړې فنکشن په 5 پاڼه کې
- په 6 مخ کې د ویکتور روټیټ فعالیت
د SinCos فعالیت
د زاویه ساین او کوزین محاسبه کوي.
د SinCos فعالیت
ALTERA_CORDIC IP اصلي کارونکي لارښود 683808 | 2017.05.08
فنکشن د دوه تشکیلاتو ملاتړ کوي ، د نښه نښه پورې اړه لري:
- که a لاسلیک شوی وي، اجازه ورکړل شوې د ننوتلو حد [-π,+π] دی او د ساین او کوزین لپاره د محصول حد ∈ [−1,1] دی.
- که یو لاسلیک شوی نه وي، د IP کور ان پټ [0,+π/2] ته محدودوي او د محصول حد [0,1] ته محدودوي.
Atan2 فعالیت
atan2(y,x) فنکشن له y او x څخه حسابوي.
Atan2 فعالیت
- که x او y لاسلیک شي، د IP کور د ثابت ټکي فارمیټونو څخه د ان پټ رینج ټاکي.
- د محصول حد [-π,+π] دی.
د ویکتور ژباړې فنکشن
د ویکتور ژباړې فنکشن د atan2 فنکشن توسیع دی. دا د ننوت ویکتور شدت او زاویه a=atan2(y,x) تولیدوي.
د ویکتور ژباړې فنکشن
فنکشن x او y داخلوي او د a=atan2(y,x) او M = K(x2+y2) 0.5 محصول اخلي. M د انپټ ویکتور v=(x,y)T اندازه ده، چې د کارډیک ځانګړي ثابت په واسطه اندازه شوې چې 1.646760258121 ته متوجه کیږي، کوم چې انتقالي دی، له همدې امله هیڅ ثابت ارزښت نلري. افعال د دوه ترتیبونو ملاتړ کوي، د x او y نښه نښه پورې اړه لري:
- که داخلونه لاسلیک شوي وي، فارمیټونه اجازه ورکړل شوي د ننوتلو حد ورکوي. په دې ترتیب کې د تولید سلسله د is∈ [−π,+π] لپاره ده. د M لپاره د محصول حد د x او y د ان پټ رینج پورې اړه لري، د شدت فارمول سره سم.
- که داخلونه غیر لاسلیک شوي وي، د IP کور د [0,+π/2] لپاره د محصول ارزښت محدودوي. د اندازې ارزښت لاهم په فورمول پورې اړه لري.
د ویکتور روټیټ فعالیت
د ویکتور څرخیدونکي فعالیت د ویکتور v= (x,y)T اخلي چې د دوه همغږي x او y او د a زاویه لخوا ورکړل شوي. فنکشن د ویکتور v سره ورته والی د زاویه a په واسطه د ویکتور v0=(x0,y0)T تولید لپاره تولیدوي.
د ویکتور روټیټ فعالیت
گردش د ورته والی گردش دی ځکه چې د تولید شوي ویکتور v0 شدت د CORDIC ځانګړي مستقل K (˜1.646760258121) لخوا اندازه کیږي. د ویکتور v0 لپاره د همغږۍ معادلې په لاندې ډول دي:
- x0 = K(xcos(a) -ysin(a))
- y0 = K(xsin(a)+ ycos(a))
که تاسو د فنکشن لپاره د x،y ان پټونو لپاره د نښه ځانګړتیا ریښتیا ته وټاکئ، د IP کور د دوی حد [−1,1] ته محدودوي. تاسو د جزوی بټونو شمیر چمتو کوئ. د ننوتو زاویه a په حد کې اجازه لري [−π,+π]، او د نورو آخذونو په څیر د جزوی بټونو ورته شمیر لري. تاسو د محصول جزوی بټونه چمتو کوئ او د محصول ټول عرض w=wF+3 دی، لاسلیک شوی. د نه لاسلیک شوي آخذونو لپاره x,y، د IP کور حد تر [0,1] پورې محدودوي، زاویه a تر [0,π] پورې.
ALTERA_CORDIC IP اصلي پیرامیټونه
د SinCos پیرامیټونه
پیرامیټر | ارزښتونه | تفصیل |
د معلوماتو پراخوالی داخل کړئ | ||
برخه F | له 1 څخه تر 64 پورې | د فقرې بټونو شمیر. |
عرض w | اخستل شوی | د ثابت ټکي ډیټا عرض. |
لاسلیک | لاسلیک شوی یا غیر لاسلیک شوی | د ثابت ټکي ډاټا نښه. |
د محصول د معلوماتو پراخوالی | ||
برخه | له 1 څخه تر 64 پورې، چیرته
Fبهر ≤ FIN |
د فقرې بټونو شمیر. |
عرض | اخستل شوی | د ثابت ټکي ډیټا عرض. |
لاسلیک | اخستل شوی | د ثابت ټکي ډاټا نښه. |
د فعال بندر تولید کړئ | آن یا بند | د سیګنال فعالولو لپاره چالان کړئ. |
Atan2 پیرامیټونه
پیرامیټر | ارزښتونه | تفصیل |
د معلوماتو پراخوالی داخل کړئ | ||
برخه | له 1 څخه تر 64 پورې | د فقرې بټونو شمیر. |
عرض | له 3 څخه تر 64 پورې | د ثابت ټکي ډیټا عرض. |
لاسلیک | لاسلیک شوی یا غیر لاسلیک شوی | د ثابت ټکي ډاټا نښه. |
د محصول د معلوماتو پراخوالی | ||
برخه | د فقرې بټونو شمیر. | |
عرض | اخستل شوی | د ثابت ټکي ډیټا عرض. |
لاسلیک | اخستل شوی | د ثابت ټکي ډاټا نښه. |
د فعال بندر تولید کړئ | آن یا بند | د سیګنال فعالولو لپاره چالان کړئ. |
د LUT اندازه اصلاح کول | د پلي کولو لګښت کمولو لپاره د لید میزونو کې د کارډیک ځینې عادي عملیاتونو ته د تګ لپاره وګرځئ. | |
په لاسي ډول د LUT اندازه مشخص کړئ | د LUT اندازه داخلولو لپاره چالان کړئ. لوی ارزښتونه (9-11) یوازې کله چې د حافظې بلاکونو ته ځینې کمپیوټري نقشه کول فعالوي د LUT اندازه اصلاح کول روانه ده.. |
د ویکتور ژباړې پیرامیټونه
پیرامیټر | ارزښتونه | تفصیل |
د معلوماتو پراخوالی داخل کړئ | ||
برخه | له 1 څخه تر 64 پورې | د فقرې بټونو شمیر. |
عرض | لاسلیک شوی: 4 ته
٦٤ ; نه لاسلیک شوی: F تر 65 پورې |
د ثابت ټکي ډیټا عرض. |
ادامه… |
پیرامیټر | ارزښتونه | تفصیل |
لاسلیک | لاسلیک شوی یا غیر لاسلیک شوی | د ثابت ټکي ډاټا نښه |
د محصول د معلوماتو پراخوالی | ||
برخه | له 1 څخه تر 64 پورې | د فقرې بټونو شمیر. |
عرض | اخستل شوی | د ثابت ټکي ډیټا عرض. |
Sgn | اخستل شوی | د ثابت ټکي ډاټا نښه |
د فعال بندر تولید کړئ | آن یا بند | د سیګنال فعالولو لپاره چالان کړئ. |
د فاکتور جبران اندازه | آن یا بند | د ویکتور ژباړې لپاره، د CORDIC ځانګړی ثابت چې 1.6467602 ته متوجه کیږي… د ویکتور شدت (x2+y2) 0.5 اندازه کوي ترڅو د شدت لپاره ارزښت، M، M = K(x2+y2)0.5 دی.
د محصول بڼه د ان پټ فارمیټ پورې اړه لري. د محصول ترټولو لوی ارزښت هغه وخت رامینځته کیږي کله چې دواړه آخذات د اعظمي نمایش وړ ان پټ ارزښت سره مساوي وي ، j. په دې برخه کې: M = K(j2+j2) 0.5 = K(2j2) 0.5 = K20.5j2) 0.5 =K 20.5j ~2.32j له همدې امله، د MSB څخه دوه اضافي بټونه پاتې دي j د ډاډ لپاره اړین دي M د نمایش وړ دی. که د پیمانه فکتور جبران وټاکل شي، M کیږي: M = j0.5 ~ 1.41 j یو اضافي بټ د رینج نمایندګۍ لپاره کافي دی M. د پیمانه فکتور جبران د محصول ټول پراخوالی اغیزه کوي. |
د ویکتور روټیټ پیرامیټونه
پیرامیټر | ارزښتونه | تفصیل |
د معلوماتو پراخوالی داخل کړئ | ||
X،Y داخلونه | ||
برخه | له 1 څخه تر 64 پورې | د فقرې بټونو شمیر. |
عرض | اخستل شوی | د ثابت ټکي ډیټا عرض. |
لاسلیک | لاسلیک شوی یا غیر لاسلیک شوی | د ثابت ټکي ډاټا نښه. |
زاویه داخلول | ||
برخه | اخستل شوی | – |
عرض | اخستل شوی | – |
لاسلیک | اخستل شوی | – |
د محصول د معلوماتو پراخوالی | ||
برخه | له 1 څخه تر 64 پورې | د فقرې بټونو شمیر. |
عرض | اخستل شوی | د ثابت ټکي ډیټا عرض. |
لاسلیک | اخستل شوی | د ثابت ټکي ډاټا نښه |
د فعال بندر تولید کړئ | آن یا بند | د سیګنال فعالولو لپاره چالان کړئ. |
د فاکتور جبران اندازه | د میګنیټیوډ محصول په اړه د CORDIC-ځانګړي ثابت تاوان ورکولو لپاره چالان کړئ. د دواړو لاسلیک شوي او نه لاسلیک شوي آخذونو لپاره، په فعالولو سره د x1 او y0 لپاره د وزن وزن 0 کمیږي. حاصلات د وقفې سره تړاو لري [-20.5, +20.5]K. د ډیفالټ ترتیباتو لاندې، د محصول وقفه به [-20.5K، +20.5K] وي (سره | |
ادامه… |
پیرامیټر | ارزښتونه | تفصیل |
K~1.6467602…)، یا ~[-2.32، +2.32]. په دې وقفه کې د ارزښتونو نمایندګي د بائنری نقطې څخه 3 بټونو ته اړتیا لري، چې یو یې د نښې لپاره دی. کله چې تاسو چالان کړئ د فاکتور جبران اندازه، د محصول وقفه [-20.5, +20.5] یا ~[-1.41, 1.41] کیږي، کوم چې د بائنری نقطې دوه بټونو ته اړتیا لري، چې یو یې د نښې لپاره دی.
د پیمانه فکتور جبران د محصول ټول پراخوالی اغیزه کوي. |
ALTERA_CORDIC IP اصلي سیګنالونه
عام سیګنالونه
نوم | ډول | تفصیل |
clk | داخلول | ساعت. |
en | داخلول | فعال کړئ. یوازې شتون لري کله چې تاسو چالان کړئ یو فعال پورټ تولید کړئ. |
areset | داخلول | بیا تنظیم کړئ. |
د سین Cos فنکشن سیګنالونه
نوم | ډول | ترتیب on | رینج | تفصیل |
a | داخلول | لاسلیک شوی داخله | [-π،+π] | د جزوی بټونو شمیر مشخص کوي (FIN). د دې ننوت ټول پراخوالی دی FIN+3. دوه اضافي بټونه د حد لپاره دي (استازیتوب π) او د نښې لپاره یو بټ. داخله په دوه بشپړونکي شکل کې چمتو کړئ. |
نه لاسلیک شوی داخل | [0,+π/2] | د جزوی بټونو شمیر مشخص کوي (FIN). د دې ننوت ټول پراخوالی دی wIN=FIN+1. یو اضافي بټ د حد لپاره حساب کوي (د π/2 نمایش کولو لپاره اړین دی). | ||
s، ج | محصول | لاسلیک شوی داخله | [−1,1] | د sin(a) او cos(a) د کارونکي لخوا ټاکل شوي تولیدي برخې عرض کې محاسبه کويF). محصول عرض لري wبهر= Fبهر+2 او لاسلیک شوی دی. |
نه لاسلیک شوی داخل | [0,1] | د sin(a) او cos(a) د کارونکي لخوا ټاکل شوي تولیدي برخې عرض کې محاسبه کويFبهر). محصول عرض لري wبهر= Fبهر+1 او لاسلیک شوی نه دی. |
د Atan2 فنکشن سیګنالونه
نوم | ډول | ترتیب on | رینج | جزیات |
x، y | داخلول | لاسلیک شوی داخله | لخوا ورکړل شوی
w, F |
ټول پلنوالی مشخص کوي (w) او عددي ټوټې (F) د ننوتلو. معلومات په دوه بشپړونکي شکل کې چمتو کړئ. |
نه لاسلیک شوی داخل | ټول پلنوالی مشخص کوي (w) او عددي ټوټې (F) د ننوتلو. | |||
a | راوتل | لاسلیک شوی داخله | [-π،+π] | atan2(y,x) د کارونکي لخوا ټاکل شوي محصول برخې چوکۍ باندې محاسبه کوي (F). محصول عرض لري w بهر= Fبهر+2 او لاسلیک شوی دی. |
نه لاسلیک شوی داخل | [0,+π/2] | atan2(y,x) د تولید د برخې په عرض کې محاسبه کوي (Fبهر). د محصول بڼه پراخوالی لري wبهر = Fبهر+2 او لاسلیک شوی. په هرصورت، د محصول ارزښت غیر لاسلیک شوی دی. |
نوم | هدایت | ترتیب on | رینج | جزیات |
x, y | داخلول | لاسلیک شوی داخله | لخوا ورکړل شوی
w, F |
ټول پلنوالی مشخص کوي (w) او عددي ټوټې (F) د ننوتلو. معلومات په دوه بشپړونکي شکل کې چمتو کړئ. |
q | محصول | [-π،+π] | atan2(y,x) د کارونکي لخوا ټاکل شوي تولیدي برخې پلنوالی باندې حساب کوي Fq. محصول عرض لري wq=Fq+3 او لاسلیک شوی. | |
r | لخوا ورکړل شوی
w, F |
محاسبه کوي K(x2+y2) 0.5.
د محصول ټول پراخوالی دی wr=Fq+3، یا wr=Fq+2 د پیمانه فکتور جبران سره. |
||
د معنی لرونکي بټونو شمیر د تکرارونو شمیر پورې اړه لري کوم چې پورې اړه لري Fq. د محصول بڼه د ان پټ فارمیټ پورې اړه لري. | ||||
MSB(Mبهر)=MSBIN+2، یا MSB(Mبهر)=MSBIN+1 د پیمانه فکتور جبران سره | ||||
x، y | داخلول | نه لاسلیک شوی داخل | لخوا ورکړل شوی
w,F |
ټول پلنوالی مشخص کوي (w) او عددي ټوټې (F) د ننوتلو. |
q | محصول | [0,+π/2] | atan2(y,x) د تولید د برخې په عرض کې محاسبه کوي Fq. محصول عرض لري wq=Fq+2 او لاسلیک شوی. | |
r | لخوا ورکړل شوی
w,F |
محاسبه کوي K(x2+y2)0.5.
د محصول ټول پراخوالی دی wr=Fq+3، یا wr=Fq+2 د پیمانه فکتور جبران سره. |
||
MSB(Mبهر)=MSBIN+2، یا MSB(Mبهر)=MSBIN+1 د پیمانه فکتور جبران سره. |
نوم | هدایت | ترتیب on | رینج | جزیات |
x، y | داخلول | لاسلیک شوی داخله | [−1,1] | د کسر عرض مشخصوي (F)، د بټونو ټولټال شمیر دی w = F+2. معلومات په دوه بشپړونکي شکل کې چمتو کړئ. |
نه لاسلیک شوی داخل | [0,1] | د کسر عرض مشخصوي (F)، د بټونو ټولټال شمیر دی w = F+1. | ||
a | داخلول | لاسلیک شوی داخله | [-π،+π] | د جزوی بټونو شمیر دی F (مخکې د x او y لپاره چمتو شوي)، ټول پلنوالی دی wa = F+3. |
نه لاسلیک شوی داخل | [0,+π] | د جزوی بټونو شمیر دی F (مخکې د x او y لپاره چمتو شوي)، ټول پلنوالی دی wa = F+2. | ||
x0، y0 | محصول | لاسلیک شوی داخله | [−20.5,+20.
5]K |
د جزوی بټونو شمیر Fبهر، چیرته wبهر = Fبهر+3 یا wبهر =
Fبهر+2 د پیمانه فکتور کمولو سره. |
نه لاسلیک شوی داخل |
ALTERA_CORDIC IP اصلي کارونکي لارښود 10 فیډبیک واستوئ
اسناد / سرچینې
![]() |
intel ALTERA_CORDIC IP کور [pdf] د کارونکي لارښود ALTERA_CORDIC IP کور، ALTERA_، CORDIC IP کور، IP کور |