intel ALTERA_CORDIC IP कोर
ALTERA_CORDIC IP कोर प्रयोगकर्ता गाइड
- CORDIC एल्गोरिदमको साथ निश्चित-बिन्दु कार्यहरूको सेट लागू गर्न ALTERA_CORDIC IP कोर प्रयोग गर्नुहोस्।
- पृष्ठ ३ मा ALTERA_CORDIC IP कोर सुविधाहरू
- पृष्ठ 3 मा DSP IP कोर यन्त्र परिवार समर्थन
- पृष्ठ ४ मा ALTERA_CORDIC IP कोर कार्यात्मक विवरण
- पृष्ठ ७ मा ALTERA_CORDIC IP कोर प्यारामिटरहरू
- पृष्ठ ९ मा ALTERA_CORDIC IP कोर संकेतहरू
ALTERA_CORDIC IP कोर सुविधाहरू
- निश्चित-बिन्दु कार्यान्वयन समर्थन गर्दछ।
- दुबै विलम्बता र फ्रिक्वेन्सी संचालित आईपी कोरहरूलाई समर्थन गर्दछ।
- दुबै VHDL र Verilog HDL कोड जेनेरेशनलाई समर्थन गर्दछ।
- पूर्ण रूपमा अनरोल गरिएका कार्यान्वयनहरू उत्पादन गर्दछ।
- आउटपुटमा सबैभन्दा नजिकको प्रतिनिधित्व गर्न मिल्ने संख्याहरू मध्ये कुनै एकमा विश्वासपूर्वक गोलाकार परिणामहरू उत्पादन गर्दछ।
डीएसपी आईपी कोर उपकरण परिवार समर्थन
Intel ले Intel FPGA IP कोरहरूको लागि निम्न उपकरण समर्थन स्तरहरू प्रदान गर्दछ:
- अग्रिम समर्थन — IP कोर यस उपकरण परिवारको लागि सिमुलेशन र संकलनको लागि उपलब्ध छ। FPGA प्रोग्रामिंग file Quartus Prime Pro Stratix 10 Edition Beta सफ्टवेयरको लागि (.pof) समर्थन उपलब्ध छैन र यस्तो IP टाइमिङ बन्द हुने ग्यारेन्टी हुन सक्दैन। समय मोडेलहरूले प्रारम्भिक पोस्ट-लेआउट जानकारीमा आधारित ढिलाइको प्रारम्भिक इन्जिनियरिङ अनुमानहरू समावेश गर्दछ। समय मोडेलहरू परिवर्तनको अधीनमा छन् किनकि सिलिकन परीक्षणले वास्तविक सिलिकन र समय मोडेलहरू बीचको सम्बन्ध सुधार गर्दछ। तपाइँ यो आईपी कोर प्रणाली संरचना र स्रोत उपयोग अध्ययन, सिमुलेशन, पिनआउट, प्रणाली विलम्ब मूल्याङ्कन, आधारभूत समय मूल्याङ्कन (पाइपलाइन बजेट), र I/O स्थानान्तरण रणनीति (डेटा-पथ चौडाइ, फट गहिराई, I/O मानक ट्रेडअफहरू) को लागि प्रयोग गर्न सक्नुहुन्छ। )।
- प्रारम्भिक समर्थन - Intel ले यो यन्त्र परिवारको लागि प्रारम्भिक समय मोडेलहरूको साथ IP कोर प्रमाणित गर्दछ। IP कोरले सबै कार्यात्मक आवश्यकताहरू पूरा गर्दछ, तर अझै पनि उपकरण परिवारको लागि समय विश्लेषण भइरहेको हुन सक्छ। तपाईं यसलाई सावधानीपूर्वक उत्पादन डिजाइनहरूमा प्रयोग गर्न सक्नुहुन्छ।
- अन्तिम समर्थन—यस यन्त्र परिवारको लागि अन्तिम समय मोडेलहरूको साथ आईपी कोरलाई Intelverify गर्छ। IP कोरले उपकरण परिवारको लागि सबै कार्यात्मक र समय आवश्यकताहरू पूरा गर्दछ। तपाईं उत्पादन डिजाइन मा प्रयोग गर्न सक्नुहुन्छ।
इंटेल कर्पोरेशन। सबै अधिकार सुरक्षित। Intel, Intel लोगो, र अन्य Intel मार्कहरू Intel Corporation वा यसको सहायक कम्पनीहरूको ट्रेडमार्क हुन्। Intel ले आफ्नो FPGA र अर्धचालक उत्पादनहरूको प्रदर्शनलाई Intel को मानक वारेन्टी अनुसार हालको विशिष्टताहरूमा वारेन्टी दिन्छ, तर सूचना बिना कुनै पनि समयमा कुनै पनि उत्पादन र सेवाहरूमा परिवर्तन गर्ने अधिकार सुरक्षित गर्दछ। Intel ले यहाँ वर्णन गरिएको कुनै पनि जानकारी, उत्पादन, वा सेवाको आवेदन वा प्रयोगबाट उत्पन्न हुने कुनै जिम्मेवारी वा दायित्व ग्रहण गर्दैन बाहेक Intel द्वारा लिखित रूपमा स्पष्ट रूपमा सहमत भए। Intel ग्राहकहरूलाई कुनै पनि प्रकाशित जानकारीमा भर पर्नु अघि र उत्पादन वा सेवाहरूको लागि अर्डर राख्नु अघि उपकरण विशिष्टताहरूको नवीनतम संस्करण प्राप्त गर्न सल्लाह दिइन्छ। *अन्य नाम र ब्रान्डहरू अरूको सम्पत्तिको रूपमा दाबी गर्न सकिन्छ।
डीएसपी आईपी कोर उपकरण परिवार समर्थन
उपकरण परिवार | समर्थन |
Arria® II GX | फाइनल |
Arria II GZ | फाइनल |
एरिया वि | फाइनल |
Intel® Arria 10 | फाइनल |
चक्रवात® IV | फाइनल |
चक्रवात वि | फाइनल |
Intel MAX® 10 FPGA | फाइनल |
Stratix® IV GT | फाइनल |
Stratix IV GX/E | फाइनल |
Stratix V | फाइनल |
Intel Stratix 10 | अग्रिम |
अन्य उपकरण परिवारहरू | समर्थन छैन |
ALTERA_CORDIC IP कोर कार्यात्मक विवरण
- पृष्ठ 4 मा SinCos प्रकार्य
- पृष्ठ 2 मा Atan5 प्रकार्य
- पृष्ठ 5 मा भेक्टर अनुवाद प्रकार्य
- पृष्ठ ६ मा भेक्टर घुमाउने प्रकार्य
SinCos प्रकार्य
कोण a को साइन र कोसाइन गणना गर्दछ।
SinCos प्रकार्य
ALTERA_CORDIC IP कोर प्रयोगकर्ता गाइड 683808 | 2017.05.08
प्रकार्यले दुई कन्फिगरेसनहरूलाई समर्थन गर्दछ, a को चिन्ह विशेषतामा निर्भर गर्दछ:
- यदि a हस्ताक्षर गरिएको छ भने, अनुमति दिइएको इनपुट दायरा [-π,+π] हो र साइन र कोसाइनको आउटपुट दायरा ∈ [−1,1] हो।
- यदि a अहस्ताक्षरित छ भने, IP कोरले इनपुटलाई [0,+π/2] मा सीमित गर्दछ र आउटपुट दायरालाई [0,1] मा सीमित गर्दछ।
Atan2 प्रकार्य
इनपुट y र x बाट प्रकार्य atan2(y, x) को गणना गर्दछ।
Atan2 प्रकार्य
- यदि x र y हस्ताक्षर गरिएको छ भने, IP कोरले निश्चित-बिन्दु ढाँचाहरूबाट इनपुट दायरा निर्धारण गर्दछ।
- आउटपुट दायरा [-π,+π] हो।
भेक्टर अनुवाद प्रकार्य
भेक्टर अनुवाद प्रकार्य atan2 प्रकार्यको विस्तार हो। यसले इनपुट भेक्टरको परिमाण र कोण a=atan2(y,x) लाई आउटपुट गर्छ।
भेक्टर अनुवाद प्रकार्य
प्रकार्यले इनपुट x र y लिन्छ र a=atan2(y, x) र M = K(x2+y2) ०.५ आउटपुट गर्छ। M इनपुट भेक्टर v=(x,y)T को परिमाण हो, जुन 0.5 मा रूपान्तरण हुने CORDIC विशिष्ट स्थिरताद्वारा मापन गरिएको छ, जुन ट्रान्सेन्डेन्टल हो, त्यसैले यसको कुनै निश्चित मान हुँदैन। प्रकार्यहरूले x र y को चिन्ह विशेषतामा निर्भर गर्दै, दुई कन्फिगरेसनहरूलाई समर्थन गर्दछ:
- यदि इनपुटहरू साइन इन गरिएका छन् भने, ढाँचाहरूले अनुमति दिइएको इनपुट दायरा दिन्छ। यस कन्फिगरेसनमा is∈ [−π,+π] को लागि आउटपुट दायरा। M को लागि आउटपुट दायरा म्याग्निच्युड सूत्र अनुसार x र y को इनपुट दायरामा निर्भर गर्दछ।
- यदि इनपुटहरू अहस्ताक्षरित छन् भने, IP कोरले [0,+π/2] को लागि आउटपुट मान प्रतिबन्धित गर्दछ। परिमाण मान अझै सूत्र मा निर्भर गर्दछ।
भेक्टर घुमाउने प्रकार्य
भेक्टर घुमाउने प्रकार्यले दुईवटा निर्देशांक x र y र कोण a द्वारा दिइएको भेक्टर v= (x,y) T लिन्छ। प्रकार्यले भेक्टर v0=(x0,y0)T उत्पादन गर्न कोण a द्वारा भेक्टर v को समानता घुमाउँछ।
भेक्टर घुमाउने प्रकार्य
रोटेशन एक समानता रोटेशन हो किनभने उत्पादित भेक्टर v0 को परिमाण CORDIC विशिष्ट स्थिर K(˜1.646760258121) द्वारा मापन गरिएको छ। भेक्टर v0 को लागि निर्देशांकहरूको समीकरणहरू निम्न हुन्:
- x0 = K(xcos(a)−ysin(a))
- y0 = K(xsin(a)+ ycos(a))
यदि तपाईंले प्रकार्यको लागि x,y इनपुटहरूको लागि चिन्ह विशेषतालाई true मा सेट गर्नुभयो भने, IP कोरले तिनीहरूको दायरा [−1,1] मा सीमित गर्दछ। तपाईंले आंशिक बिटहरूको संख्या प्रदान गर्नुहुन्छ। इनपुट कोण a लाई दायरा [−π,+π] मा अनुमति दिइएको छ, र अन्य इनपुटहरू जस्तै भिन्नात्मक बिट्सको समान संख्या छ। तपाईंले आउटपुट आंशिक बिट्स प्रदान गर्नुहुन्छ र आउटपुटको कुल चौडाइ w=wF+3, हस्ताक्षर गरिएको छ। अहस्ताक्षरित इनपुटहरू x,y को लागि, IP कोरले दायरालाई [0,1], कोण a लाई [0,π] मा सीमित गर्दछ।
ALTERA_CORDIC IP कोर प्यारामिटरहरू
SinCos प्यारामिटरहरू
प्यारामिटर | मानहरू | विवरण |
इनपुट डेटा चौडाइहरू | ||
अंश एफ | ३६.६ देखि ३८ सम्म | अंश बिट्सको संख्या। |
चौडाइ w | व्युत्पन्न | निश्चित-बिन्दु डेटाको चौडाइ। |
साइन | हस्ताक्षर वा अहस्ताक्षरित | निश्चित-बिन्दु डेटाको चिन्ह। |
आउटपुट डेटा चौडाइहरू | ||
अंश | 1 देखि 64, जहाँ
Fबाहिर ≤ FIN |
अंश बिट्सको संख्या। |
चौडाइ | व्युत्पन्न | निश्चित-बिन्दु डेटाको चौडाइ। |
साइन | व्युत्पन्न | निश्चित-बिन्दु डेटाको चिन्ह। |
सक्षम पोर्ट उत्पन्न गर्नुहोस् | खुल्ला वा बन्द | सक्षम संकेतको लागि खोल्नुहोस्। |
Atan2 प्यारामिटरहरू
प्यारामिटर | मानहरू | विवरण |
इनपुट डेटा चौडाइहरू | ||
अंश | ३६.६ देखि ३८ सम्म | अंश बिट्सको संख्या। |
चौडाइ | ३६.६ देखि ३८ सम्म | निश्चित-बिन्दु डेटाको चौडाइ। |
साइन | हस्ताक्षर वा अहस्ताक्षरित | निश्चित-बिन्दु डेटाको चिन्ह। |
आउटपुट डेटा चौडाइहरू | ||
अंश | अंश बिट्सको संख्या। | |
चौडाइ | व्युत्पन्न | निश्चित-बिन्दु डेटाको चौडाइ। |
साइन | व्युत्पन्न | निश्चित-बिन्दु डेटाको चिन्ह। |
सक्षम पोर्ट उत्पन्न गर्नुहोस् | खुल्ला वा बन्द | सक्षम संकेतको लागि खोल्नुहोस्। |
LUT साइज अनुकूलन | कार्यान्वयन लागत घटाउनको लागि केही विशिष्ट CORDIC अपरेसनहरू लुक अप तालिकाहरूमा सार्न खोल्नुहोस्। | |
म्यानुअल रूपमा LUT साइज निर्दिष्ट गर्नुहोस् | LUT साइज इनपुट गर्न खोल्नुहोस्। ठूला मानहरू (9-11) ले मेमोरी ब्लकहरूमा केही कम्प्युटेशनहरू म्यापिङ सक्षम गर्दछ जब मात्र LUT साइज अनुकूलन चालू छ.. |
भेक्टर अनुवाद प्यारामिटरहरू
प्यारामिटर | मानहरू | विवरण |
इनपुट डेटा चौडाइहरू | ||
अंश | ३६.६ देखि ३८ सम्म | अंश बिट्सको संख्या। |
चौडाइ | हस्ताक्षर गरिएको: 4 देखि
६४; अहस्ताक्षरित: एफ 65 सम्म |
निश्चित-बिन्दु डेटाको चौडाइ। |
जारी… |
प्यारामिटर | मानहरू | विवरण |
साइन | हस्ताक्षर वा अहस्ताक्षरित | निश्चित-बिन्दु डेटाको चिन्ह |
आउटपुट डेटा चौडाइहरू | ||
अंश | ३६.६ देखि ३८ सम्म | अंश बिट्सको संख्या। |
चौडाइ | व्युत्पन्न | निश्चित-बिन्दु डेटाको चौडाइ। |
Sgn | व्युत्पन्न | निश्चित-बिन्दु डेटाको चिन्ह |
सक्षम पोर्ट उत्पन्न गर्नुहोस् | खुल्ला वा बन्द | सक्षम संकेतको लागि खोल्नुहोस्। |
स्केल कारक क्षतिपूर्ति | खुल्ला वा बन्द | भेक्टर अनुवादका लागि, 1.6467602 मा रूपान्तरण गर्ने CORDIC विशिष्ट स्थिरता… भेक्टरको परिमाण (x2+y2) ०.५ मापन गर्दछ ताकि परिमाणको मान, M, M = K(x2+y2)0.5 हो।
आउटपुटको ढाँचा इनपुट ढाँचामा निर्भर गर्दछ। सबैभन्दा ठूलो आउटपुट मान तब हुन्छ जब दुबै इनपुटहरू अधिकतम प्रतिनिधित्व योग्य इनपुट मान बराबर हुन्छन्, j. यस सन्दर्भमा: M = K(j2+j२५.०)० = K(2j२५.०)० = K१३८,३(j२५.०)० =K 20.5j ~2.32j त्यसकारण, MSB को दुई अतिरिक्त बिटहरू बाँकी छन् j सुनिश्चित गर्न आवश्यक छ M प्रतिनिधित्व योग्य छ। यदि स्केल कारक क्षतिपूर्ति चयन गरिएको छ, M बन्छ: M = j0.5 ~ 1.41 j को दायरा प्रतिनिधित्व गर्न एक अतिरिक्त बिट पर्याप्त छ M। स्केल कारक क्षतिपूर्तिले उत्पादनको कुल चौडाइलाई असर गर्छ। |
भेक्टर घुमाउने प्यारामिटरहरू
प्यारामिटर | मानहरू | विवरण |
इनपुट डेटा चौडाइहरू | ||
X, Y इनपुटहरू | ||
अंश | ३६.६ देखि ३८ सम्म | अंश बिट्सको संख्या। |
चौडाइ | व्युत्पन्न | निश्चित-बिन्दु डेटाको चौडाइ। |
साइन | हस्ताक्षर वा अहस्ताक्षरित | निश्चित-बिन्दु डेटाको चिन्ह। |
कोण इनपुट | ||
अंश | व्युत्पन्न | – |
चौडाइ | व्युत्पन्न | – |
साइन | व्युत्पन्न | – |
आउटपुट डेटा चौडाइहरू | ||
अंश | ३६.६ देखि ३८ सम्म | अंश बिट्सको संख्या। |
चौडाइ | व्युत्पन्न | निश्चित-बिन्दु डेटाको चौडाइ। |
साइन | व्युत्पन्न | निश्चित-बिन्दु डेटाको चिन्ह |
सक्षम पोर्ट उत्पन्न गर्नुहोस् | खुल्ला वा बन्द | सक्षम संकेतको लागि खोल्नुहोस्। |
स्केल कारक क्षतिपूर्ति | परिमाण आउटपुटमा CORDIC-विशिष्ट स्थिरतालाई क्षतिपूर्ति गर्न खोल्नुहोस्। दुबै हस्ताक्षरित र हस्ताक्षर नगरिएका इनपुटहरूका लागि, सक्रिय गर्दा x1 र y0 को परिमाणको वजन 0 ले घट्छ। आउटपुटहरू अन्तराल [-२०.५, +२०.५]केसँग सम्बन्धित छन्। पूर्वनिर्धारित सेटिङहरू अन्तर्गत, आउटपुट अन्तराल [-20.5K , +20.5K] (सहित | |
जारी… |
प्यारामिटर | मानहरू | विवरण |
K~1.6467602…), वा ~[-2.32, +2.32]। यस अन्तरालमा मानहरू प्रस्तुत गर्न बाइनरी बिन्दुको 3 बिट्स बायाँ चाहिन्छ, जसमध्ये एउटा चिन्हको लागि हो। जब तपाइँ खोल्नुहोस् स्केल कारक क्षतिपूर्ति, आउटपुट अन्तराल [-20.5, +20.5] वा ~[-1.41, 1.41] बन्छ, जसमा बाइनरी बिन्दुको दुई बिट्स बायाँ चाहिन्छ, जसमध्ये एउटा चिन्हको लागि हो।
स्केल कारक क्षतिपूर्तिले उत्पादनको कुल चौडाइलाई असर गर्छ। |
ALTERA_CORDIC IP कोर संकेतहरू
साझा संकेतहरू
नाम | टाइप गर्नुहोस् | विवरण |
clk | इनपुट | घडी। |
en | इनपुट | सक्षम गर्नुहोस्। तपाईंले अन गर्दा मात्र उपलब्ध हुन्छ सक्षम पोर्ट उत्पन्न गर्नुहोस्. |
areset | इनपुट | रिसेट गर्नुहोस्। |
सिन कोस फंक्शन सिग्नलहरू
नाम | टाइप गर्नुहोस् | कन्फिगर गर्नुहोस् on | दायरा | विवरण |
a | इनपुट | साइन इनपुट | [-π,+π] | भिन्नात्मक बिटहरूको संख्या निर्दिष्ट गर्दछ (FIN)। यो इनपुटको कुल चौडाइ हो FIN+3. दुई अतिरिक्त बिटहरू दायराका लागि हुन् (प्रतिनिधित्व गर्दै π) र चिन्हको लागि एक बिट। दुईको पूरक फारममा इनपुट प्रदान गर्नुहोस्। |
हस्ताक्षर नगरिएको इनपुट | [0,+π/2] | भिन्नात्मक बिटहरूको संख्या निर्दिष्ट गर्दछ (FIN)। यो इनपुटको कुल चौडाइ हो wIN=FIN+१। दायराका लागि एक अतिरिक्त बिट खाताहरू (π/1 प्रतिनिधित्व गर्न आवश्यक)। | ||
s, c | आउटपुट | साइन इनपुट | [−1,1] | प्रयोगकर्ता-निर्दिष्ट आउटपुट अंश चौडाइमा sin(a) र cos(a) को गणना गर्दछ(F)। आउटपुट चौडाइ छ wबाहिर= Fबाहिर+2 र हस्ताक्षर गरिएको छ। |
हस्ताक्षर नगरिएको इनपुट | [0,1] | प्रयोगकर्ता-निर्दिष्ट आउटपुट अंश चौडाइमा sin(a) र cos(a) को गणना गर्दछ(Fबाहिर)। आउटपुटमा चौडाइ छ wबाहिर= Fबाहिर+1 र अहस्ताक्षरित छ। |
Atan2 प्रकार्य संकेतहरू
नाम | टाइप गर्नुहोस् | कन्फिगर गर्नुहोस् on | दायरा | विवरणहरू |
x, y | इनपुट | साइन इनपुट | द्वारा दिइएको छ
w, F |
कुल चौडाइ निर्दिष्ट गर्दछ (w) र संख्या भिन्नात्मक बिट्स (F) इनपुटको। दुईको पूरक फारममा इनपुटहरू प्रदान गर्नुहोस्। |
हस्ताक्षर नगरिएको इनपुट | कुल चौडाइ निर्दिष्ट गर्दछ (w) र संख्या भिन्नात्मक बिट्स (F) इनपुट को। | |||
a | आउटपुट | साइन इनपुट | [-π,+π] | प्रयोगकर्ता-निर्दिष्ट आउटपुट अंश चौडाइमा atan2(y,x) कम्प्युट गर्दछ (F)। आउटपुटमा चौडाइ छ w बाहिर= Fबाहिर+2 र हस्ताक्षर गरिएको छ। |
हस्ताक्षर नगरिएको इनपुट | [0,+π/2] | आउटपुट अंश चौडाइमा atan2(y,x) गणना गर्दछ (Fबाहिर)। आउटपुट ढाँचामा चौडाइ छ wबाहिर = Fबाहिर+2 र हस्ताक्षर गरिएको छ। यद्यपि, आउटपुट मान अहस्ताक्षरित छ। |
नाम | दिशा | कन्फिगर गर्नुहोस् on | दायरा | विवरणहरू |
x, y | इनपुट | साइन इनपुट | द्वारा दिइएको छ
w, F |
कुल चौडाइ निर्दिष्ट गर्दछ (w) र संख्या भिन्नात्मक बिट्स (F) इनपुटको। दुईको पूरक फारममा इनपुटहरू प्रदान गर्नुहोस्। |
q | आउटपुट | [-π,+π] | प्रयोगकर्ता-निर्दिष्ट आउटपुट अंश चौडाइमा atan2(y,x) गणना गर्दछ Fq आउटपुटमा चौडाइ छ wq=Fq+3 र हस्ताक्षर गरिएको छ। | |
r | द्वारा दिइएको छ
w, F |
गणना गर्दछ K(x2+y2) ०.५।
आउटपुटको कुल चौडाइ हो wr=Fq+3, वा wr=Fस्केल कारक क्षतिपूर्ति सहित q+2। |
||
अर्थपूर्ण बिटहरूको संख्या पुनरावृत्तिहरूको संख्यामा निर्भर गर्दछ जुन निर्भर गर्दछ Fq आउटपुटको ढाँचा इनपुट ढाँचामा निर्भर गर्दछ। | ||||
MSB(Mबाहिर) = MSBIN+2, वा MSB(Mबाहिर) = MSBINस्केल कारक क्षतिपूर्ति सहित +1 | ||||
x, y | इनपुट | हस्ताक्षर नगरिएको इनपुट | द्वारा दिइएको छ
w,F |
कुल चौडाइ निर्दिष्ट गर्दछ (w) र संख्या भिन्नात्मक बिट्स (F) इनपुट को। |
q | आउटपुट | [0,+π/2] | आउटपुट अंश चौडाइमा atan2(y,x) गणना गर्छ Fq आउटपुटमा चौडाइ छ wq=Fq+2 र हस्ताक्षर गरिएको छ। | |
r | द्वारा दिइएको छ
w,F |
गणना गर्दछ K(x2+y2) ०.५।
आउटपुटको कुल चौडाइ हो wr=Fq+3, वा wr=Fस्केल कारक क्षतिपूर्ति सहित q+2। |
||
MSB(Mबाहिर) = MSBIN+2, वा MSB(Mबाहिर) = MSBINस्केल कारक क्षतिपूर्ति सहित +1। |
नाम | दिशा | कन्फिगर गर्नुहोस् on | दायरा | विवरणहरू |
x, y | इनपुट | साइन इनपुट | [−1,1] | अंश चौडाइ निर्दिष्ट गर्दछ (F) बिट्स को कुल संख्या हो w = F+२। दुईको पूरक फारममा इनपुटहरू प्रदान गर्नुहोस्। |
हस्ताक्षर नगरिएको इनपुट | [0,1] | अंश चौडाइ निर्दिष्ट गर्दछ (F) बिट्स को कुल संख्या हो w = F+४५। | ||
a | इनपुट | साइन इनपुट | [-π,+π] | आंशिक बिट्सको संख्या हो F (x र y को लागि पहिले प्रदान गरिएको), कुल चौडाइ हो wa = F+४५। |
हस्ताक्षर नगरिएको इनपुट | [0,+π] | आंशिक बिट्सको संख्या हो F (x र y को लागि पहिले प्रदान गरिएको), कुल चौडाइ हो wa = F+४५। | ||
x0, y0 | आउटपुट | साइन इनपुट | [−20.5,+४५।
5]K |
आंशिक बिट्सको संख्या Fबाहिर, कहाँ wबाहिर = Fबाहिर+3 वा wबाहिर =
Fबाहिरस्केल कारक कटौतीको साथ +2। |
हस्ताक्षर नगरिएको इनपुट |
ALTERA_CORDIC IP कोर प्रयोगकर्ता गाइड 10 प्रतिक्रिया पठाउनुहोस्
कागजातहरू / स्रोतहरू
![]() |
intel ALTERA_CORDIC IP कोर [pdf] प्रयोगकर्ता गाइड ALTERA_CORDIC IP कोर, ALTERA_, CORDIC IP कोर, IP कोर |