Encoder MIKROCHIP H.264
Introduzzjoni
H.264 huwa standard tal-kompressjoni tal-vidjo popolari għall-kompressjoni tal-vidjo diġitali. Huwa magħruf ukoll bħala MPEG-4 Part10 jew Advanced Video Coding (MPEG-4 AVC). H.264 juża approċċ għaqli blokk għall-kompressjoni tal-vidjo fejn id-daqs tal-blokk huwa definit bħala 16 x 16 u jissejjaħ makroblokka. L-istandard tal-kompressjoni jappoġġja diversi profiles li jiddefinixxu l-proporzjon tal-kompressjoni u l-kumplessità tal-implimentazzjoni. Il-frejms tal-vidjo, li għandhom jiġu kkompressati, huma ttrattati bħala frejm I, frejm P, u frejm B. Qafas I huwa qafas intra-kodifikat fejn il-kompressjoni ssir billi tintuża l-informazzjoni li tinsab fil-qafas. L-ebda frejm ieħor mhu meħtieġ biex jiddekodifika qafas I. Il-qafas AP huwa kkompressat bl-użu tal-bidliet fir-rigward ta 'qafas preċedenti li jista' jkun qafas I jew qafas P. Il-kompressjoni tal-qafas B issir bl-użu tal-bidliet tal-moviment kemm fir-rigward ta 'qafas preċedenti kif ukoll f'qafas li jmiss.
Il-proċess ta 'kompressjoni tal-qafas I u P għandu erba' stages:
- Tbassir Intra/Inter
- Trasformazzjoni tan-numru sħiħ
- Kwantizzazzjoni
- Entropija kodifikazzjoni
H. 264 jappoġġja żewġ tipi ta 'kodifikazzjoni:
- Kodifikazzjoni ta' Tul Varjabbli Adattiv tal-Kuntest (CAVLC)
- Kuntest Kodifikazzjoni Aritmetika Binarja Adattiva (CABAC)
Il-verżjoni attwali ta 'H.264 Encoder timplimenta linja bażi profile u juża CAVLC għall-kodifikazzjoni tal-entropija. Ukoll, H.264 Encoder jappoġġja l-kodifikazzjoni ta 'frejms I u P.
Figura 1. Dijagramma tal-Blokk tal-Encoder H.264
Karatteristiċi
H. 264 Encoder għandu l-karatteristiċi ewlenin li ġejjin:
- Jikkompressa format tal-vidjo YCbCr 420
- Jaċċetta format tal-vidjo YCbCr 422 bħala input
- Jappoġġja 8-bit għal kull komponent (Y, Cb, u Cr)
- Jappoġġja ITU-T H.264 Anness B konformi NAL byte stream output
- Jopera mingħajr operazzjoni waħedha, CPU, jew assistenza għall-proċessur mhux Meħtieġa
- Jappoġġja Fattur ta' Kwalità (QP) konfigurabbli mill-utent
- Jappoġġja P Frame Count (PCOUNT)
- Jappoġġja l-valur tal-limitu konfigurabbli mill-utent għal skip block
- Jappoġġja l-komputazzjoni bir-rata ta 'pixel wieħed għal kull arloġġ
- Jappoġġja kompressjoni sa riżoluzzjoni ta '1080p 60 fps
- Juża interface tal-arbitru tal-vidjo għall-aċċess għall-buffers tal-qafas DDR
- Latenza minima (252 µs għal full HD jew 17-il linja orizzontali)
Familji Appoġġjati
H. 264 Encoder jappoġġja l-familji ta 'prodotti li ġejjin:
- PolarFire® SoC
- PolarFire
Implimentazzjoni tal-Hardware
Din it-taqsima tiddeskrivi l-moduli interni differenti tal-Encoder H.264. Id-dħul tad-dejta fl-Encoder H.264 għandu jkun fil-forma ta' immaġini ta' skanjar raster fil-format YCbCr 422. H.264 Encoder juża 422 format bħala input u jimplimenta kompressjoni f'420 format.
Il-figura li ġejja turi d-dijagramma tal-blokk tal-Encoder H.264.
Figura 1-1. Encoder H.264 – Moduli
- Tbassir intra
H.264 juża diversi modi ta 'intra-tbassir biex inaqqas l-informazzjoni fi blokka 4 x 4. Il-blokk intra-tbassir fl-IP juża biss tbassir DC fuq id-daqs tal-matriċi 4 x 4. Il-komponent DC huwa kkalkulat mill-parti ta 'fuq u xellug 4 x 4 blokki. - Integer Transform
H.264 juża trasformazzjoni tal-kosinus diskreti integer fejn il-koeffiċjenti huma mqassma tul il-matriċi tat-trasformazzjoni tan-numru sħiħ u l-matriċi tal-kwantizzazzjoni b'tali mod li ma jkun hemm l-ebda multiplikazzjoni jew diviżjonijiet fit-trasformazzjoni tan-numru sħiħ. In-numru sħiħ jittrasforma stage timplimenta t-trasformazzjoni bl-użu ta 'shift and add operazzjonijiet. - Kwantizzazzjoni
Il-kwantizzazzjoni timmultiplika kull output ta 'trasformazzjoni integer b'valur ta' kwantizzazzjoni predeterminat definit mill-valur tal-input tal-utent QP. Il-firxa tal-valur QP hija minn 0 sa 51. Kwalunkwe valur aktar minn 51 huwa clamped għal 51. Valur QP aktar baxx jindika kompressjoni aktar baxxa u kwalità ogħla u viċi versa. - Stima tal-Mozzjoni
L-Istima tal-Moviment tfittex blokka 8 x 8 tal-qafas kurrenti fil-blokka 16 x 16 tal-qafas ta 'qabel u tiġġenera vettori tal-moviment. - Mozzjoni Kumpens
Il-kumpens tal-Mozzjoni jikseb il-vettori tal-moviment mill-blokk ta 'Stima tal-Moviment u jsib il-blokka korrispondenti 8 x 8 fil-qafas ta' qabel. - CAVLC
H.264 juża żewġ tipi ta 'kodifikazzjoni entropy-CAVLC u CABAC. L-IP juża CAVLC għall-kodifikazzjoni tal-output kwantizzat. - Ġeneratur Header
Il-blokk tal-ġeneratur tal-header jiġġenera l-headers tal-blokki, l-headers tal-porzjon, is-Sequence Parameter Set (SPS), is-Sequence Parameter Set (PPS), u l-unità Network Abstraction Layer (NAL) skont l-istanza tal-frejm tal-vidjo. Il-loġika tad-deċiżjoni tal-blokk ta 'skip tikkalkula s-Somm tad-Differenza Assoluta (SAD) tal-blokka makro 16 x 16 frejm kurrenti u l-blokka makro 16 x 16 qafas preċedenti mill-post imbassar tal-vettur tal-moviment. Il-blokk skip jiġi deċiż bl-użu tal-valur SAD u l-input SKIP_THRESHOLD. - H.264 Stream Generator
Il-blokka tal-ġeneratur tan-nixxiegħa H.264 tgħaqqad il-produzzjoni CAVLC flimkien mal-headers biex toħloq l-output kodifikat skont il-format standard H.264. - DDR Write Channel u Read Channel
Encoder H.264 jeħtieġ li l-qafas dekodifikat jinħażen fil-memorja DDR, li tintuża fit-tbassir Inter. Il-
L-IP juża kanali tal-kitba u l-qari DDR biex jikkonnettja mal-IP tal-Arbitru tal-Vidjo, li jinteraġixxi mal-memorja DDR permezz tal-IP tal-kontrollur DDR.
Inputs u Outputs
Din it-taqsima tiddeskrivi l-inputs u l-outputs tal-Encoder H.264.
Portijiet
It-tabelli li ġejjin jelenkaw id-deskrizzjoni tal-portijiet tad-dħul u tal-ħruġ tal-Encoder H.264.
Tabella 2-1. Inputs u Outputs ta 'Encoder H.264
Isem tas-Sinjal | Direzzjoni | Wisa' | Deskrizzjoni |
DDR_CLK_I | Input | 1 | Arloġġ tal-kontrollur tal-memorja DDR |
PIX_CLK_I | Input | 1 | Arloġġ tad-dħul li bih il-pixels deħlin huma sampwassal |
RESET_N | Input | 1 | Attiv-baxx Sinjal reset Asinkroniku għad-disinn |
DATA_VALID_I | Input | 1 | Input sinjal validu tad-dejta tal-pixel |
DATA_Y_I | Input | 8 | Input ta 'pixel Luma ta' 8 bit f'format 422 |
DATA_C_I | Input | 8 | 8-bit Chroma pixel input fil-format 422 |
FRAME_START_I |
Input |
1 |
Bidu tal-indikazzjoni tal-Qafas
It-tarf li jogħlew ta 'dan is-sinjal huwa kkunsidrat bħala bidu tal-qafas. |
FRAME_END_I | Input | 1 | Indikazzjoni tat-tmiem tal-qafas |
DDR_FRAME_START_ADDR_I |
Input |
8 |
Indirizz tal-bidu tal-memorja DDR (LSB 24-bits huma 0) biex taħżen il-qafas rikostruwit. L-IP H.264 se jaħżen 4 frejms u se juża 64 MB ta 'memorja DDR. |
I_FRAME_FORCE_I | Input | 1 | L-utent jista 'jġiegħel I frame fi kwalunkwe ħin. Huwa sinjal tal-polz. |
PCOUNT_I |
Input |
8 |
Numru ta' frejms P għal kull qafas I 422 valur tal-format ivarja minn 0 sa 255. |
QP |
Input |
6 |
Fattur ta 'kwalità għall-kwantizzazzjoni H.264 422 valur fornat ivarja minn 0 sa 51 fejn 0 jirrappreżenta l-ogħla kwalità u l-inqas kompressjoni u 51 jirrappreżenta l-ogħla kompressjoni. |
SKIP_THRESHOLD_I |
Input |
12 |
Limitu għal deċiżjoni ta' skip block
Dan il-valur jirrappreżenta l-valur SAD ta '16 x 16 Makroblokk għal taqbeż. Il-firxa hija minn 0 sa 1024, b'valur tipiku ta' 512. Limitu ogħla jipproduċi aktar skip blocks u kwalità baxxa. |
VRES_I | Input | 16 | Riżoluzzjoni vertikali tal-immaġini tal-input. Għandu jkun multiplu ta' 16. |
HRES_I | Input | 16 | Riżoluzzjoni orizzontali tal-immaġini tal-input. Għandu jkun multiplu ta' 16. |
DATA_VALID_O | Output | 1 | Is-sinjal li jindika data kodifikata huwa validu. |
DATA_O |
Output |
16 |
Output tad-dejta kodifikata H.264 li fiha unità NAL, header tal-porzjon, SPS, PPS, u d-dejta kodifikata ta 'blokki makro. |
IKTBA_KHANNEL_BUS |
— |
— |
Ikteb xarabank tal-kanal li għandha tkun konnessa ma 'Vidjo arbitru Ikteb xarabank tal-kanal. Dan
hija disponibbli meta jintgħażel l-interface tal-linja għall-Interface tal-Arbitru. |
READ_CHANNEL_BUS |
— |
— |
Aqra xarabank tal-kanal li għandha tkun konnessa ma 'Vidjo arbitru Aqra xarabank tal-kanal. Dan
hija disponibbli meta jintgħażel l-interface tal-linja għall-Interface tal-Arbitru. |
DDR Ikteb Native IF—Dawn il-portijiet huma disponibbli meta jintgħażel l-interface Native għall-Interface tal-Arbitru. | |||
DDR_WRITE_ACK_I | Input | 1 | Ikteb rikonoxximent mill-kanal tal-kitba tal-arbitru. |
DDR_WRITE_DONE_I | Input | 1 | Ikteb tlestija mill-arbitru. |
DDR_WRITE_REQ_O | Output | 1 | Ikteb it-talba lill-arbitru. |
DDR_WRITE_START_ADDR_O | Output | 32 | Indirizz DDR li fih trid issir il-kitba. |
DDR_WBURST_SIZE_O | Output | 8 | Id-daqs tal-fqigħ tal-kitba tad-DDR. |
DDR_WDATA_VALID_O | Output | 1 | Data valida għall-arbitru. |
DDR_WDATA_O | Output | DDR_AXI_DATA_WIDTH | Output tad-dejta lill-arbitru. |
DDR Aqra Native IF—Dawn il-portijiet huma disponibbli meta jintgħażel l-interface Native għall-Interface tal-Arbitru. | |||
DDR_READ_ACK_I | Input | 1 | Aqra rikonoxximent mill-kanal tal-qari tal-arbitru. |
DDR_READ_DONE_I | Input | 1 | Aqra tlestija mill-arbitru. |
DDR_RDATA_VALID_I | Input | 1 | Data valida mill-arbitru. |
DDR_RDATA_I | Input | DDR_AXI_DATA_WIDTH | Input tad-dejta mill-arbitru. |
DDR_READ_REQ_O | Output | 1 | Aqra t-talba lill-arbitru. |
DDR_READ_START_ADDR_O | Output | 32 | Indirizz DDR li minnu jrid isir il-qari. |
DDR_RBURST_SIZE_O | Output | 8 | DDR aqra daqs tal-fqigħ. |
Limitazzjonijiet tal-Arloġġ
L-IP tal-Encoder H.264 juża inputs tal-arloġġ PIX_CLK_I u DDR_CLK_I. Uża r-restrizzjonijiet tal-grupp tal-arloġġi għall-post u r-rotot u vverifika l-ħin hekk kif l-IP jimplimenta l-loġika tal-qsim tad-dominju tal-arloġġ.
Istruzzjonijiet għall-installazzjoni
Il-qalba tal-encoder H. 264 trid tiġi installata fil-Katalgu IP tas-softwer Libero® SoC. Dan isir awtomatikament permezz tal-funzjoni ta 'aġġornament tal-Katalgu IP fis-softwer Libero SoC, jew il-qalba tal-IP tista' titniżżel manwalment mill-katalgu. Ladarba l-qalba tal-IP tiġi installata fil-Katalgu tal-IP tas-software tas-SoC Libero, il-qalba tista 'tiġi kkonfigurata, ġġenerata, u istanzjata fi SmartDesign għall-inklużjoni fil-proġett Libero.
Testbank
Testbench huwa pprovdut biex jiċċekkja l-funzjonalità tal-IP Encoder H.264.
- Simulazzjoni
Is-simulazzjoni tuża immaġni 432 × 240 fil-format YCbCr422 rappreżentat minn żewġ files, kull wieħed għal Y u C bħala input
u jiġġenera H.264 file format li fih żewġ frejms. Il-passi li ġejjin jiddeskrivu kif tissimula l-qalba bl-użu tat-testbench.- Mur fil-Libero SoC Catalog> View > Windows > Catalog, u mbagħad jespandu Soluzzjonijiet-Vidjo. Ikklikkja darbtejn H264_Encoder, u mbagħad ikklikkja OK.
- Biex tiġġenera l-SmartDesign meħtieġ għas-simulazzjoni tal-IP tal-Encoder H.264, ikklikkja Libero Project > Eżegwixxi script. Fittex għall-iskript ..\ \komponent\Microchip\SolutionCore\ H264_Encoder\ \scripts\H264_SD.tcl, u mbagħad ikklikkja Run .
Figura 5-2. Esegwi Script Run
Il-wisa 'ta' default tax-xarabank tad-dejta AXI hija 512. Jekk l-IP tal-Encoder H.264 huwa kkonfigurat għal wisgħat tax-xarabank 256/128, ittajpja AXI_DATA_WIDTH:256 jew AXI_DATA_WIDTH:128 fil-qasam Argumenti.
Jidher l-SmartDesign. Ara l-figura li ġejja.
Figura 5-3. Top SmartDesign - Fuq il- Files tab, ikklikkja simulazzjoni > Importazzjoni Files.
Figura 5-4. Importa Files - Importa l-H264_sim_data_in_y.txt, H264_sim_data_in_c.txt file u l-H264_sim_refOut.txt file mit-triq li ġejja: ..\ \komponent\Microchip\SolutionCore\ H264_Encoder\ \Stimolu.
- Biex timporta differenti file, ibbrawżja l-folder li fih dak meħtieġ file, u kklikkja Iftaħ. L-importati file huwa elenkat taħt simulazzjoni, ara l-figura li ġejja.
- Fuq it-tab tal-Ġerarkija tal-Istimolu, ikklikkja H264_Encoder_tb (H264_Encoder_tb. v) > Issimula Disinn Pre-Synth > Iftaħ Interattiv. L-IP huwa simulat għal żewġ frejms. Figura 5-6. Simulazzjoni tad-Disinn ta' Qabel is-Sinteżi
ModelSim jiftaħ bit-testbench file kif muri fil-figura li ġejja.
- Mur fil-Libero SoC Catalog> View > Windows > Catalog, u mbagħad jespandu Soluzzjonijiet-Vidjo. Ikklikkja darbtejn H264_Encoder, u mbagħad ikklikkja OK.
Importanti: Jekk is-simulazzjoni tiġi interrotta minħabba l-limitu taż-żmien tal-ġirja speċifikat fid-DO file, uża l-kmand run -all biex tlesti s-simulazzjoni.
Użu tar-Riżorsi
H. 264 Encoder huwa implimentat fil-PolarFire SoC FPGA (pakkett MPFS250T-1FCG1152I) u jiġġenera data kkompressata billi juża 4:2:2 sampling tad-data input.
Tabella 6-1. L-Użu tar-Riżorsi għall-Encoder H.264
Riżorsa | Użu |
4 Tabelli ta' Ħarsa (LUTs) | 69092 |
D Flip Flops (DFFs) | 65522 |
Memorja Statika ta' Aċċess Każwali (LSRAM) | 232 |
uSRAM | 30 |
Blokki tal-matematika | 19 |
Interface 4-input LUTs | 9396 |
Interface DFFs | 9396 |
Parametri tal-Konfigurazzjoni
It-tabella li ġejja telenka d-deskrizzjoni tal-parametri tal-konfigurazzjoni ġeneriċi użati fl-implimentazzjoni tal-ħardwer tal-Encoder H.264, li jistgħu jvarjaw skont ir-rekwiżiti tal-applikazzjoni.
Tabella 7-1. Parametri tal-Konfigurazzjoni
Isem | Deskrizzjoni |
DDR_AXI_DATA_WIDTH | Jiddefinixxi l-wisa' tad-dejta DDR AXI. Jista' jkun 128, 256, jew 512 |
ARBITER_INTERFACE | Għażla li tagħżel l-interface nattiva jew xarabank biex tikkonnettja mal-IP tal-arbitru tal-vidjo |
Konfiguratur tal-IP
Il-figura li ġejja turi l-konfiguratur tal-IP tal-Encoder H.264.
Figura 7-1. Konfiguratur tal-Encoder H.264
Liċenzja
H. 264 Encoder huwa pprovdut f'forma kriptata biss taħt liċenzja.
Il-kodiċi tas-sors RTL kriptat huwa msakkra b'liċenzja u għandu jinxtara separatament. Tista 'twettaq simulazzjoni, sintesi, tqassim, u tipprogramma s-silikon Field Programable Gate Array (FPGA) billi tuża s-suite tad-disinn Libero.
Liċenzja ta' evalwazzjoni hija pprovduta b'xejn biex tiċċekkja l-karatteristiċi tal-Encoder H.264. Il-liċenzja ta' evalwazzjoni tiskadi wara użu ta' siegħa fuq il-hardware.
Storja tar-Reviżjoni
L-istorja tar-reviżjoni tiddeskrivi l-bidliet li ġew implimentati fid-dokument. Il-bidliet huma elenkati b'reviżjoni, li tibda bil-pubblikazzjoni l-aktar attwali.
Tabella 9-1. Storja tar-Reviżjoni
Reviżjoni | Data | Deskrizzjoni |
B | 09/2022 | • Aġġornat Karatteristiċi sezzjoni.
• Aġġornata l-wisa 'ta' sinjal tal-ħruġ DATA_O minn 8 sa 16, ara Tabella 2-1. • Aġġornat Figura 7-1. • Aġġornat 8. Liċenzja sezzjoni. • Aġġornat 6. Użu tar-Riżorsi sezzjoni. • Aġġornat Figura 5-3. |
A | 07/2022 | Rilaxx inizjali. |
Il-grupp ta' prodotti Microchip FPGA jappoġġja l-prodotti tiegħu b'diversi servizzi ta' appoġġ, inkluż is-Servizz tal-Klijent, iċ-Ċentru ta' Appoġġ Tekniku tal-Klijent, websit, u uffiċċji tal-bejgħ madwar id-dinja. Il-klijenti huma ssuġġeriti li jżuru r-riżorsi onlajn tal-Mikroċippa qabel ma jikkuntattjaw lill-appoġġ peress li huwa probabbli ħafna li l-mistoqsijiet tagħhom diġà ġew imwieġba.
Ikkuntattja Ċentru ta' Appoġġ Tekniku permezz tal- websit fuq www.microchip.com/support. Semmi n-numru tal-Parti tal-Apparat FPGA, agħżel il-kategorija tal-każ xierqa, u ttella 'disinn files filwaqt li toħloq każ ta ' appoġġ tekniku.
Ikkuntattja lis-Servizz tal-Klijent għal appoġġ mhux tekniku tal-prodott, bħall-ipprezzar tal-prodott, titjib tal-prodott, informazzjoni ta’ aġġornament, status tal-ordni, u awtorizzazzjoni.
- Mill-Amerika ta' Fuq, ċempel 800.262.1060
- Mill-bqija tad-dinja, ċempel 650.318.4460
- Fax, minn kullimkien fid-dinja, 650.318.8044
Informazzjoni dwar il-Mikroċippa
Il-Mikroċippa Websit
Microchip jipprovdi appoġġ onlajn permezz tagħna websit fuq www.microchip.com/. Dan websit huwa użat biex tagħmel files u informazzjoni faċilment disponibbli għall-klijenti. Uħud mill-kontenut disponibbli jinkludi:
- Appoġġ għall-Prodott - Folji tad-dejta u errata, noti tal-applikazzjoni u sample programmi, riżorsi tad-disinn, gwidi tal-utent u dokumenti ta 'appoġġ tal-ħardwer, l-aħħar rilaxxi ta' softwer u softwer arkivjat
- Appoġġ Tekniku Ġenerali – Mistoqsijiet Frekwenti (FAQs), talbiet ta’ appoġġ tekniku, gruppi ta’ diskussjoni onlajn, lista tal-membri tal-programm tas-sieħba tad-disinn ta’ Microchip
- Negozju tal-Mikroċippa – Selettur tal-prodotti u gwidi tal-ordnijiet, l-aħħar stqarrijiet għall-istampa tal-Mikroċippa, elenku ta’ seminars u avvenimenti, listi tal-uffiċċji tal-bejgħ tal-Mikroċipp, distributuri u rappreżentanti tal-fabbriki
Servizz ta' Notifika ta' Bidla fil-Prodott
Is-servizz ta 'notifika tal-bidla tal-prodott ta' Microchip jgħin biex iżomm lill-klijenti kurrenti dwar il-prodotti Microchip. L-abbonati se jirċievu notifika bl-email kull meta jkun hemm bidliet, aġġornamenti, reviżjonijiet jew errata relatati ma 'familja ta' prodotti speċifikata jew għodda ta 'żvilupp ta' interess.
Biex tirreġistra, mur fuq www.microchip.com/pcn u segwi l-istruzzjonijiet tar-reġistrazzjoni.
Appoġġ għall-Klijent
L-utenti tal-prodotti Microchip jistgħu jirċievu assistenza permezz ta’ diversi mezzi:
- Distributur jew Rappreżentant
- Uffiċċju tal-Bejgħ Lokali
- Inġinier tas-Soluzzjonijiet Inkorporati (ESE)
- Appoġġ Tekniku
Il-klijenti għandhom jikkuntattjaw lid-distributur, ir-rappreżentant jew l-ESE tagħhom għall-appoġġ. Uffiċċji tal-bejgħ lokali huma wkoll disponibbli biex jgħinu lill-klijenti. Lista ta' uffiċċji u postijiet tal-bejgħ hija inkluża f'dan id-dokument.
L-appoġġ tekniku huwa disponibbli permezz tal- websit fuq: www.microchip.com/support
Karatteristika tal-Protezzjoni tal-Kodiċi tat-Tagħmir tal-Mikroċippa
Innota d-dettalji li ġejjin tal-karatteristika tal-protezzjoni tal-kodiċi fuq il-prodotti Microchip:
- Il-prodotti tal-Mikroċippa jissodisfaw l-ispeċifikazzjonijiet li jinsabu fl-Iskeda tad-Data tal-Mikroċippa partikolari tagħhom.
- Microchip jemmen li l-familja ta 'prodotti tagħha hija sigura meta tintuża fil-mod maħsub, fi ħdan l-ispeċifikazzjonijiet operattivi, u taħt kundizzjonijiet normali.
icrochip valuri u jipproteġi b'mod aggressiv id-drittijiet tal-proprjetà intellettwali tiegħu. It-tentattivi biex jiksru l-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodott Microchip huma strettament ipprojbiti u jistgħu jiksru l-Att dwar id-Dritt tal-Millenju Diġitali. - La Microchip u lanqas kwalunkwe manifattur ieħor tas-semikondutturi ma jistgħu jiggarantixxu s-sigurtà tal-kodiċi tiegħu. Il-protezzjoni tal-kodiċi ma tfissirx li qed niggarantixxu li l-prodott huwa "li ma jinkisirx". Il-protezzjoni tal-kodiċi qed tevolvi kontinwament. Microchip hija impenjata li ttejjeb kontinwament il-karatteristiċi tal-protezzjoni tal-kodiċi tal-prodotti tagħna.
Avviż Legali
Din il-pubblikazzjoni u l-informazzjoni hawnhekk jistgħu jintużaw biss mal-prodotti Microchip, inkluż biex jiddisinjaw, jittestjaw, u jintegraw prodotti Microchip mal-applikazzjoni tiegħek. L-użu ta' din l-informazzjoni bi kwalunkwe mod ieħor jikser dawn it-termini. L-informazzjoni dwar l-applikazzjonijiet tal-apparat hija pprovduta biss għall-konvenjenza tiegħek u tista' tiġi sostitwita
permezz ta' aġġornamenti. Hija r-responsabbiltà tiegħek li tiżgura li l-applikazzjoni tiegħek tilħaq l-ispeċifikazzjonijiet tiegħek. Ikkuntattja l-uffiċċju lokali tal-bejgħ tal-Mikroċippa tiegħek għal appoġġ addizzjonali jew, ikseb appoġġ addizzjonali fuq www.microchip.com/en-us/support/design-help/client-support-services.
DIN L-INFORMAZZJONI HIJA PROVVISTA MILL-MICROCHIP “KIF INHI”. MICROCHIP MA JAGĦMEL L-EBDA RAPPREŻENTAZZJONIJIET JEW GARANZIJI TA’ KULL TIP KEMM KEMM ESPLIĊI JEW IMPLIKATI, BIL-MIKTUBA JEW ORALI, STATUTAJI JEW MOD IEĦOR, RELATATI MA’ L-INFORMAZZJONI INKLUŻI IMMA MHUX LIMITATA GĦAL KWALUNKWE GARANZIJI IMPLICITI TA’ NUQQAS TA’ Ksur, KUMMERĊJALITÀ U PARTECJENZA GĦALL-AFFARIJIET. GARANZIJI RELATATI MAL-KONDIZZJONI, KWALITÀ, JEW PRESTAZZJONI TAGĦHA.
FL-EBDA KAŻ MIKROCHIP MA JKUN RESPONSABBLI GĦAL KWALUNKWE TELF INDIRETT, SPEĊJALI, PUNITTIVI, INĊIDENTALI, JEW KONSEKWENZJALI, ĦSARA, SPIŻA, JEW SPEJJA TA’ KULL TIP RELATATI MA’ L-INFORMAZZJONI JEW L-UŻU TAGĦHA, IKUN IKKAWŻAT, ANKE KIF JINKUN ADMIKU. POSSIBILITÀ JEW IL-DANNI HUMA PREVESTIBLI. SAL-KIT SĦIĦ PERMESS MILL-LIĠI, IR-RESPONSABBILTÀ TOTALI TA' MICROCHIP DWAR KOLLHA TALBIET B'XI MOD RELATATI MA' L-INFORMAZZJONI JEW L-UŻU TAGĦHA MHUX SE TAQBED MILL-AMMONT TA' MIŻATI, JEKK HEKK, LI INTI ĦALLAS DIRETTAMENT LILL-MICROCHIP GĦALL-INFORMAZZJONI.
L-użu ta 'apparati Microchip f'applikazzjonijiet ta' appoġġ għall-ħajja u/jew sigurtà huwa kompletament għar-riskju tax-xerrej, u x-xerrej jaqbel li jiddefendi, jindennizza u jżomm lil Microchip mingħajr ħsara minn kull ħsara, pretensjoni, ilbiesi, jew spejjeż li jirriżultaw minn tali użu. L-ebda liċenzja ma tingħata, impliċitament jew mod ieħor, taħt xi drittijiet ta' proprjetà intellettwali ta' Microchip sakemm ma jkunx iddikjarat mod ieħor.
Trademarks
L-isem u l-logo tal-Mikroċippa, il-logo tal-Mikroċippa, Adaptec, AVR, logo AVR, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStyluuchs, MediaLB, megaAVR, Microsemi, logo Microsemi, MOST, logo MOST, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, logo PIC32, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, u XMEGA huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra.
AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, u ZL huma trademarks reġistrati ta' Microchip Technology Incorporated fl-Istati Uniti.
A
djacent Key Suppression, AKS, Analog-for-the-Digital Age, Any Capacitor, AnyIn, AnyOut, Augmented Switching, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM Media Matching. , DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, Programmazzjoni Serjali In-Circuit, ICSP, INICnet, Parallelment Intelliġenti, IntelliMOS, Konnettività Inter-Chip, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, , RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect, u ZENA huma trademarks ta' Microchip Technology Incorporated fl-Istati Uniti u f'pajjiżi oħra.
SQTP hija marka ta' servizz ta' Microchip Technology Incorporated fl-Istati Uniti
Il-logo Adaptec, Frequency on Demand, Silicon Storage Technology, u Symmcom huma trademarks reġistrati ta' Microchip Technology Inc. f'pajjiżi oħra.
GestIC hija trademark reġistrata ta' Microchip Technology Germany II GmbH & Co. KG, sussidjarja ta' Microchip Technology Inc., f'pajjiżi oħra.
It-trademarks l-oħra kollha msemmija hawn huma proprjetà tal-kumpaniji rispettivi tagħhom.
© 2022, Microchip Technology Incorporated u s-sussidjarji tagħha. Id-Drittijiet Kollha Riservati.
ISBN: 978-1-6683-1311-4
Sistema ta 'Ġestjoni tal-Kwalità
Għal informazzjoni dwar is-Sistemi ta' Ġestjoni tal-Kwalità ta' Microchip, jekk jogħġbok żur www.microchip.com/quality.
Bejgħ u Servizz mad-dinja kollha
Uffiċċju Korporattiv
2355 West Chandler Blvd. Chandler, AZ 85224-6199 Tel: 480-792-7200
Fax: 480-792-7277 Appoġġ Tekniku:
www.microchip.com/support
Web Indirizz: www.microchip.com
New York, NY
Tel: 631-435-6000
Kanada – Toronto
Tel: 905-695-1980
Fax: 905-695-2078
Indja – Bangalore
Tel: 91-80-3090-4444
Indja – New Delhi
Tel: 91-11-4160-8631
Indja - Pune
Tel: 91-20-4121-0141
Ġappun – Osaka
Tel: 81-6-6152-7160
Ġappun – Tokyo
Tel: 81-3-6880- 3770
Korea – Daegu
Tel: 82-53-744-4301
Korea – Seoul
Tel: 82-2-554-7200
Singapor
Tel: 65-6334-8870
Malasja – Kuala Lumpur
Tel: 60-3-7651-7906
Malasja – Penang
Tel: 60-4-227-8870
Tajlandja – Bangkok
Tel: 66-2-694-1351
L-Awstrija – Wels
Tel: 43-7242-2244-39
Fax: 43-7242-2244-393
Franza – Pariġi
Tel: 33-1-69-53-63-20
Fax: 33-1-69-30-90-79
Il-Ġermanja – Garching
Tel: 49-8931-9700
Il-Ġermanja – Haan
Tel: 49-2129-3766400
Il-Ġermanja – Heilbronn
Tel: 49-7131-72400
Il-Ġermanja – Karlsruhe
Tel: 49-721-625370
Il-Ġermanja – Munich
Tel: 49-89-627-144-0
Fax: 49-89-627-144-44
Il-Ġermanja – Rosenheim
Tel: 49-8031-354-560
© 2022 Microchip Technology Inc. u s-sussidjarji tagħha
Dokumenti / Riżorsi
![]() |
Encoder MIKROCHIP H.264 [pdfGwida għall-Utent Encoder H.264, H.264, Encoder |