ការណែនាំអំពីការរចនារបស់ Intel AN 951 Stratix 10 IO Limited FPGA
សេចក្តីផ្តើម
ឯកសារនេះផ្តល់នូវគោលការណ៍ណែនាំនៃការរចនាជាក់លាក់ចំពោះ Intel® Stratix® 10 I/O Limited (IOL) FPGAs ដែលកំណត់ដោយលំដាប់លេខផ្នែក (OPN) ដែលបញ្ចប់ដោយ -NL ។ I/O Limited FPGAs កំណត់ការប្រើប្រាស់ឧបករណ៍បញ្ជូនសារដែលកម្រិតបញ្ជូនសរុបមួយផ្លូវគឺ ≤499 Gbps និងការប្រើប្រាស់ GPIO ដល់ ≤700 I/O pins ។ អតិថិជនអាចរកឃើញឧបករណ៍ទាំងនេះមានប្រយោជន៍ ដែលការរឹតបន្តឹងការនាំចេញរារាំងការប្រើប្រាស់ FPGA ជាមួយនឹងឧបករណ៍បញ្ជូន និងការប្រើប្រាស់ I/O លើសពីដែនកំណត់ទាំងនោះ។ លើកលែងតែមានការបញ្ជាក់ផ្សេងពីនេះ Intel Stratix 10 I/O Limited FPGAs មានឥរិយាបទដូចគ្នាទៅនឹង Intel Stratix 10 FPGAs ស្តង់ដារ។ ឯកសារនេះគឺផ្អែកលើកម្មវិធី Intel Quartus® Prime កំណែ 21.1។
ជាងview
Intel Stratix 10 I/O Limited (IOL) FPGAs ត្រូវបានកំណត់ជាមួយនឹងលេខផ្នែក (OPN) ដែលបញ្ចប់ដោយបច្ច័យ -NL ។
កម្មវិធី Intel Quartus Prime មានការរឹតបន្តឹងលើ Intel Stratix 10 IOL FPGAs ដើម្បីកំណត់ GPIO, LVDS និងការប្រើប្រាស់ឧបករណ៍បញ្ជូន។
តារាងខាងក្រោមបង្ហាញពីការគាំទ្រលក្ខណៈពិសេសសម្រាប់ Intel Stratix 10 IOL FPGAs និង Intel Stratix 10 standard OPN FPGAs ។
តារាង 1 ។ ឧបករណ៍កំណត់ Intel Stratix 10 I/O Limited និង Intel Stratix 10 ស្តង់ដារឧបករណ៍ប្រៀបធៀប៖
លក្ខណៈ | ប៉ារ៉ាម៉ែត្រ | ឧបករណ៍ស្តង់ដារ | ឧបករណ៍ I/O មានកំណត់ |
ការកំណត់រចនាសម្ព័ន្ធ | គ្រោងការណ៍ | គាំទ្រគម្រោងទាំងអស់ដោយគ្មានមុខងារ ឬដំណើរការខុសគ្នា។ | |
ការសរសេរកម្មវិធី file ភាពឆបគ្នា។ | (1) | (1) | |
GPIO និង LVDS | ការប្រើប្រាស់ចំនួនម្ជុល I/O អតិបរមា (2) (3) | > 700 ម្ជុល (4) | ≤700 ម្ជុល |
ឧបករណ៍បញ្ជូន | ការប្រើប្រាស់កម្រិតបញ្ជូនអតិបរមា (5) | > 499 Gbps | ≤499 Gbps |
ការកំណត់រចនាសម្ព័ន្ធឡើងវិញថាមវន្ត | បាទ | បាទ (6) | |
ចំណាំ៖ យោងឯកសារ ការណែនាំអំពីការកំណត់រចនាសម្ព័ន្ធឧបករណ៍ ប្រធានបទសម្រាប់ព័ត៌មានលម្អិត។
2. ចំនួនម្ជុល GPIO និង LVDS ត្រូវបានកំណត់ត្រឹម 700 pins ដោយការដាក់កម្រិត IOL កម្មវិធី Intel Quartus Prime ។ ចំនួនម្ជុល LVDS គឺ 2 pins ក្នុងមួយគូ។ 3. ចំនួនម្ជុល I/O រួមមាន I/O គោលបំណងទូទៅ, LVDS I/O និងវ៉ុលខ្ពស់tagអ៊ី I/O ។ 4. ភាពអាចរកបានអតិបរមានៃ I/O pin អាស្រ័យលើការជ្រើសរើសកញ្ចប់ឧបករណ៍។ 5. សម្រាប់ព័ត៌មានលម្អិតនៃការគណនាកម្រិតបញ្ជូនរបស់កម្មវិធី Intel Quartus Prime សូមមើល កម្រិតបញ្ជូនបញ្ជូន ការគណនា ប្រធានបទ។ 6. ការបើកដំណើរការការកំណត់ឡើងវិញថាមវន្តកាត់បន្ថយកម្រិតបញ្ជូនអតិបរមានៃឧបករណ៍បញ្ជូនតាមការកំណត់ IOL កម្មវិធី Intel Quartus Prime ។ យោងទៅ ស្ថានភាពកំណត់រចនាសម្ព័ន្ធថាមវន្ត ផ្នែកនៅក្នុង ការគណនាកម្រិតបញ្ជូនរបស់ឧបករណ៍បញ្ជូន ប្រធានបទសម្រាប់ព័ត៌មានបន្ថែម។ |
ជម្រើសឧបករណ៍ដែលមាន និងលេខផ្នែកបញ្ជាទិញ
ប្រធានបទនេះបង្ហាញពីការគូសផែនទីរវាងជម្រើសឧបករណ៍ដែលមាន និងលេខកូដបញ្ជាទិញដែលត្រូវគ្នា ហើយបង្ហាញការប្រៀបធៀបរវាង I/O Limited (IOL) និងលេខកូដបញ្ជាទិញស្តង់ដារ។
រូបភាពទី 1. សample Ordering Code និងជម្រើសដែលមានសម្រាប់ Intel Stratix 10 FPGAs ជាមួយនឹងជម្រើស NL Suffix
តារាងខាងក្រោមបង្ហាញពីលេខផ្នែកបញ្ជាទិញ Intel Stratix 10 IOL FPGA (OPN) និងឧបករណ៍ស្តង់ដារ Intel Stratix 10 ដែលស្មើនឹង OPN ។ សម្រាប់ព័ត៌មានស្តីពីការបញ្ជាទិញឧបករណ៍ដែលមិនមាននៅក្នុងតារាងនេះ សូមទាក់ទងតំណាង Intel របស់អ្នក។
តារាង 2 ។ Intel Stratix 10 I/O Limited (IOL) FPGA OPN និងស្តង់ដារសមមូល FPGA OPN
វ៉ារ្យ៉ង់ | ស្តង់ដារ FPGA OPN | I/O Limited FPGA OPN |
GX | 1SG040HH2F35I2VG | 1SG040HH2F35I2VGNL |
1SG065HH2F35I2LG | 1SG065HH2F35I2LGNL | |
1SG110HN2F43E2VG | 1SG110HN2F43E2VGNL | |
1SG110HN2F43I2VG | 1SG110HN2F43I2VGNL | |
1SG166HN2F43I2VG | 1SG166HN2F43I2VGNL | |
1SG280LN2F43I2LG | 1SG280LN2F43I2LGNL | |
1SG280HN2F43I2VG | 1SG280HN2F43I2VGNL | |
1SG280HN2F43I2LG | 1SG280HN2F43I2LGNL | |
TX | 1ST040EH2F35I2LG | 1ST040EH2F35I2LGNL |
1ST110EN2F43I2VG | 1ST110EN2F43I2VGNL | |
1ST110EN2F43I2LG | 1ST110EN2F43I2LGNL | |
DX | 1SD110PJ2F43E2VG | 1SD110PJ2F43E2VGNL |
គោលការណ៍ណែនាំកម្មវិធី Intel Quartus Prime
អ្នកត្រូវតែប្រើកម្មវិធី Intel Quartus Prime Pro Edition កំណែ 21.1 ឬខ្ពស់ជាងនេះ ដើម្បីចងក្រងការរចនាដែលផ្តោតលើ Intel Stratix 10 I/O Limited (IOL) FPGAs ។
ប្រធានបទខាងក្រោមផ្តល់នូវការណែនាំសម្រាប់ការផ្លាស់ប្តូរការរចនា Intel Quartus Prime រវាង Intel Stratix 10 standard OPN FPGAs និង Intel Stratix 10 IOL FPGAs និងសម្រាប់ភាពឆបគ្នានៃកម្មវិធី Intel Quartus Prime ។
ការផ្លាស់ប្តូរការរចនា
មានវិធីសាស្រ្តពីរសម្រាប់ការផ្លាស់ប្តូរការរចនារវាងស្តង់ដារ Intel Stratix 10 FPGA និង Intel Stratix 10 I/O Limited (IOL) FPGA ។
រចនាវិធីធ្វើចំណាកស្រុក 1៖ ផ្លាស់ប្តូរ OPN ឧបករណ៍
- នៅក្នុងកម្មវិធី Intel Quartus Prime សូមចុច Assignments ➤ ឧបករណ៍ ហើយជ្រើសរើសឧបករណ៍គោលដៅរបស់អ្នក។
- អ្នកមានភាពបត់បែនក្នុងការផ្លាស់ប្តូរទីតាំង និងការកំណត់ម្ជុលប្រសិនបើចង់។ ចុច បាទ/ចាស នៅពេលត្រូវបានសួរ ដើម្បីឲ្យកម្មវិធី Intel Quartus Prime ដកទីតាំង និងកិច្ចការ I/O ឬចុច ទេ ដើម្បីរក្សាកិច្ចការដែលមានស្រាប់របស់អ្នក។
រូបភាពទី 2 ។ ប្រអប់ប្រអប់ដើម្បីលុបទីតាំង និងកិច្ចការ I/O
រចនាវិធីធ្វើចំណាកស្រុក 2: ប្រើចំណុចប្រទាក់អ្នកប្រើការផ្ទេរ
ចំណុចប្រទាក់អ្នកប្រើប្រាស់ការផ្ទេរប្រាក់ជួយក្នុងការត្រួតពិនិត្យភាពឆបគ្នារបស់ឧបករណ៍ និងផ្តល់នូវតារាងប្រៀបធៀប—អាចចូលប្រើបានពីការធ្វើចំណាកស្រុក Pin View នៅក្នុង Pin Planner — បង្ហាញលទ្ធផលនៃការផ្លាស់ប្តូររវាងឧបករណ៍ដែលបានជ្រើសរើសសម្រាប់ការធ្វើចំណាកស្រុក។
- នៅក្នុងកម្មវិធី Intel Quartus Prime សូមចុច Assignments ➤ ឧបករណ៍។
- ចុចប៊ូតុង ឧបករណ៍ផ្លាស់ប្តូរទីតាំង នៅខាងក្រោមស្តាំនៃបង្អួចឧបករណ៍។
រូបភាពទី 3 ។ Example នៃប្រអប់ឧបករណ៍ - នៅក្នុងប្រអប់ឧបករណ៍ធ្វើចំណាកស្រុក សូមជ្រើសរើសឧបករណ៍ផ្លាស់ប្តូរដែលត្រូវគ្នាដែលអ្នកចង់កំណត់គោលដៅ។
រូបភាពទី 4 ។ Example នៃប្រអប់ឧបករណ៍ធ្វើចំណាកស្រុក - ការធ្វើចំណាកស្រុក Pin View មាននៅក្នុង Pin Planner និងសម្របសម្រួលការប្រៀបធៀបរវាងឧបករណ៍ធ្វើចំណាកស្រុក។ វាផ្តល់ព័ត៌មានដូចខាងក្រោមៈ
- លេខសម្ងាត់
- ឧបករណ៍ធ្វើចំណាកស្រុក
- ឧបករណ៍រកម្ជុល
- លទ្ធផលនៃការធ្វើចំណាកស្រុក
- បង្ហាញតែម្ជុលដែលបានបន្លិចប៉ុណ្ណោះ។
- បង្ហាញភាពខុសគ្នានៃការធ្វើចំណាកស្រុក
- នាំចេញ
- បង្ហាញជួរឈរ
បើកការផ្លាស់ប្តូរ Pin View នៅក្នុង Pin Planner ដោយចុច View ➤ Pin Migration Window។ អ្នកអាចចូលប្រើព័ត៌មានលំអិតដោយចុចកណ្ដុរស្ដាំលើការជ្រើសរើសរបស់អ្នកនៅក្នុង Pin Migration View.
រូបភាពទី 5 ។ Example នៃការធ្វើចំណាកស្រុក Pin View
ភាពឆបគ្នានៃកម្មវិធី Intel Quartus Prime Patch
បំណះកម្មវិធី Intel Quartus Prime សម្រាប់ Intel Stratix 10 FPGAs ដែលមានស្តង់ដារ OPN មិនត្រូវគ្នាជាមួយ Intel Stratix 10 I/O Limited (IOL) FPGAs ទេ លុះត្រាតែបំណះបញ្ជាក់ការគាំទ្រ។
ដើម្បីស្នើសុំបំណះកម្មវិធី Intel Quartus Prime សម្រាប់ Intel Stratix 10 IOL FPGAs សូមទាក់ទង My Intel Support ។
សារកំហុសកម្មវិធី Intel Quartus Prime ដែលពាក់ព័ន្ធ
នៅពេលចងក្រងការរចនាដែលផ្តោតលើ Intel Stratix 10 I/O Limited FPGAs អ្នកអាចជួបប្រទះសារកំហុសក្នុងការចងក្រងដូចបានបង្ហាញខាងក្រោម។
តារាង 3 ។ សារកំហុសកម្មវិធី Intel Quartus Prime ដែលពាក់ព័ន្ធ
សារកំហុសកម្មវិធី Intel Quartus Prime | ឯកសារយោង |
ការរចនានេះប្រើឧបករណ៍ដែលត្រូវបានដាក់កម្រិតត្រឹម 700 user-IOs អតិបរមា។ បច្ចុប្បន្នចំនួនម្ជុល I/O> ប្រើហើយ!” | សារកំហុសសម្រាប់ > 700 Pins ការប្រើប្រាស់ |
ឧបករណ៍បច្ចុប្បន្នឧបករណ៍ OPNអត្រាទិន្នន័យរបស់> មិនអាចលើសពី 499Gbps បានទេ។ អត្រាទិន្នន័យ TX នៃការរចនាគឺអត្រាទិន្នន័យប្រមូល TX> និង RX data-rate គឺអត្រាទិន្នន័យប្រមូលផ្តុំ RX>. | សារកំហុសសម្រាប់ការរចនាលើសពីឧបករណ៍បញ្ជូនអតិបរមា កម្រិតបញ្ជូន |
ការណែនាំអំពីឧបករណ៍
Intel Stratix 10 I/O Limited (IOL) FPGAs គាំទ្រគ្រោងការណ៍កំណត់រចនាសម្ព័ន្ធឧបករណ៍ដូចគ្នានឹង Intel Stratix 10 OPN FPGAs ស្តង់ដារ។ ប្រធានបទខាងក្រោមផ្តល់នូវការណែនាំសម្រាប់កំណត់រចនាសម្ព័ន្ធ GPIO, LVDS និងមុខងារបញ្ជូនបន្ត ដើម្បីធានាបាននូវការចងក្រងការរចនាប្រកបដោយជោគជ័យនៅលើ Intel Stratix 10 IOL FPGA ។
ការណែនាំអំពីការកំណត់រចនាសម្ព័ន្ធឧបករណ៍
Intel Stratix 10 I/O Limited (IOL) FPGAs មានលេខសម្គាល់ឧបករណ៍តែមួយគត់ដែលគ្រប់គ្រងកម្មវិធីបង្កប់ឧបករណ៍ដើម្បីការពារការផ្ទុកកម្មវិធីដែលមិនមានការអនុញ្ញាត។ files.
ការសរសេរកម្មវិធី File ភាពឆបគ្នា។
តារាងខាងក្រោមបង្ហាញពីការសរសេរកម្មវិធី file ភាពឆបគ្នារវាងឧបករណ៍ OPN ស្តង់ដារ និងឧបករណ៍ IOL OPN ដែលសមមូល។ ប្រសិនបើអ្នកកំណត់គោលដៅការរចនាដូចគ្នាទៅនឹងឧបករណ៍ OPN ស្តង់ដារ និងឧបករណ៍ IOL OPN ដែលត្រូវគ្នា អ្នកអាចជ្រើសរើសដើម្បីចងក្រងការរចនាដោយប្រើ IOL OPN ប៉ុណ្ណោះ។
តារាង 4 ។ ការសរសេរកម្មវិធី File ភាពឆបគ្នារវាង Intel Stratix 10 FPGA ជាមួយស្តង់ដារ OPN និង Intel Stratix 10 I/O Limited FPGA ជាមួយ IOL OPN
ឧបករណ៍ស្តង់ដារ Intel Stratix 10 | ឧបករណ៍កំណត់ Intel Stratix 10 I/O | |
ការសរសេរកម្មវិធី file បង្កើតដោយ I/O Limited OPN | បាទ | បាទ |
ការសរសេរកម្មវិធី file បង្កើតជាមួយ OPN ស្តង់ដារ | បាទ | ទេ |
វិធីសាស្រ្តកំណត់អត្តសញ្ញាណឧបករណ៍ OPN ពីកម្មវិធី .SOF File
ជំហានខាងក្រោមអនុញ្ញាតឱ្យអ្នកកំណត់ថាតើ .SOF ដែលបានផ្តល់ឱ្យឬអត់ file កំណត់គោលដៅ Intel Stratix 10 FPGA ជាមួយ Standard OPN ឬ Intel Stratix 10 FPGA ជាមួយ IOL OPN ។
- ទៅកាន់ចំណុចប្រទាក់បន្ទាត់ពាក្យបញ្ជាកម្មវិធី Intel Quartus Prime ។
- ផ្លាស់ប្តូរថតការងារដើម្បីកំណត់ទីតាំង .SOF file៖ $cdfile_ថត>
- វាយបញ្ចូល និងដំណើរការពាក្យបញ្ជា quartus_pfg៖ $quartus_pfg -ifileឈ្មោះ >.sof
- នៅក្នុងសារដែលបង្ហាញ សូមស្វែងរកឧបករណ៍៖ .
រូបខាងក្រោមបង្ហាញពីអតីតample នៃសារកម្មវិធី Intel Quartus Prime ដែលបានបង្ហាញ។ ចំនួនផ្នែកនៃគោលដៅ Intel Stratix 10 I/O Limited FPGA បញ្ចប់ដោយ NL ។
រូបភាពទី 6 ។ Example នៃ Intel Quartus Prime Software Message បង្ហាញ IOL OPN នៅក្នុង .SOF File
សម្រាប់ព័ត៌មានអំពីលេខសម្គាល់ឧបករណ៍ សូមមើលលេខសម្គាល់ឧបករណ៍នៅក្នុង Intel Stratix 10 JTAG ការណែនាំអំពីការធ្វើតេស្ត Boundary-Scan ។
ព័ត៌មានពាក់ព័ន្ធ
Intel Stratix 10 JTAG ការណែនាំអំពីការធ្វើតេស្ត Boundary-Scan
គោលការណ៍ណែនាំ GPIO និង LVDS
ប្រធានបទខាងក្រោមផ្តល់នូវការប្រៀបធៀបធនធានបញ្ចូល/ទិន្នផល (I/O) និងការណែនាំអំពីការផ្លាស់ប្តូរការរចនា។
ការប្រៀបធៀបធនធាន I/O រវាងឧបករណ៍ស្តង់ដារ OPN និង IOL OPN
តារាងខាងក្រោមប្រៀបធៀប Intel Stratix 10 standard OPN និង Intel Stratix 10 I/O Limited (IOL) OPN FPGAs ។
តារាង 5 ។ ភាពស្រដៀងគ្នា និងភាពខុសគ្នារវាង Intel Stratix 10 Standard OPN និង I/O Limited OPN FPGAs
ធាតុ | ភាពស្រដៀងគ្នា | ភាពខុសគ្នា |
មុខងារ I/O | មុខងារ I/O គឺដូចគ្នាបេះបិទ។ (1) | គ្មាន |
មុខងារពិន | មុខងារ pin ទាំងអស់ រួមទាំងថាមពល និង pins កំណត់រចនាសម្ព័ន្ធដែលត្រូវបានពិពណ៌នានៅក្នុង Intel Stratix 10 device pin-out files គឺដូចគ្នាបេះបិទ។ (2) | គ្មាន |
ដែនកំណត់ការប្រើប្រាស់ I/O | សម្រាប់កញ្ចប់ F35 & F43 ដែនកំណត់នៃការប្រើប្រាស់ I/O សរុបគឺដូចគ្នាបេះបិទរវាងឧបករណ៍ស្តង់ដារ OPN និង IOL OPN ព្រោះទាំងពីរមានម្ជុល <700 I/O ប៉ុណ្ណោះ។ | សម្រាប់កញ្ចប់ F50, F55 និង F74 (3) ការប្រើប្រាស់ I/O សរុបត្រូវបានកំណត់ត្រឹម 700 pins សម្រាប់ IOL OPNs។ ម្ជុល 700 I/O អាចជាការរួមបញ្ចូលម្ជុលណាមួយដែលបានរាយនៅក្នុង pin-out file. សម្រាប់ការរចនាដែលប្រើម្ជុលច្រើនជាង 700 នៅក្នុងឧបករណ៍ស្តង់ដារ OPN ចំនួន I/O សរុបត្រូវតែកាត់បន្ថយទៅ
≤700 ដើម្បីឱ្យសមនឹងឧបករណ៍ IOL ។ |
ចំណាំ៖ 1. យោងទៅ មគ្គុទ្ទេសក៍អ្នកប្រើ I/O គោលបំណងទូទៅរបស់ Intel Stratix 10 សម្រាប់ព័ត៌មានអំពីលក្ខណៈពិសេស Intel Stratix 10 I/O ។
2. យោងទៅ ក្រុមហ៊ុន Intel® Stratix® 10 ការដកឧបករណ៍ចេញ Files. 3. Intel Stratix 10 IOL FPGAs ជាមួយជម្រើសកញ្ចប់ F50, F55 & F74 មិនមានទេនាពេលបច្ចុប្បន្ននេះ។ សម្រាប់ព័ត៌មាន សូមទាក់ទងតំណាង Intel របស់អ្នក។ |
ការផ្លាស់ប្តូរការរចនា
នៅពេលផ្លាស់ប្តូរការរចនាពីចំនួនការប្រើប្រាស់ I/O ធំជាងទៅចំនួនការប្រើប្រាស់ I/O តិចជាង អ្នកគួរតែវាយតម្លៃការផ្លាស់ប្តូរថាមពលឧបករណ៍សរុប និងការតភ្ជាប់ម្ជុល។
ការប្រើប្រាស់ថាមពលឧបករណ៍សរុប
ការប្រើប្រាស់ថាមពលរបស់ឧបករណ៍អាស្រ័យទៅលើការប្រើប្រាស់ I/O នៅក្នុងការរចនា។ នៅពេលដែលការប្រើប្រាស់ I/O ផ្លាស់ប្តូរបន្ទាប់ពីផ្លាស់ប្តូរការរចនាពីឧបករណ៍ស្តង់ដារ OPN ទៅ I/O Limited (IOL) OPN អ្នកគួរតែវាយតម្លៃការប្រើប្រាស់ថាមពលដោយប្រើ Intel Quartus Prime Power Analyzer ឬ Intel FPGA Power and Thermal Calculator ដើម្បីទទួលបានការប៉ាន់ស្មានថាមពលត្រឹមត្រូវ។
សម្រាប់ព័ត៌មានពាក់ព័ន្ធ សូមមើល៖
- ការណែនាំអ្នកប្រើប្រាស់ Intel® FPGA Power និង Thermal Calculator
- មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់ Intel® Quartus® Prime Pro Edition – ការវិភាគថាមពល និងការបង្កើនប្រសិទ្ធភាព
ការភ្ជាប់ Pin សម្រាប់ Pins ដែលមិនប្រើ
ប្រសិនបើមានម្ជុល I/O ដែលមិនប្រើបន្ទាប់ពីផ្លាស់ប្តូរការរចនាពីឧបករណ៍ស្តង់ដារ OPN ទៅឧបករណ៍ IOL OPN អ្នកត្រូវតែភ្ជាប់ម្ជុលដែលមិនប្រើដូចដែលបានកំណត់នៅក្នុងកម្មវិធី Intel Quartus Prime ។ ជំហានខាងក្រោមបង្ហាញពីដំណើរការនេះ៖
- នៅក្នុង Project Navigator ក្នុងកម្មវិធី Intel Quartus Prime ចុចខាងស្តាំលើ OPN ហើយបន្ទាប់មកចុច Device។
រូបភាពទី 7 ។ ការបើកប្រអប់ឧបករណ៍ - នៅក្នុងប្រអប់ឧបករណ៍ ចុចប៊ូតុង Device and Pin Options។
រូបភាពទី 8 ។ ប៊ូតុងជម្រើសឧបករណ៍ និងខ្ទាស់ក្នុងប្រអប់ឧបករណ៍ - រុករកទៅផ្ទាំង Pins ដែលមិនប្រើក្នុងមែកធាងប្រភេទនៅផ្នែកខាងឆ្វេងនៃប្រអប់ជម្រើសឧបករណ៍ និង Pin ។ ជ្រើសរើសការកំណត់ដែលអ្នកពេញចិត្តពីបញ្ជីទម្លាក់ចុះនៅក្នុងផ្នែក រក្សាទុកម្ជុលដែលមិនប្រើទាំងអស់។
រូបភាពទី 9 ។ ប្រអប់ជម្រើសឧបករណ៍ និងខ្ទាស់
សារកំហុសសម្រាប់ > 700 Pins ការប្រើប្រាស់
នៅពេលដែលការរចនាមានការប្រើប្រាស់ I/O លើសពី 700 pins សម្រាប់កញ្ចប់ដែលមានច្រើនជាង 700 I/O pins កម្មវិធី Intel Quartus Prime ចេញសារកំហុសកំឡុងពេលចងក្រង។
សារកំហុស៖ ការរចនានេះប្រើឧបករណ៍ដែលត្រូវបានដាក់កម្រិតត្រឹម 700 user-IOs អតិបរមា។ បច្ចុប្បន្ន កំពុងប្រើប្រាស់!
ការណែនាំអំពីឧបករណ៍បញ្ជូន
Intel Stratix 10 I/O Limited (IOL) FPGAs មានការដាក់កម្រិតបន្ថែមរបស់ Intel Quartus Prime Fitter ដែលកំណត់កម្រិតបញ្ជូនបញ្ជូនអតិបរមានៅ 499 Gbps សម្រាប់អត្រាទិន្នន័យកកកុញ TX រៀងៗខ្លួន និងអត្រាទិន្នន័យបង្គរ RX នៅទូទាំងឆានែលបញ្ជូនដែលបានប្រើទាំងអស់នៅក្នុងការរចនាមួយ។ ការណែនាំអំពីការដាក់នៅក្នុង L/H/E/P-Tile Transceiver User Guide ហើយនៅក្នុង AN 778 អនុវត្តសម្រាប់ Intel Stratix 10 និង IOL Intel Stratix 10 FPGAs ស្តង់ដារទាំងពីរ។
សម្រាប់ព័ត៌មានពាក់ព័ន្ធ សូមមើល៖
- L- និង H-Tile Transceiver PHY មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់
- ក្បឿងអ៊ី មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់ Transceiver PHY
Intel FPGA P-Tile Avalon Streaming IP សម្រាប់ PCI Express Design Exampសៀវភៅណែនាំអ្នកប្រើប្រាស់ - P-ក្បឿង Avalon® Memory-mapped Intel® FPGA IP សម្រាប់ PCI Express* User Guide
- AN 778៖ Intel® Stratix® 10 L-Tile/H-Tile Transceiver ប្រើប្រាស់
ការគណនាកម្រិតបញ្ជូនរបស់ឧបករណ៍បញ្ជូន
អត្រាទិន្នន័យឧបករណ៍បញ្ជូនទិន្នន័យសម្រាប់ឆានែលនីមួយៗដែលត្រូវបានអនុវត្តចំពោះអត្រាទិន្នន័យប្រមូល TX និងអត្រាទិន្នន័យប្រមូល RX របស់ការរចនាគឺស្ថិតនៅក្រោមការកំណត់រចនាសម្ព័ន្ធ PHY IP ដើមពីរ៖ របៀបម៉ូឌុលសញ្ញា និងស្ថានភាពកំណត់រចនាសម្ព័ន្ធឡើងវិញថាមវន្ត។
របៀបម៉ូឌុលសញ្ញា
តាមលំនាំដើម PHY IP ដើមអនុវត្តម៉ូឌុលមិនត្រឡប់ទៅសូន្យ (NRZ) សម្រាប់
សញ្ញាអគ្គិសនី លុះត្រាតែអ្នកជ្រើសរើស Pulse-Amplitude Modulation 4-Level (PAM4) នៅក្នុង ETile។
L-Tile និង H-Tile មានម៉ូឌុល NRZ សម្រាប់តែសញ្ញាអគ្គិសនីប៉ុណ្ណោះ។ នៅពេលដែលឆានែលមួយប្រើ NRZ តម្លៃអត្រាទិន្នន័យរាប់ជាឆានែលតែមួយ។ ទោះយ៉ាងណាក៏ដោយ នៅពេលដែលតំណភ្ជាប់មួយប្រើ PAM4 តម្លៃអត្រាទិន្នន័យត្រូវបានរាប់ជាឆានែលពីរនៅពេលដែលវាប្រើឆានែលរូបវន្តពីរ។
Example នៃការគណនាសម្រាប់គំរូនៃការប្រើប្រាស់ជាមួយនឹងឆានែលមួយ 10 Gbps ដោយប្រើ NRZ និងតំណភ្ជាប់មួយ 56 Gbps ដោយប្រើសញ្ញា PAM4៖
កម្រិតបញ្ជូន = (10Gbps x 1 channel) + (56 Gbps x 2 channels) = 122 Gbps
ស្ថានភាពកំណត់រចនាសម្ព័ន្ធថាមវន្ត
សម្រាប់ឧបករណ៍ L-Tile, H-Tile និង E-Tile អត្រាទិន្នន័យដែលប្រើដោយកម្មវិធី Intel Quartus Prime សម្រាប់អត្រាទិន្នន័យ TX និង RX គឺស្ថិតនៅក្រោមស្ថានភាពនៃមុខងារកំណត់រចនាសម្ព័ន្ធថាមវន្តឧបករណ៍បញ្ជូន។ នៅពេលដែលអ្នកមិនបានបើកការកំណត់រចនាសម្ព័ន្ធឡើងវិញថាមវន្ត អត្រាទិន្នន័យត្រូវបានកំណត់ដោយគុណលក្ខណៈអត្រាទិន្នន័យដែលបានកំណត់នៅក្នុង PHY IP ដើម។ នៅពេលដែលអ្នកបានបើកការកំណត់រចនាសម្ព័ន្ធឡើងវិញថាមវន្ត អត្រាទិន្នន័យត្រូវបានកំណត់ដោយអត្រាទិន្នន័យអតិបរមានៃឆានែលក្នុងការកំណត់ឧបករណ៍បញ្ជូនលឿនបំផុតនៃ L-Tile, H-Tile ឬ E-Tile ។
កម្រិតបញ្ជូនរបស់ឧបករណ៍បញ្ជូនត្រូវបានកាត់បន្ថយបន្ថែមទៀតយោងទៅតាមនិយមន័យដូចខាងក្រោមៈ
- សម្រាប់ឧបករណ៍ L-Tile កម្មវិធី Intel Quartus Prime អនុវត្តអត្រាទិន្នន័យអតិបរមានៃឆានែលនៅល្បឿនបញ្ជូនបន្តថ្នាក់ទី 2 ពីព្រោះ L-Tile មិនមានល្បឿនបញ្ជូនសញ្ញាថ្នាក់ទី 1 ទេ។
- សម្រាប់ឧបករណ៍ H-Tile និង E-Tile កម្មវិធី Intel Quartus Prime អនុវត្តអត្រាទិន្នន័យអតិបរមានៃឆានែលនៅល្បឿនបញ្ជូនសញ្ញាថ្នាក់ទី 1 ទោះបីជាកម្រិតល្បឿនបញ្ជូន I/O Limited (IOL) OPN គឺ 2 ក៏ដោយ។
តារាងខាងក្រោមបង្ហាញពីអតីតample ដែលប្រើ 10 Gbps នៅគ្រប់បណ្តាញទាំងអស់ នៅក្នុងឧបករណ៍ L-Tile, H-Tile ឬ E-Tile។
តារាង 6 ។ អត្រាទិន្នន័យប្រកបដោយប្រសិទ្ធភាពក្នុងមួយប៉ុស្តិ៍សម្រាប់ Intel Quartus Prime Software Transceiver Bandwidth គណនាជាមួយ Example នៃ 10Gbps Native PHY IP
ស្ថានភាពកំណត់រចនាសម្ព័ន្ធថាមវន្ត | |||||||
បិទ | បើក | ||||||
ទីតាំងឆានែល | អត្រាទិន្នន័យដែលបានអនុវត្តក្នុងមួយប៉ុស្តិ៍ (Gbps) | ទីតាំងឆានែល | អត្រាទិន្នន័យដែលបានអនុវត្តក្នុងមួយប៉ុស្តិ៍ (Gbps) | ||||
L-ក្បឿង | H-ក្បឿង | E-Tile (NRZ/ PAM4) | L-ក្បឿង | H-ក្បឿង | E-Tile (NRZ/ PAM4) | ||
23 | 10 | 10 | ៣៥០/២៤០០ | 23 | 17.4 | 17.4 | ៣៥០/២៤០០ |
22 | 10 | 10 | ៣៥០/២៤០០ | 22 | 26.6 | 28.3 | ៣៥០/២៤០០ |
21 | 10 | 10 | ៣៥០/២៤០០ | 21 | 26.6 | 28.3 | ៣៥០/២៤០០ |
20 | 10 | 10 | ៣៥០/២៤០០ | 20 | 17.4 | 17.4 | ៣៥០/២៤០០ |
19 | 10 | 10 | ៣៥០/២៤០០ | 19 | 26.6 | 28.3 | ៣៥០/២៤០០ |
18 | 10 | 10 | ៣៥០/២៤០០ | 18 | 26.6 | 28.3 | ៣៥០/២៤០០ |
17 | 10 | 10 | ៣៥០/២៤០០ | 17 | 17.4 | 17.4 | ៣៥០/២៤០០ |
16 | 10 | 10 | ៣៥០/២៤០០ | 16 | 26.6 | 28.3 | ៣៥០/២៤០០ |
15 | 10 | 10 | ៣៥០/២៤០០ | 15 | 26.6 | 28.3 | ៣៥០/២៤០០ |
14 | 10 | 10 | ៣៥០/២៤០០ | 14 | 17.4 | 17.4 | ៣៥០/២៤០០ |
13 | 10 | 10 | ៣៥០/២៤០០ | 13 | 26.6 | 28.3 | ៣៥០/២៤០០ |
12 | 10 | 10 | ៣៥០/២៤០០ | 12 | 26.6 | 28.3 | ៣៥០/២៤០០ |
11 | 10 | 10 | ៣៥០/២៤០០ | 11 | 17.4 | 17.4 | ៣៥០/២៤០០ |
10 | 10 | 10 | ៣៥០/២៤០០ | 10 | 26.6 | 28.3 | ៣៥០/២៤០០ |
9 | 10 | 10 | ៣៥០/២៤០០ | 9 | 26.6 | 28.3 | ៣៥០/២៤០០ |
8 | 10 | 10 | ៣៥០/២៤០០ | 8 | 17.4 | 17.4 | ៣៥០/២៤០០ |
បន្ត… |
ស្ថានភាពកំណត់រចនាសម្ព័ន្ធថាមវន្ត | |||||||
បិទ | បើក | ||||||
ទីតាំងឆានែល | អត្រាទិន្នន័យដែលបានអនុវត្តក្នុងមួយប៉ុស្តិ៍ (Gbps) | ទីតាំងឆានែល | អត្រាទិន្នន័យដែលបានអនុវត្តក្នុងមួយប៉ុស្តិ៍ (Gbps) | ||||
L-ក្បឿង | H-ក្បឿង | E-Tile (NRZ/ PAM4) | L-ក្បឿង | H-ក្បឿង | E-Tile (NRZ/ PAM4) | ||
7 | 10 | 10 | ៣៥០/២៤០០ | 7 | 26.6 | 28.3 | ៣៥០/២៤០០ |
6 | 10 | 10 | ៣៥០/២៤០០ | 6 | 26.6 | 28.3 | ៣៥០/២៤០០ |
5 | 10 | 10 | ៣៥០/២៤០០ | 5 | 17.4 | 17.4 | ៣៥០/២៤០០ |
4 | 10 | 10 | ៣៥០/២៤០០ | 4 | 26.6 | 28.3 | ៣៥០/២៤០០ |
3 | 10 | 10 | ៣៥០/២៤០០ | 3 | 26.6 | 28.3 | ៣៥០/២៤០០ |
2 | 10 | 10 | ៣៥០/២៤០០ | 2 | 17.4 | 17.4 | ៣៥០/២៤០០ |
1 | 10 | 10 | ៣៥០/២៤០០ | 1 | 26.6 | 28.3 | ៣៥០/២៤០០ |
0 | 10 | 10 | ៣៥០/២៤០០ | 0 | 26.6 | 28.3 | ៣៥០/២៤០០ |
សារកំហុសសម្រាប់ការរចនាលើសពីកម្រិតបញ្ជូនអតិបរមា
នៅពេលដែលការរចនាលើសពីកម្រិតបញ្ជូនអតិបរមានៃ ≤499Gbps Intel Quartus Prime Fitter ចេញសារកំហុសកំឡុងពេលចងក្រង។ ប្រព័ន្ធបង្ហាញព័ត៌មានទាក់ទងនឹងកំហុស ភ្លាមៗមុនពេលសារកំហុស។ សារព័ត៌មានផ្នែកទី 1 រាយបញ្ជីបណ្តាញ RX និង TX ទាំងអស់ និងអត្រាទិន្នន័យដែលបានអនុវត្តដោយ Fitter ក្នុងការគណនាកម្រិតបញ្ជូនឧបករណ៍បញ្ជូន ដោយមានបន្ទាត់សារមួយសម្រាប់ប៉ុស្តិ៍ TX និង RX នីមួយៗ។ សារកំណត់ថាតើឆានែលបើកមុខងារកំណត់រចនាសម្ព័ន្ធថាមវន្តឧបករណ៍បញ្ជូនឬអត់។ ខាងក្រោមនេះ examples បង្ហាញសារពត៌មានទាំងនេះ៖
សារពត៌មានផ្នែកទី 2 រាយបញ្ជីអត្រាទិន្នន័យ TX និងអត្រាទិន្នន័យប្រមូល RX ដែលត្រូវបានអនុវត្តដោយកម្មវិធី Intel Quartus Prime ដើម្បីកំណត់ថាតើកម្រិតបញ្ជូនបញ្ជូនទិន្នន័យត្រូវបានលើស។ ខាងក្រោមនេះ examples បង្ហាញសារពត៌មានទាំងនេះ៖
សារកំហុសលេចឡើងប្រសិនបើអត្រាទិន្នន័យប្រមូលផ្តុំ TX ឬ RX នៃការរចនាបច្ចុប្បន្នលើសពី 499 Gbps ។
តួលេខខាងក្រោមបង្ហាញ ឧampសារព័ត៌មានកម្មវិធី Intel Quartus Prime និងសារកំហុសសម្រាប់អត្រាទិន្នន័យខាងក្រោមរៀងៗខ្លួន៖
- អត្រាទិន្នន័យប្រមូលផ្តុំ TX និង RX នៃ 498.998400 Gbps
- អត្រាទិន្នន័យប្រមូលផ្តុំ TX និង RX នៃ 499.200000 Gbps
- អត្រាទិន្នន័យប្រមូលផ្តុំ TX និង RX នៃ 1184.00000 Gbps
រូបភាពទី 10 ។ Example នៃ Intel Quartus Prime Software Information Messages ជាមួយនឹង TX និង RX អត្រាទិន្នន័យកើនឡើង 498.998400 Gbps ជាមួយនឹង Transceiver Dynamic Reconfiguration Disabled
រូបភាពទី 11 ។ Example នៃ Intel Quartus Prime Software Information and Error Messages with TX និង RX Cumulative Data Rate of 499.200000 Gbps ជាមួយនឹង Transceiver Dynamic Reconfiguration Disabled
រូបភាពទី 12 ។ Example នៃ Intel Quartus Prime Software Information and Error Messages ជាមួយនឹង TX និង RX Cumulative Data Rate 1184.00000 Gbps ជាមួយនឹង Transceiver Dynamic Reconfiguration ត្រូវបានបើក
ប្រវត្តិនៃការកែប្រែឯកសារសម្រាប់ AN 951៖ ការណែនាំអំពីការរចនា Intel Stratix 10 I/O Limited FPGA
កំណែឯកសារ | កំណែ Intel Quartus Prime | ការផ្លាស់ប្តូរ |
2021.08.24 | 21.1 | បានបន្ថែមតំណភ្ជាប់នៅក្នុង ការណែនាំអំពីការកំណត់រចនាសម្ព័ន្ធឧបករណ៍ ប្រធានបទ។ |
2021.05.06 | 21.1 | ការចេញផ្សាយដំបូង។ |
សាជីវកម្ម Intel ។ រក្សារសិទ្ធគ្រប់យ៉ាង។ Intel, និមិត្តសញ្ញា Intel និងសញ្ញា Intel ផ្សេងទៀតគឺជាពាណិជ្ជសញ្ញារបស់ Intel Corporation ឬក្រុមហ៊ុនបុត្រសម្ព័ន្ធរបស់ខ្លួន។ Intel ធានាការអនុវត្តផលិតផល FPGA និង semiconductor របស់ខ្លួនទៅនឹងលក្ខណៈបច្ចេកទេសបច្ចុប្បន្នស្របតាមការធានាស្តង់ដាររបស់ Intel ប៉ុន្តែរក្សាសិទ្ធិក្នុងការផ្លាស់ប្តូរផលិតផល និងសេវាកម្មណាមួយនៅពេលណាមួយដោយមិនមានការជូនដំណឹងជាមុន។ Intel សន្មត់ថាគ្មានទំនួលខុសត្រូវ ឬការទទួលខុសត្រូវដែលកើតចេញពីកម្មវិធី ឬការប្រើប្រាស់ព័ត៌មាន ផលិតផល ឬសេវាកម្មណាមួយដែលបានពិពណ៌នានៅទីនេះ លើកលែងតែមានការយល់ព្រមជាលាយលក្ខណ៍អក្សរដោយ Intel ។ អតិថិជនរបស់ Intel ត្រូវបានណែនាំឱ្យទទួលបានកំណែចុងក្រោយបំផុតនៃការបញ្ជាក់ឧបករណ៍ មុនពេលពឹងផ្អែកលើព័ត៌មានដែលបានបោះពុម្ពផ្សាយណាមួយ និងមុនពេលធ្វើការបញ្ជាទិញផលិតផល ឬសេវាកម្ម។ * ឈ្មោះ និងម៉ាកផ្សេងទៀតអាចត្រូវបានទាមទារជាកម្មសិទ្ធិរបស់អ្នកដទៃ។
ឯកសារ/ធនធាន
![]() |
ការណែនាំអំពីការរចនារបស់ Intel AN 951 Stratix 10 IO Limited FPGA [pdf] ការណែនាំអ្នកប្រើប្រាស់ AN 951 Stratix 10 IO ការណែនាំអំពីការរចនា FPGA Limited, ការណែនាំអំពីការរចនា FPGA មានកំណត់, IO Limited FPGA Design, AN 951 Stratix 10, ការរចនា FPGA |