intel-ਲੋਗੋ

intel AN 951 Stratix 10 IO ਲਿਮਿਟੇਡ FPGA ਡਿਜ਼ਾਈਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼

intel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼-PRO

ਜਾਣ-ਪਛਾਣ

ਇਹ ਦਸਤਾਵੇਜ਼ Intel® Stratix® 10 I/O Limited (IOL) FPGAs ਲਈ ਖਾਸ ਡਿਜ਼ਾਈਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ ਜੋ ਆਰਡਰਿੰਗ ਪਾਰਟ ਨੰਬਰ (OPN) -NL ਨਾਲ ਖਤਮ ਹੁੰਦਾ ਹੈ। I/O ਲਿਮਟਿਡ FPGAs ਟ੍ਰਾਂਸਸੀਵਰ ਉਪਯੋਗਤਾ ਨੂੰ ਸੀਮਤ ਕਰਦੇ ਹਨ ਜਿਵੇਂ ਕਿ ਇੱਕ ਤਰਫਾ ਕੁੱਲ ਬੈਂਡਵਿਡਥ ≤499 Gbps ਅਤੇ GPIO ਉਪਯੋਗਤਾ ≤700 I/O ਪਿੰਨ ਤੱਕ ਹੈ। ਗਾਹਕਾਂ ਨੂੰ ਇਹ ਡਿਵਾਈਸਾਂ ਲਾਭਦਾਇਕ ਲੱਗ ਸਕਦੀਆਂ ਹਨ ਜਿੱਥੇ ਨਿਰਯਾਤ ਪਾਬੰਦੀਆਂ ਉਹਨਾਂ ਸੀਮਾਵਾਂ ਤੋਂ ਉੱਪਰ ਟ੍ਰਾਂਸਸੀਵਰ ਅਤੇ I/O ਉਪਯੋਗਤਾ ਦੇ ਨਾਲ FPGAs ਦੀ ਵਰਤੋਂ ਨੂੰ ਰੋਕਦੀਆਂ ਹਨ। ਜਦੋਂ ਤੱਕ ਹੋਰ ਨਿਰਧਾਰਿਤ ਨਹੀਂ ਕੀਤਾ ਜਾਂਦਾ, Intel Stratix 10 I/O Limited FPGAs ਮਿਆਰੀ Intel Stratix 10 FPGAs ਦੇ ਸਮਾਨ ਵਿਵਹਾਰ ਕਰਦੇ ਹਨ। ਇਹ ਦਸਤਾਵੇਜ਼ Intel Quartus® Prime ਸਾਫਟਵੇਅਰ ਸੰਸਕਰਣ 21.1 'ਤੇ ਆਧਾਰਿਤ ਹੈ।

ਵੱਧview

Intel Stratix 10 I/O Limited (IOL) FPGAs ਨੂੰ ਆਰਡਰਿੰਗ ਪਾਰਟ ਨੰਬਰ (OPN) ਨਾਲ ਮਨੋਨੀਤ ਕੀਤਾ ਗਿਆ ਹੈ ਜੋ ਇੱਕ -NL ਪਿਛੇਤਰ ਨਾਲ ਖਤਮ ਹੁੰਦਾ ਹੈ।
Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਵਿੱਚ GPIO, LVDS, ਅਤੇ ਟ੍ਰਾਂਸਸੀਵਰ ਉਪਯੋਗਤਾ ਨੂੰ ਸੀਮਿਤ ਕਰਨ ਲਈ Intel Stratix 10 IOL FPGAs 'ਤੇ ਪਾਬੰਦੀਆਂ ਹਨ।
ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ Intel Stratix 10 IOL FPGAs ਅਤੇ Intel Stratix 10 ਸਟੈਂਡਰਡ OPN FPGAs ਲਈ ਵਿਸ਼ੇਸ਼ਤਾ ਸਮਰਥਨ ਦਿਖਾਉਂਦਾ ਹੈ।

ਸਾਰਣੀ 1. Intel Stratix 10 I/O ਲਿਮਟਿਡ ਡਿਵਾਈਸ ਅਤੇ Intel Stratix 10 ਸਟੈਂਡਰਡ ਡਿਵਾਈਸ ਫੀਚਰ ਦੀ ਤੁਲਨਾ:

ਵਿਸ਼ੇਸ਼ਤਾ ਪੈਰਾਮੀਟਰ ਮਿਆਰੀ ਜੰਤਰ I/O ਲਿਮਟਿਡ ਡਿਵਾਈਸ
ਸੰਰਚਨਾ ਸਕੀਮ ਬਿਨਾਂ ਕਿਸੇ ਕਾਰਜਸ਼ੀਲਤਾ ਜਾਂ ਪ੍ਰਦਰਸ਼ਨ ਦੇ ਅੰਤਰ ਦੇ ਸਾਰੀਆਂ ਸਕੀਮਾਂ ਦਾ ਸਮਰਥਨ ਕਰੋ।
ਪ੍ਰੋਗਰਾਮਿੰਗ file ਅਨੁਕੂਲਤਾ (1) (1)
GPIO ਅਤੇ LVDS ਅਧਿਕਤਮ I/O ਪਿੰਨ ਗਿਣਤੀ ਉਪਯੋਗਤਾ (2) (3) >700 ਪਿੰਨ (4) ≤700 ਪਿੰਨ
ਟ੍ਰਾਂਸਸੀਵਰ ਅਧਿਕਤਮ ਬੈਂਡਵਿਡਥ ਉਪਯੋਗਤਾ (5) > 499 Gbps ≤499 Gbps
ਗਤੀਸ਼ੀਲ ਮੁੜ ਸੰਰਚਨਾ ਹਾਂ ਹਾਂ (6)
ਨੋਟ: 1. ਵੇਖੋ ਡਿਵਾਈਸ ਕੌਂਫਿਗਰੇਸ਼ਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ ਵੇਰਵਿਆਂ ਲਈ ਵਿਸ਼ਾ।

2. GPIO ਅਤੇ LVDS ਪਿੰਨ ਦੀ ਗਿਣਤੀ Intel Quartus Prime ਸਾਫਟਵੇਅਰ IOL ਪਾਬੰਦੀ ਦੁਆਰਾ 700 ਪਿੰਨਾਂ ਤੱਕ ਸੀਮਿਤ ਹੈ। LVDS ਪਿੰਨ ਗਿਣਤੀ ਪ੍ਰਤੀ ਜੋੜਾ 2 ਪਿੰਨ ਹੈ।

3. I/O ਪਿੰਨ ਗਿਣਤੀ ਵਿੱਚ ਆਮ ਉਦੇਸ਼ I/O, LVDS I/O, ਅਤੇ ਉੱਚ ਵੋਲਯੂਮ ਸ਼ਾਮਲ ਹਨtage I/O.

4. ਅਧਿਕਤਮ I/O ਪਿੰਨ ਕਾਉਂਟ ਉਪਲਬਧਤਾ ਡਿਵਾਈਸ ਪੈਕੇਜ ਚੋਣ 'ਤੇ ਨਿਰਭਰ ਕਰਦੀ ਹੈ।

5. Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਬੈਂਡਵਿਡਥ ਗਣਨਾ ਦੇ ਵੇਰਵਿਆਂ ਲਈ, ਵੇਖੋ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਗਣਨਾ ਵਿਸ਼ਾ

6. ਗਤੀਸ਼ੀਲ ਪੁਨਰ-ਸੰਰਚਨਾ ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਣਾ ਪ੍ਰਤੀ ਇੰਟੇਲ ਕੁਆਰਟਸ ਪ੍ਰਾਈਮ ਸੌਫਟਵੇਅਰ IOL ਪਾਬੰਦੀਆਂ ਪ੍ਰਤੀ ਟ੍ਰਾਂਸਸੀਵਰ ਅਧਿਕਤਮ ਬੈਂਡਵਿਡਥ ਨੂੰ ਘਟਾਉਂਦਾ ਹੈ। ਨੂੰ ਵੇਖੋ ਗਤੀਸ਼ੀਲ ਮੁੜ ਸੰਰਚਨਾ ਸਥਿਤੀ ਵਿੱਚ ਭਾਗ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਗਣਨਾ ਵਧੇਰੇ ਜਾਣਕਾਰੀ ਲਈ ਵਿਸ਼ਾ.

ਉਪਲਬਧ ਡਿਵਾਈਸ ਵਿਕਲਪ ਅਤੇ ਆਰਡਰਿੰਗ ਭਾਗ ਨੰਬਰ
ਇਹ ਵਿਸ਼ਾ ਉਪਲਬਧ ਡਿਵਾਈਸ ਵਿਕਲਪਾਂ ਅਤੇ ਉਹਨਾਂ ਦੇ ਅਨੁਸਾਰੀ ਆਰਡਰਿੰਗ ਕੋਡਾਂ ਵਿਚਕਾਰ ਮੈਪਿੰਗ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ, ਅਤੇ I/O ਲਿਮਿਟੇਡ (IOL) ਅਤੇ ਸਟੈਂਡਰਡ ਆਰਡਰਿੰਗ ਕੋਡਾਂ ਵਿਚਕਾਰ ਤੁਲਨਾ ਦਰਸਾਉਂਦਾ ਹੈ।

ਚਿੱਤਰ 1. ਐੱਸample ਆਰਡਰਿੰਗ ਕੋਡ ਅਤੇ ਵਿਕਲਪਿਕ NL ਪਿਛੇਤਰ ਦੇ ਨਾਲ Intel Stratix 10 FPGAs ਲਈ ਉਪਲਬਧ ਵਿਕਲਪintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (1)

ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ Intel Stratix 10 IOL FPGA ਆਰਡਰਿੰਗ ਪਾਰਟ ਨੰਬਰ (OPN) ਅਤੇ ਬਰਾਬਰ ਦੀ Intel Stratix 10 ਸਟੈਂਡਰਡ ਡਿਵਾਈਸ OPN ਨੂੰ ਦਰਸਾਉਂਦੀ ਹੈ। ਇਸ ਸਾਰਣੀ ਵਿੱਚ ਸੂਚੀਬੱਧ ਨਹੀਂ ਕੀਤੇ ਡਿਵਾਈਸਾਂ ਨੂੰ ਆਰਡਰ ਕਰਨ ਬਾਰੇ ਜਾਣਕਾਰੀ ਲਈ, ਆਪਣੇ Intel ਪ੍ਰਤੀਨਿਧੀ ਨਾਲ ਸੰਪਰਕ ਕਰੋ।
ਸਾਰਣੀ 2. Intel Stratix 10 I/O ਲਿਮਿਟੇਡ (IOL) FPGA OPN ਅਤੇ ਬਰਾਬਰ ਸਟੈਂਡਰਡ FPGA OPN

ਰੂਪ ਮਿਆਰੀ FPGA OPN I/O ਲਿਮਿਟੇਡ FPGA OPN
GX 1SG040HH2F35I2VG 1SG040HH2F35I2VGNL
1SG065HH2F35I2LG 1SG065HH2F35I2LGNL
1SG110HN2F43E2VG 1SG110HN2F43E2VGNL
1SG110HN2F43I2VG 1SG110HN2F43I2VGNL
1SG166HN2F43I2VG 1SG166HN2F43I2VGNL
1SG280LN2F43I2LG 1SG280LN2F43I2LGNL
1SG280HN2F43I2VG 1SG280HN2F43I2VGNL
1SG280HN2F43I2LG 1SG280HN2F43I2LGNL
TX 1ST040EH2F35I2LG 1ST040EH2F35I2LGNL
1ST110EN2F43I2VG 1ST110EN2F43I2VGNL
1ST110EN2F43I2LG 1ST110EN2F43I2LGNL
DX 1SD110PJ2F43E2VG 1SD110PJ2F43E2VGNL

ਇੰਟੇਲ ਕੁਆਰਟਸ ਪ੍ਰਾਈਮ ਸਾਫਟਵੇਅਰ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼

ਤੁਹਾਨੂੰ Intel Stratix 21.1 I/O Limited (IOL) FPGAs ਨੂੰ ਨਿਸ਼ਾਨਾ ਬਣਾਉਣ ਵਾਲੇ ਡਿਜ਼ਾਈਨਾਂ ਨੂੰ ਕੰਪਾਇਲ ਕਰਨ ਲਈ Intel Quartus Prime Pro ਐਡੀਸ਼ਨ ਸਾਫਟਵੇਅਰ ਸੰਸਕਰਣ 10 ਜਾਂ ਇਸ ਤੋਂ ਬਾਅਦ ਦਾ ਉਪਯੋਗ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ।
ਹੇਠਾਂ ਦਿੱਤੇ ਵਿਸ਼ੇ Intel Stratix 10 ਸਟੈਂਡਰਡ OPN FPGAs ਅਤੇ Intel Stratix 10 IOL FPGAs, ਅਤੇ Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਪੈਚ ਅਨੁਕੂਲਤਾ ਦੇ ਵਿਚਕਾਰ Intel Quartus Prime ਡਿਜ਼ਾਈਨ ਨੂੰ ਮਾਈਗਰੇਟ ਕਰਨ ਲਈ ਮਾਰਗਦਰਸ਼ਨ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ।

ਡਿਜ਼ਾਈਨ ਮਾਈਗ੍ਰੇਸ਼ਨ
ਇੱਕ ਮਿਆਰੀ Intel Stratix 10 FPGA ਅਤੇ ਇੱਕ Intel Stratix 10 I/O Limited (IOL) FPGA ਵਿਚਕਾਰ ਇੱਕ ਡਿਜ਼ਾਈਨ ਨੂੰ ਮਾਈਗਰੇਟ ਕਰਨ ਲਈ ਦੋ ਤਰੀਕੇ ਹਨ।
ਡਿਜ਼ਾਈਨ ਮਾਈਗ੍ਰੇਸ਼ਨ ਵਿਧੀ 1: ਡਿਵਾਈਸ OPN ਬਦਲੋ

  1. Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਵਿੱਚ, ਅਸਾਈਨਮੈਂਟਸ ➤ ਡਿਵਾਈਸ ਤੇ ਕਲਿਕ ਕਰੋ ਅਤੇ ਆਪਣਾ ਨਿਸ਼ਾਨਾ ਬਣਾਇਆ ਡਿਵਾਈਸ ਚੁਣੋ।
  2. ਤੁਹਾਡੇ ਕੋਲ ਟਿਕਾਣਾ ਬਦਲਣ ਅਤੇ ਅਸਾਈਨਮੈਂਟਾਂ ਨੂੰ ਪਿੰਨ ਕਰਨ ਦੀ ਲਚਕਤਾ ਹੈ, ਜੇਕਰ ਲੋੜ ਹੋਵੇ। Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਨੂੰ ਟਿਕਾਣਾ ਅਤੇ I/O ਅਸਾਈਨਮੈਂਟਾਂ ਨੂੰ ਹਟਾਉਣ ਲਈ ਪੁੱਛੇ ਜਾਣ 'ਤੇ ਹਾਂ 'ਤੇ ਕਲਿੱਕ ਕਰੋ, ਜਾਂ ਆਪਣੇ ਮੌਜੂਦਾ ਅਸਾਈਨਮੈਂਟਾਂ ਨੂੰ ਰੱਖਣ ਲਈ ਨਹੀਂ 'ਤੇ ਕਲਿੱਕ ਕਰੋ।

ਚਿੱਤਰ 2. ਸਥਾਨ ਅਤੇ I/O ਅਸਾਈਨਮੈਂਟਾਂ ਨੂੰ ਹਟਾਉਣ ਲਈ ਡਾਇਲਾਗ ਬਾਕਸintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (2)

ਡਿਜ਼ਾਈਨ ਮਾਈਗ੍ਰੇਸ਼ਨ ਢੰਗ 2: ਮਾਈਗ੍ਰੇਸ਼ਨ ਯੂਜ਼ਰ ਇੰਟਰਫੇਸ ਦੀ ਵਰਤੋਂ ਕਰੋ
ਮਾਈਗ੍ਰੇਸ਼ਨ ਯੂਜ਼ਰ ਇੰਟਰਫੇਸ ਡਿਵਾਈਸ ਅਨੁਕੂਲਤਾ ਦੀ ਜਾਂਚ ਕਰਨ ਵਿੱਚ ਮਦਦ ਕਰਦਾ ਹੈ ਅਤੇ ਇੱਕ ਤੁਲਨਾ ਸਾਰਣੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ - ਪਿੰਨ ਮਾਈਗ੍ਰੇਸ਼ਨ ਤੋਂ ਪਹੁੰਚਯੋਗ View ਪਿੰਨ ਪਲੈਨਰ ​​ਵਿੱਚ— ਮਾਈਗ੍ਰੇਸ਼ਨ ਲਈ ਚੁਣੀਆਂ ਗਈਆਂ ਡਿਵਾਈਸਾਂ ਵਿਚਕਾਰ ਮਾਈਗ੍ਰੇਸ਼ਨ ਨਤੀਜੇ ਦਿਖਾਉਂਦੇ ਹੋਏ।

  1. Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਵਿੱਚ, ਅਸਾਈਨਮੈਂਟਸ ➤ ਡਿਵਾਈਸ 'ਤੇ ਕਲਿੱਕ ਕਰੋ।
  2. ਡਿਵਾਈਸ ਵਿੰਡੋ ਦੇ ਹੇਠਾਂ-ਸੱਜੇ ਪਾਸੇ ਮਾਈਗ੍ਰੇਸ਼ਨ ਡਿਵਾਈਸ ਬਟਨ 'ਤੇ ਕਲਿੱਕ ਕਰੋ।
    ਚਿੱਤਰ 3. Exampਡਿਵਾਈਸ ਡਾਇਲਾਗ ਬਾਕਸ ਦਾ leintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (3)
  3. ਮਾਈਗ੍ਰੇਸ਼ਨ ਡਿਵਾਈਸ ਡਾਇਲਾਗ ਬਾਕਸ ਵਿੱਚ, ਅਨੁਕੂਲ ਮਾਈਗ੍ਰੇਸ਼ਨ ਡਿਵਾਈਸ ਚੁਣੋ ਜਿਸਨੂੰ ਤੁਸੀਂ ਨਿਸ਼ਾਨਾ ਬਣਾਉਣਾ ਚਾਹੁੰਦੇ ਹੋ।
    ਚਿੱਤਰ 4. Exampਮਾਈਗ੍ਰੇਸ਼ਨ ਡਿਵਾਈਸ ਡਾਇਲਾਗ ਬਾਕਸ ਦਾ leintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (4)
  4. ਪਿੰਨ ਮਾਈਗ੍ਰੇਸ਼ਨ View ਪਿੰਨ ਪਲੈਨਰ ​​ਵਿੱਚ ਉਪਲਬਧ ਹੈ, ਅਤੇ ਮਾਈਗ੍ਰੇਸ਼ਨ ਡਿਵਾਈਸਾਂ ਵਿਚਕਾਰ ਤੁਲਨਾ ਦੀ ਸਹੂਲਤ ਦਿੰਦਾ ਹੈ; ਇਹ ਹੇਠ ਦਿੱਤੀ ਜਾਣਕਾਰੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ:
    • ਪਿੰਨ ਨੰਬਰ
    • ਮਾਈਗ੍ਰੇਸ਼ਨ ਉਪਕਰਣ
    • ਪਿੰਨ ਖੋਜਕ
    • ਮਾਈਗ੍ਰੇਸ਼ਨ ਨਤੀਜਾ
    • ਸਿਰਫ਼ ਉਜਾਗਰ ਕੀਤੇ ਪਿੰਨ ਦਿਖਾਓ
    • ਮਾਈਗ੍ਰੇਸ਼ਨ ਅੰਤਰ ਦਿਖਾਓ
    • ਨਿਰਯਾਤ
    • ਕਾਲਮ ਦਿਖਾਓ
      ਪਿੰਨ ਮਾਈਗ੍ਰੇਸ਼ਨ ਖੋਲ੍ਹੋ View ਪਿੰਨ ਪਲੈਨਰ ​​ਵਿੱਚ, ਕਲਿੱਕ ਕਰਕੇ View ➤ ਮਾਈਗ੍ਰੇਸ਼ਨ ਵਿੰਡੋ ਨੂੰ ਪਿੰਨ ਕਰੋ। ਤੁਸੀਂ ਪਿੰਨ ਮਾਈਗ੍ਰੇਸ਼ਨ ਵਿੱਚ ਆਪਣੀ ਚੋਣ 'ਤੇ ਸੱਜਾ-ਕਲਿੱਕ ਕਰਕੇ ਵਿਸਤ੍ਰਿਤ ਜਾਣਕਾਰੀ ਤੱਕ ਪਹੁੰਚ ਕਰ ਸਕਦੇ ਹੋ View.

ਚਿੱਤਰ 5. Exampਪਿਨ ਮਾਈਗ੍ਰੇਸ਼ਨ ਦੇ le Viewintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (5)

Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਪੈਚ ਅਨੁਕੂਲਤਾ
ਮਿਆਰੀ OPN ਦੇ ਨਾਲ Intel Stratix 10 FPGAs ਲਈ Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਪੈਚ Intel Stratix 10 I/O Limited (IOL) FPGAs ਦੇ ਅਨੁਕੂਲ ਨਹੀਂ ਹੈ, ਜਦੋਂ ਤੱਕ ਕਿ ਪੈਚ ਸਮਰਥਨ ਨੂੰ ਨਿਸ਼ਚਿਤ ਨਹੀਂ ਕਰਦਾ ਹੈ।
Intel Stratix 10 IOL FPGAs ਲਈ ਇੱਕ Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਪੈਚ ਦੀ ਬੇਨਤੀ ਕਰਨ ਲਈ, My Intel Support ਨਾਲ ਸੰਪਰਕ ਕਰੋ।

ਸੰਬੰਧਿਤ Intel Quartus Prime Software Error Messages
Intel Stratix 10 I/O Limited FPGAs ਨੂੰ ਨਿਸ਼ਾਨਾ ਬਣਾਉਣ ਵਾਲੇ ਡਿਜ਼ਾਈਨਾਂ ਨੂੰ ਕੰਪਾਇਲ ਕਰਦੇ ਸਮੇਂ, ਤੁਹਾਨੂੰ ਹੇਠਾਂ ਦਰਸਾਏ ਅਨੁਸਾਰ ਸੰਕਲਨ ਗਲਤੀ ਸੁਨੇਹਿਆਂ ਦਾ ਸਾਹਮਣਾ ਕਰਨਾ ਪੈ ਸਕਦਾ ਹੈ।

ਸਾਰਣੀ 3. ਸੰਬੰਧਿਤ Intel Quartus Prime Software Error Messages

Intel Quartus Prime Software Error Message ਹਵਾਲਾ
ਇਹ ਡਿਜ਼ਾਇਨ ਇੱਕ ਡਿਵਾਈਸ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ ਜੋ ਵੱਧ ਤੋਂ ਵੱਧ 700 ਉਪਭੋਗਤਾ-ਆਈ.ਓ. ਵਰਤਮਾਨ ਵਿੱਚ,I/O ਪਿੰਨ ਗਿਣਤੀ> ਵਰਤੇ ਜਾ ਰਹੇ ਹਨ!” > 700 ਪਿੰਨ ਉਪਯੋਗਤਾ ਲਈ ਗਲਤੀ ਸੁਨੇਹਾ
ਮੌਜੂਦਾ ਡਿਵਾਈਸਡਿਵਾਈਸ OPN> ਦੀ ਡਾਟਾ-ਰੇਟ 499Gbps ​​ਤੋਂ ਵੱਧ ਨਹੀਂ ਹੋ ਸਕਦੀ। ਡਿਜ਼ਾਈਨ ਦਾ TX ਡਾਟਾ- ਦਰ ਹੈTX ਸੰਚਤ ਡਾਟਾ-ਦਰ>, ਅਤੇ RX ਡਾਟਾ-ਦਰ ਹੈRX ਸੰਚਤ ਡਾਟਾ-ਦਰ>. ਅਧਿਕਤਮ ਟ੍ਰਾਂਸਸੀਵਰ ਤੋਂ ਵੱਧ ਡਿਜ਼ਾਈਨ ਲਈ ਗਲਤੀ ਸੁਨੇਹਾ ਬੈਂਡਵਿਡਥ

ਡਿਵਾਈਸ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼

Intel Stratix 10 I/O Limited (IOL) FPGAs ਉਸੇ ਡਿਵਾਈਸ ਕੌਂਫਿਗਰੇਸ਼ਨ ਸਕੀਮਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ ਜਿਵੇਂ ਕਿ Intel Stratix 10 ਸਟੈਂਡਰਡ OPN FPGAs। ਹੇਠਾਂ ਦਿੱਤੇ ਵਿਸ਼ੇ Intel Stratix 10 IOL FPGA 'ਤੇ ਸਫਲ ਡਿਜ਼ਾਈਨ ਸੰਕਲਨ ਨੂੰ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ GPIO, LVDS, ਅਤੇ ਟ੍ਰਾਂਸਸੀਵਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਨੂੰ ਕੌਂਫਿਗਰ ਕਰਨ ਲਈ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ।

ਡਿਵਾਈਸ ਕੌਂਫਿਗਰੇਸ਼ਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼
Intel Stratix 10 I/O ਲਿਮਿਟੇਡ (IOL) FPGAs ਕੋਲ ਵਿਲੱਖਣ ਡਿਵਾਈਸ IDs ਹਨ ਜੋ ਅਣਅਧਿਕਾਰਤ ਪ੍ਰੋਗਰਾਮਿੰਗ ਦੇ ਲੋਡ ਹੋਣ ਤੋਂ ਰੋਕਣ ਲਈ ਡਿਵਾਈਸ ਫਰਮਵੇਅਰ ਨੂੰ ਨਿਯੰਤਰਿਤ ਕਰਦੀਆਂ ਹਨ files.
ਪ੍ਰੋਗਰਾਮਿੰਗ File ਅਨੁਕੂਲਤਾ
ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ ਪ੍ਰੋਗਰਾਮਿੰਗ ਨੂੰ ਦਰਸਾਉਂਦੀ ਹੈ file ਮਿਆਰੀ OPN ਡਿਵਾਈਸਾਂ ਅਤੇ ਬਰਾਬਰ IOL OPN ਡਿਵਾਈਸਾਂ ਵਿਚਕਾਰ ਅਨੁਕੂਲਤਾ। ਜੇਕਰ ਤੁਸੀਂ ਇੱਕ ਸਟੈਂਡਰਡ OPN ਡਿਵਾਈਸ ਅਤੇ ਇੱਕ ਅਨੁਕੂਲ IOL OPN ਡਿਵਾਈਸ ਦੋਵਾਂ ਲਈ ਇੱਕੋ ਡਿਜ਼ਾਈਨ ਨੂੰ ਨਿਸ਼ਾਨਾ ਬਣਾਉਂਦੇ ਹੋ, ਤਾਂ ਤੁਸੀਂ ਸਿਰਫ IOL OPN ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਡਿਜ਼ਾਈਨ ਨੂੰ ਕੰਪਾਇਲ ਕਰਨਾ ਚੁਣ ਸਕਦੇ ਹੋ।

ਸਾਰਣੀ 4. ਪ੍ਰੋਗਰਾਮਿੰਗ File ਸਟੈਂਡਰਡ OPN ਦੇ ਨਾਲ Intel Stratix 10 FPGA ਅਤੇ IOL OPN ਦੇ ਨਾਲ Intel Stratix 10 I/O ਲਿਮਿਟੇਡ FPGA ਵਿਚਕਾਰ ਅਨੁਕੂਲਤਾ

Intel Stratix 10 ਸਟੈਂਡਰਡ ਡਿਵਾਈਸ Intel Stratix 10 I/O ਲਿਮਿਟੇਡ ਡਿਵਾਈਸ
ਪ੍ਰੋਗਰਾਮਿੰਗ file I/O ਲਿਮਿਟੇਡ OPN ਨਾਲ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹਾਂ ਹਾਂ
ਪ੍ਰੋਗਰਾਮਿੰਗ file ਮਿਆਰੀ OPN ਨਾਲ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹਾਂ ਨੰ

.SOF ਪ੍ਰੋਗਰਾਮਿੰਗ ਤੋਂ ਇੱਕ ਡਿਵਾਈਸ OPN ਦੀ ਪਛਾਣ ਕਰਨ ਦਾ ਢੰਗ File
ਨਿਮਨਲਿਖਤ ਕਦਮ ਤੁਹਾਨੂੰ ਇਹ ਨਿਰਧਾਰਤ ਕਰਨ ਦੀ ਇਜਾਜ਼ਤ ਦਿੰਦੇ ਹਨ ਕਿ ਕੀ ਦਿੱਤਾ ਗਿਆ .SOF file ਸਟੈਂਡਰਡ OPN ਦੇ ਨਾਲ ਇੱਕ Intel Stratix 10 FPGA ਜਾਂ IOL OPN ਦੇ ਨਾਲ ਇੱਕ Intel Stratix 10 FPGA ਨੂੰ ਨਿਸ਼ਾਨਾ ਬਣਾਉਂਦਾ ਹੈ।

  1. Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਕਮਾਂਡ-ਲਾਈਨ ਇੰਟਰਫੇਸ 'ਤੇ ਜਾਓ।
  2. .SOF ਦਾ ਪਤਾ ਲਗਾਉਣ ਲਈ ਕਾਰਜਕਾਰੀ ਡਾਇਰੈਕਟਰੀ ਨੂੰ ਬਦਲੋ file: $cdfile_directory>
  3. quartus_pfg ਕਮਾਂਡ ਟਾਈਪ ਕਰੋ ਅਤੇ ਚਲਾਓ: $ quartus_pfg -ifilename>.sof
  4. ਪ੍ਰਦਰਸ਼ਿਤ ਸੰਦੇਸ਼ ਵਿੱਚ, ਡਿਵਾਈਸ ਦੀ ਖੋਜ ਕਰੋ: .

ਹੇਠ ਦਿੱਤੀ ਤਸਵੀਰ ਇੱਕ ਸਾਬਕਾ ਨੂੰ ਦਰਸਾਉਂਦੀ ਹੈampਪ੍ਰਦਰਸ਼ਿਤ Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਸੰਦੇਸ਼ ਦਾ le. ਨਿਸ਼ਾਨਾ Intel Stratix 10 I/O ਲਿਮਿਟੇਡ FPGA ਦਾ ਭਾਗ ਨੰਬਰ NL ਨਾਲ ਖਤਮ ਹੁੰਦਾ ਹੈ।

ਚਿੱਤਰ 6. ExampIntel Quartus Prime Software Message of le .SOF ਵਿੱਚ IOL OPN ਦਿਖਾ ਰਿਹਾ ਹੈ Fileintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (6)

ਡਿਵਾਈਸ ID ਬਾਰੇ ਜਾਣਕਾਰੀ ਲਈ, Intel Stratix 10 J ਵਿੱਚ ਡਿਵਾਈਸ ID ਵੇਖੋTAG ਸੀਮਾ-ਸਕੈਨ ਟੈਸਟਿੰਗ ਉਪਭੋਗਤਾ ਗਾਈਡ।
ਸੰਬੰਧਿਤ ਜਾਣਕਾਰੀ
ਇੰਟੇਲ ਸਟ੍ਰੈਟਿਕਸ 10 ਜੇTAG ਸੀਮਾ-ਸਕੈਨ ਟੈਸਟਿੰਗ ਉਪਭੋਗਤਾ ਗਾਈਡ

GPIO ਅਤੇ LVDS ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼
ਹੇਠਾਂ ਦਿੱਤੇ ਵਿਸ਼ੇ ਇਨਪੁਟ/ਆਊਟਪੁੱਟ (I/O) ਸਰੋਤ ਤੁਲਨਾ ਅਤੇ ਡਿਜ਼ਾਈਨ ਮਾਈਗ੍ਰੇਸ਼ਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ।

ਸਟੈਂਡਰਡ OPN ਅਤੇ IOL OPN ਡਿਵਾਈਸਾਂ ਵਿਚਕਾਰ I/O ਸਰੋਤ ਤੁਲਨਾ
ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ Intel Stratix 10 ਸਟੈਂਡਰਡ OPN ਅਤੇ Intel Stratix 10 I/O Limited (IOL) OPN FPGAs ਦੀ ਤੁਲਨਾ ਕਰਦੀ ਹੈ।

ਸਾਰਣੀ 5. Intel Stratix 10 ਸਟੈਂਡਰਡ OPN ਅਤੇ I/O ਲਿਮਟਿਡ OPN FPGAs ਵਿਚਕਾਰ ਸਮਾਨਤਾਵਾਂ ਅਤੇ ਅੰਤਰ

ਆਈਟਮ ਸਮਾਨਤਾਵਾਂ ਅੰਤਰ
I/O ਵਿਸ਼ੇਸ਼ਤਾ I/O ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਇੱਕੋ ਜਿਹੀਆਂ ਹਨ। (1) ਕੋਈ ਨਹੀਂ
ਪਿੰਨ ਫੰਕਸ਼ਨ ਪਾਵਰ ਅਤੇ ਕੌਂਫਿਗਰੇਸ਼ਨ ਪਿੰਨ ਸਮੇਤ ਸਾਰੇ ਪਿੰਨ ਫੰਕਸ਼ਨ ਜਿਨ੍ਹਾਂ ਦਾ ਵਰਣਨ Intel Stratix 10 ਡਿਵਾਈਸ ਪਿਨ-ਆਊਟ ਵਿੱਚ ਕੀਤਾ ਗਿਆ ਹੈ files ਸਮਾਨ ਹਨ। (2) ਕੋਈ ਨਹੀਂ
I/O ਉਪਯੋਗਤਾ ਸੀਮਾ F35 ਅਤੇ F43 ਪੈਕੇਜਾਂ ਲਈ, ਕੁੱਲ I/O ਗਿਣਤੀ ਉਪਯੋਗਤਾ ਸੀਮਾਵਾਂ ਸਟੈਂਡਰਡ OPN ਅਤੇ IOL OPN ਡਿਵਾਈਸਾਂ ਵਿਚਕਾਰ ਸਮਾਨ ਹਨ, ਕਿਉਂਕਿ ਦੋਵਾਂ ਕੋਲ <700 I/O ਪਿੰਨ ਹੀ ਹਨ। F50, F55 ਅਤੇ F74 ਪੈਕੇਜਾਂ ਲਈ (3) ਕੁੱਲ I/O ਉਪਯੋਗਤਾ IOL OPN ਲਈ ਅਧਿਕਤਮ 700 ਪਿਨਾਂ ਤੱਕ ਸੀਮਿਤ ਹੈ। 700 I/O ਪਿੰਨ ਪਿੰਨ-ਆਊਟ ਦੇ ਅੰਦਰ ਸੂਚੀਬੱਧ ਕੋਈ ਵੀ ਪਿੰਨ ਸੁਮੇਲ ਹੋ ਸਕਦਾ ਹੈ file. ਮਿਆਰੀ OPN ਡਿਵਾਈਸਾਂ ਵਿੱਚ 700 ਤੋਂ ਵੱਧ ਪਿੰਨਾਂ ਦੀ ਵਰਤੋਂ ਕਰਨ ਵਾਲੇ ਡਿਜ਼ਾਈਨਾਂ ਲਈ, ਕੁੱਲ I/O ਗਿਣਤੀ ਨੂੰ ਘਟਾ ਦਿੱਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ

≤700 IOL ਡਿਵਾਈਸ ਵਿੱਚ ਫਿੱਟ ਕਰਨ ਲਈ।

ਨੋਟ: 1. ਵੇਖੋ Intel Stratix 10 ਜਨਰਲ ਪਰਪਜ਼ I/O ਯੂਜ਼ਰ ਗਾਈਡ Intel Stratix 10 I/O ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਬਾਰੇ ਜਾਣਕਾਰੀ ਲਈ।

2. ਵੇਖੋ Intel® ਸਟ੍ਰੈਟਿਕਸ® 10 ਡਿਵਾਈਸ ਪਿੰਨ-ਆਊਟ Files.

3. F10, F50 ਅਤੇ F55 ਪੈਕੇਜ ਵਿਕਲਪਾਂ ਵਾਲੇ Intel Stratix 74 IOL FPGAs ਵਰਤਮਾਨ ਵਿੱਚ ਉਪਲਬਧ ਨਹੀਂ ਹਨ। ਜਾਣਕਾਰੀ ਲਈ, ਆਪਣੇ Intel ਪ੍ਰਤੀਨਿਧੀ ਨਾਲ ਸੰਪਰਕ ਕਰੋ।

ਡਿਜ਼ਾਈਨ ਮਾਈਗ੍ਰੇਸ਼ਨ
ਇੱਕ ਡਿਜ਼ਾਇਨ ਨੂੰ ਇੱਕ ਵੱਡੀ I/O ਉਪਯੋਗਤਾ ਗਿਣਤੀ ਤੋਂ ਘੱਟ I/O ਉਪਯੋਗਤਾ ਗਿਣਤੀ ਵਿੱਚ ਮਾਈਗਰੇਟ ਕਰਦੇ ਸਮੇਂ, ਤੁਹਾਨੂੰ ਕੁੱਲ ਡਿਵਾਈਸ ਪਾਵਰ ਅਤੇ ਪਿੰਨ ਕਨੈਕਸ਼ਨਾਂ ਵਿੱਚ ਤਬਦੀਲੀ ਦਾ ਮੁਲਾਂਕਣ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ।

ਕੁੱਲ ਡਿਵਾਈਸ ਪਾਵਰ ਖਪਤ
ਡਿਵਾਈਸ ਪਾਵਰ ਦੀ ਖਪਤ ਡਿਜ਼ਾਈਨ ਵਿੱਚ I/O ਉਪਯੋਗਤਾ 'ਤੇ ਨਿਰਭਰ ਕਰਦੀ ਹੈ। ਜਦੋਂ ਸਟੈਂਡਰਡ OPN ਤੋਂ I/O ਲਿਮਟਿਡ (IOL) OPN ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਡਿਜ਼ਾਇਨ ਨੂੰ ਮਾਈਗਰੇਟ ਕਰਨ ਤੋਂ ਬਾਅਦ I/O ਉਪਯੋਗਤਾ ਬਦਲਦੀ ਹੈ, ਤਾਂ ਤੁਹਾਨੂੰ ਸਹੀ ਪਾਵਰ ਅਨੁਮਾਨ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ, Intel Quartus Prime Power Analyzer ਜਾਂ Intel FPGA ਪਾਵਰ ਅਤੇ ਥਰਮਲ ਕੈਲਕੁਲੇਟਰ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਬਿਜਲੀ ਦੀ ਖਪਤ ਦਾ ਮੁਲਾਂਕਣ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ।
ਸੰਬੰਧਿਤ ਜਾਣਕਾਰੀ ਲਈ, ਵੇਖੋ:

  • Intel® FPGA ਪਾਵਰ ਅਤੇ ਥਰਮਲ ਕੈਲਕੁਲੇਟਰ ਯੂਜ਼ਰ ਗਾਈਡ
  • Intel® Quartus® Prime Pro ਐਡੀਸ਼ਨ ਉਪਭੋਗਤਾ ਗਾਈਡ - ਪਾਵਰ ਵਿਸ਼ਲੇਸ਼ਣ ਅਤੇ ਅਨੁਕੂਲਤਾ

ਅਣਵਰਤੇ ਪਿੰਨ ਲਈ ਪਿੰਨ ਕਨੈਕਸ਼ਨ
ਜੇਕਰ ਸਟੈਂਡਰਡ OPN ਤੋਂ IOL OPN ਡਿਵਾਈਸਾਂ ਵਿੱਚ ਡਿਜ਼ਾਇਨ ਨੂੰ ਮਾਈਗਰੇਟ ਕਰਨ ਤੋਂ ਬਾਅਦ ਅਣਵਰਤੇ I/O ਪਿੰਨ ਹਨ, ਤਾਂ ਤੁਹਾਨੂੰ Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਵਿੱਚ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤੇ ਅਨੁਸਾਰ ਅਣਵਰਤੇ ਪਿੰਨਾਂ ਨੂੰ ਕਨੈਕਟ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ। ਹੇਠਾਂ ਦਿੱਤੇ ਕਦਮ ਇਸ ਪ੍ਰਕਿਰਿਆ ਨੂੰ ਦਰਸਾਉਂਦੇ ਹਨ:

  1. Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਵਿੱਚ ਪ੍ਰੋਜੈਕਟ ਨੈਵੀਗੇਟਰ ਵਿੱਚ, OPN ਉੱਤੇ ਸੱਜਾ-ਕਲਿੱਕ ਕਰੋ, ਅਤੇ ਫਿਰ ਡਿਵਾਈਸ ਉੱਤੇ ਕਲਿਕ ਕਰੋ।
    ਚਿੱਤਰ 7. ਡਿਵਾਈਸ ਡਾਇਲਾਗ ਬਾਕਸ ਖੋਲ੍ਹਣਾintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (7)
  2. ਡਿਵਾਈਸ ਡਾਇਲਾਗ ਬਾਕਸ ਵਿੱਚ, ਡਿਵਾਈਸ ਅਤੇ ਪਿੰਨ ਵਿਕਲਪ ਬਟਨ ਤੇ ਕਲਿਕ ਕਰੋ।
    ਚਿੱਤਰ 8. ਡਿਵਾਈਸ ਡਾਇਲਾਗ ਬਾਕਸ ਵਿੱਚ ਡਿਵਾਈਸ ਅਤੇ ਪਿੰਨ ਵਿਕਲਪ ਬਟਨintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (8)
  3. ਡਿਵਾਈਸ ਅਤੇ ਪਿੰਨ ਵਿਕਲਪਾਂ ਦੇ ਡਾਇਲਾਗ ਬਾਕਸ ਦੇ ਖੱਬੇ ਪਾਸੇ ਸ਼੍ਰੇਣੀ ਟ੍ਰੀ ਵਿੱਚ ਅਣਵਰਤੇ ਪਿੰਨ ਟੈਬ ਤੇ ਜਾਓ। ਸਾਰੀਆਂ ਅਣਵਰਤੀਆਂ ਪਿੰਨਾਂ ਨੂੰ ਰਿਜ਼ਰਵ ਕਰੋ ਸੈਕਸ਼ਨ ਵਿੱਚ ਡ੍ਰੌਪਡਾਉਨ ਸੂਚੀ ਵਿੱਚੋਂ ਆਪਣੀ ਤਰਜੀਹੀ ਸੈਟਿੰਗ ਦੀ ਚੋਣ ਕਰੋ।
    ਚਿੱਤਰ 9. ਡਿਵਾਈਸ ਅਤੇ ਪਿੰਨ ਵਿਕਲਪ ਡਾਇਲਾਗ ਬਾਕਸintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (9)

> 700 ਪਿੰਨ ਉਪਯੋਗਤਾ ਲਈ ਗਲਤੀ ਸੁਨੇਹਾ
ਜਦੋਂ ਇੱਕ ਡਿਜ਼ਾਇਨ ਵਿੱਚ 700 ਤੋਂ ਵੱਧ I/O ਪਿਨਾਂ ਵਾਲੇ ਪੈਕੇਜ ਲਈ I/O ਉਪਯੋਗਤਾ 700 ਪਿੰਨ ਤੋਂ ਵੱਧ ਹੁੰਦੀ ਹੈ, ਤਾਂ Intel Quartus Prime ਸੌਫਟਵੇਅਰ ਸੰਕਲਨ ਦੌਰਾਨ ਇੱਕ ਗਲਤੀ ਸੁਨੇਹਾ ਜਾਰੀ ਕਰਦਾ ਹੈ।
ਗਲਤੀ ਸੁਨੇਹਾ: ਇਹ ਡਿਜ਼ਾਇਨ ਇੱਕ ਡਿਵਾਈਸ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ ਜੋ ਵੱਧ ਤੋਂ ਵੱਧ 700 ਉਪਭੋਗਤਾ-ਆਈ.ਓ. ਵਰਤਮਾਨ ਵਿੱਚ, ਵਰਤਿਆ ਜਾ ਰਿਹਾ ਹੈ!"

ਟ੍ਰਾਂਸਸੀਵਰ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼
Intel Stratix 10 I/O Limited (IOL) FPGAs ਵਿੱਚ ਵਾਧੂ Intel Quartus Prime Fitter ਪਲੇਸਮੈਂਟ ਪਾਬੰਦੀਆਂ ਹਨ ਜੋ ਇੱਕ ਡਿਜ਼ਾਈਨ ਵਿੱਚ ਸਾਰੇ ਵਰਤੇ ਗਏ ਟ੍ਰਾਂਸਸੀਵਰ ਚੈਨਲਾਂ ਵਿੱਚ ਸੰਬੰਧਿਤ TX ਸੰਚਤ ਡੇਟਾ ਦਰ ਅਤੇ RX ਸੰਚਤ ਡੇਟਾ ਦਰ ਲਈ 499 Gbps 'ਤੇ ਅਧਿਕਤਮ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਸੈਟ ਕਰਦੀਆਂ ਹਨ। ਸੰਬੰਧਿਤ L/H/E/P-ਟਾਈਲ ਟ੍ਰਾਂਸਸੀਵਰ ਉਪਭੋਗਤਾ ਗਾਈਡ ਅਤੇ AN 778 ਵਿੱਚ ਪਲੇਸਮੈਂਟ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ ਮਿਆਰੀ Intel Stratix 10 ਅਤੇ IOL Intel Stratix 10 FPGAs ਦੋਵਾਂ ਲਈ ਲਾਗੂ ਹੁੰਦੇ ਹਨ।
ਸੰਬੰਧਿਤ ਜਾਣਕਾਰੀ ਲਈ, ਵੇਖੋ:

  • L- ਅਤੇ H-ਟਾਈਲ ਟ੍ਰਾਂਸਸੀਵਰ PHY ਉਪਭੋਗਤਾ ਗਾਈਡ
  • ਈ-ਟਾਈਲ ਟ੍ਰਾਂਸਸੀਵਰ PHY ਉਪਭੋਗਤਾ ਗਾਈਡ
    Intel FPGA P-Tile Avalon Streaming IP for PCI Express Design Exampਲੇ ਯੂਜ਼ਰ ਗਾਈਡ
  • ਪੀ-ਟਾਈਲ PCI ਐਕਸਪ੍ਰੈਸ* ਉਪਭੋਗਤਾ ਗਾਈਡ ਲਈ Avalon® ਮੈਮੋਰੀ-ਮੈਪਡ Intel® FPGA IP
  • AN 778: Intel® Stratix® 10 L-ਟਾਈਲ/H-ਟਾਈਲ ਟ੍ਰਾਂਸਸੀਵਰ ਵਰਤੋਂ

ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਗਣਨਾ
ਹਰੇਕ ਚੈਨਲ ਲਈ ਟ੍ਰਾਂਸਸੀਵਰ ਡੇਟਾ ਦਰ ਜੋ ਡਿਜ਼ਾਈਨ ਦੀ TX ਸੰਚਤ ਡੇਟਾ ਦਰ ਅਤੇ RX ਸੰਚਤ ਡੇਟਾ ਦਰ 'ਤੇ ਲਾਗੂ ਹੁੰਦੀ ਹੈ, ਦੋ ਮੂਲ PHY IP ਸੰਰਚਨਾਵਾਂ ਦੇ ਅਧੀਨ ਹੈ: ਸਿਗਨਲ ਮੋਡੂਲੇਸ਼ਨ ਮੋਡ, ਅਤੇ ਗਤੀਸ਼ੀਲ ਪੁਨਰ-ਸੰਰਚਨਾ ਸਥਿਤੀ।

ਸਿਗਨਲ ਮੋਡੂਲੇਸ਼ਨ ਮੋਡ
ਮੂਲ ਰੂਪ ਵਿੱਚ, ਮੂਲ PHY IP ਇਸ ਲਈ ਗੈਰ-ਰਿਟਰਨ-ਟੂ-ਜ਼ੀਰੋ (NRZ) ਮੋਡੂਲੇਸ਼ਨ ਨੂੰ ਲਾਗੂ ਕਰਦਾ ਹੈ
ਇਲੈਕਟ੍ਰੀਕਲ ਸਿਗਨਲਿੰਗ ਜਦੋਂ ਤੱਕ ਤੁਸੀਂ ਪਲਸ- ਦੀ ਚੋਣ ਨਹੀਂ ਕਰਦੇAmpETile ਵਿੱਚ ਲਿਟਿਊਡ ਮੋਡੂਲੇਸ਼ਨ 4-ਲੈਵਲ (PAM4)।
L-ਟਾਈਲ ਅਤੇ H-ਟਾਈਲ ਵਿੱਚ ਸਿਰਫ਼ ਇਲੈਕਟ੍ਰੀਕਲ ਸਿਗਨਲਿੰਗ ਲਈ NRZ ਮੋਡੂਲੇਸ਼ਨ ਹੈ। ਜਦੋਂ ਇੱਕ ਚੈਨਲ NRZ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ, ਤਾਂ ਡੇਟਾ ਰੇਟ ਮੁੱਲ ਇੱਕ ਸਿੰਗਲ ਚੈਨਲ ਵਜੋਂ ਗਿਣਿਆ ਜਾਂਦਾ ਹੈ; ਹਾਲਾਂਕਿ, ਜਦੋਂ ਇੱਕ ਲਿੰਕ PAM4 ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ, ਡਾਟਾ ਰੇਟ ਮੁੱਲ ਨੂੰ ਦੋ ਚੈਨਲਾਂ ਵਜੋਂ ਗਿਣਿਆ ਜਾਂਦਾ ਹੈ ਜਦੋਂ ਇਹ ਦੋ ਭੌਤਿਕ ਚੈਨਲਾਂ ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ।
ExampNRZ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ 10 Gbps ਦੇ ਇੱਕ ਚੈਨਲ ਅਤੇ PAM56 ਸਿਗਨਲ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ ਇੱਕ ਲਿੰਕ 4 Gbps ਦੇ ਨਾਲ ਇੱਕ ਵਰਤੋਂ ਮਾਡਲ ਲਈ ਗਣਨਾ ਦਾ le.
ਬੈਂਡਵਿਡਥ = (10Gbps x 1 ਚੈਨਲ) + (56 Gbps x 2 ਚੈਨਲ) = 122 Gbps

ਗਤੀਸ਼ੀਲ ਮੁੜ ਸੰਰਚਨਾ ਸਥਿਤੀ
L-Tile, H-Tile, ਅਤੇ E-Tile ਡਿਵਾਈਸਾਂ ਲਈ, TX ਅਤੇ RX ਡਾਟਾ ਰੇਟ ਲਈ Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਦੁਆਰਾ ਵਰਤੀ ਗਈ ਡਾਟਾ ਦਰ ਟ੍ਰਾਂਸਸੀਵਰ ਡਾਇਨਾਮਿਕ ਰੀਕਨਫਿਗਰੇਸ਼ਨ ਵਿਸ਼ੇਸ਼ਤਾ ਦੀ ਸਥਿਤੀ ਦੇ ਅਧੀਨ ਹੈ। ਜਦੋਂ ਤੁਸੀਂ ਗਤੀਸ਼ੀਲ ਪੁਨਰ-ਸੰਰਚਨਾ ਨੂੰ ਸਮਰੱਥ ਨਹੀਂ ਕੀਤਾ ਹੈ, ਤਾਂ ਡੇਟਾ ਦਰ ਨੂੰ ਮੂਲ PHY IP ਵਿੱਚ ਸੈੱਟ ਕੀਤੇ ਡੇਟਾ ਰੇਟ ਵਿਸ਼ੇਸ਼ਤਾ ਦੁਆਰਾ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਜਦੋਂ ਤੁਸੀਂ ਗਤੀਸ਼ੀਲ ਪੁਨਰ-ਸੰਰਚਨਾ ਨੂੰ ਸਮਰੱਥ ਕਰਦੇ ਹੋ, ਤਾਂ ਡੇਟਾ ਦਰ ਨੂੰ L-Tile, H-Tile, ਜਾਂ E-Tile ਦੇ ਸਭ ਤੋਂ ਤੇਜ਼ ਟ੍ਰਾਂਸਸੀਵਰ ਨਿਰਧਾਰਨ ਪ੍ਰਤੀ ਚੈਨਲ ਦੀ ਅਧਿਕਤਮ ਡੇਟਾ ਦਰ ਦੁਆਰਾ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾਂਦਾ ਹੈ।
ਹੇਠ ਲਿਖੀਆਂ ਪਰਿਭਾਸ਼ਾਵਾਂ ਦੇ ਅਨੁਸਾਰ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਨੂੰ ਹੋਰ ਘਟਾਇਆ ਗਿਆ ਹੈ:

  • ਐਲ-ਟਾਈਲ ਡਿਵਾਈਸਾਂ ਲਈ, ਇੰਟੈਲ ਕੁਆਰਟਸ ਪ੍ਰਾਈਮ ਸੌਫਟਵੇਅਰ ਚੈਨਲ ਦੀ ਅਧਿਕਤਮ ਡਾਟਾ ਦਰ ਨੂੰ ਟ੍ਰਾਂਸਸੀਵਰ ਸਪੀਡ ਗ੍ਰੇਡ 2 'ਤੇ ਲਾਗੂ ਕਰਦਾ ਹੈ, ਕਿਉਂਕਿ ਐਲ-ਟਾਈਲ ਕੋਲ ਟ੍ਰਾਂਸਸੀਵਰ ਸਪੀਡ ਗ੍ਰੇਡ 1 ਨਹੀਂ ਹੈ।
  • H-Tile ਅਤੇ E-Tile ਡਿਵਾਈਸਾਂ ਲਈ, Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਟ੍ਰਾਂਸਸੀਵਰ ਸਪੀਡ ਗ੍ਰੇਡ 1 'ਤੇ ਚੈਨਲ ਦੀ ਅਧਿਕਤਮ ਡਾਟਾ ਦਰ ਨੂੰ ਲਾਗੂ ਕਰਦਾ ਹੈ, ਭਾਵੇਂ I/O ਲਿਮਿਟੇਡ (IOL) OPN ਟ੍ਰਾਂਸਸੀਵਰ ਸਪੀਡ ਗ੍ਰੇਡ 2 ਹੈ।

ਹੇਠ ਦਿੱਤੀ ਸਾਰਣੀ ਇੱਕ ਸਾਬਕਾ ਨੂੰ ਦਰਸਾਉਂਦੀ ਹੈample ਜੋ ਇੱਕ L-Tile, H-Tile, ਜਾਂ E-Tile ਡਿਵਾਈਸ ਦੇ ਅੰਦਰ, ਸਾਰੇ ਚੈਨਲਾਂ ਵਿੱਚ 10 Gbps ਦੀ ਵਰਤੋਂ ਕਰਦਾ ਹੈ।

ਸਾਰਣੀ 6. ਸਾਬਕਾ ਦੇ ਨਾਲ ਇੰਟੇਲ ਕੁਆਰਟਸ ਪ੍ਰਾਈਮ ਸੌਫਟਵੇਅਰ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਗਣਨਾ ਲਈ ਪ੍ਰਤੀ ਚੈਨਲ ਪ੍ਰਭਾਵੀ ਡੇਟਾ ਦਰamp10Gbps ਨੇਟਿਵ PHY IP ਦਾ le

ਗਤੀਸ਼ੀਲ ਮੁੜ ਸੰਰਚਨਾ ਸਥਿਤੀ
ਅਸਮਰੱਥ ਯੋਗ ਕਰੋ
ਚੈਨਲ ਟਿਕਾਣਾ ਅਪਲਾਈਡ ਡੇਟਾ ਦਰ ਪ੍ਰਤੀ ਚੈਨਲ (Gbps) ਚੈਨਲ ਟਿਕਾਣਾ ਅਪਲਾਈਡ ਡੇਟਾ ਦਰ ਪ੍ਰਤੀ ਚੈਨਲ (Gbps)
L-ਟਾਇਲ H-ਟਾਇਲ ਈ-ਟਾਈਲ (NRZ/ PAM4) L-ਟਾਇਲ H-ਟਾਇਲ ਈ-ਟਾਈਲ (NRZ/ PAM4)
23 10 10 10/20 23 17.4 17.4 28.9/57.4
22 10 10 10/20 22 26.6 28.3 28.9/57.4
21 10 10 10/20 21 26.6 28.3 28.9/57.4
20 10 10 10/20 20 17.4 17.4 28.9/57.4
19 10 10 10/20 19 26.6 28.3 28.9/57.4
18 10 10 10/20 18 26.6 28.3 28.9/57.4
17 10 10 10/20 17 17.4 17.4 28.9/57.4
16 10 10 10/20 16 26.6 28.3 28.9/57.4
15 10 10 10/20 15 26.6 28.3 28.9/57.4
14 10 10 10/20 14 17.4 17.4 28.9/57.4
13 10 10 10/20 13 26.6 28.3 28.9/57.4
12 10 10 10/20 12 26.6 28.3 28.9/57.4
11 10 10 10/20 11 17.4 17.4 28.9/57.4
10 10 10 10/20 10 26.6 28.3 28.9/57.4
9 10 10 10/20 9 26.6 28.3 28.9/57.4
8 10 10 10/20 8 17.4 17.4 28.9/57.4
ਜਾਰੀ…
ਗਤੀਸ਼ੀਲ ਮੁੜ ਸੰਰਚਨਾ ਸਥਿਤੀ
ਅਸਮਰੱਥ ਯੋਗ ਕਰੋ
ਚੈਨਲ ਟਿਕਾਣਾ ਅਪਲਾਈਡ ਡੇਟਾ ਦਰ ਪ੍ਰਤੀ ਚੈਨਲ (Gbps) ਚੈਨਲ ਟਿਕਾਣਾ ਅਪਲਾਈਡ ਡੇਟਾ ਦਰ ਪ੍ਰਤੀ ਚੈਨਲ (Gbps)
L-ਟਾਇਲ H-ਟਾਇਲ ਈ-ਟਾਈਲ (NRZ/ PAM4) L-ਟਾਇਲ H-ਟਾਇਲ ਈ-ਟਾਈਲ (NRZ/ PAM4)
7 10 10 10/20 7 26.6 28.3 28.9/57.4
6 10 10 10/20 6 26.6 28.3 28.9/57.4
5 10 10 10/20 5 17.4 17.4 28.9/57.4
4 10 10 10/20 4 26.6 28.3 28.9/57.4
3 10 10 10/20 3 26.6 28.3 28.9/57.4
2 10 10 10/20 2 17.4 17.4 28.9/57.4
1 10 10 10/20 1 26.6 28.3 28.9/57.4
0 10 10 10/20 0 26.6 28.3 28.9/57.4

ਅਧਿਕਤਮ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਤੋਂ ਵੱਧ ਡਿਜ਼ਾਈਨ ਲਈ ਗਲਤੀ ਸੁਨੇਹਾ
ਜਦੋਂ ਇੱਕ ਡਿਜ਼ਾਈਨ ≤499Gbps ​​ਦੀ ਅਧਿਕਤਮ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਤੋਂ ਵੱਧ ਜਾਂਦਾ ਹੈ, ਤਾਂ Intel Quartus Prime Fitter ਸੰਕਲਨ ਦੌਰਾਨ ਗਲਤੀ ਸੁਨੇਹੇ ਜਾਰੀ ਕਰਦਾ ਹੈ। ਸਿਸਟਮ ਗਲਤੀ ਦੇ ਸੁਨੇਹੇ ਤੋਂ ਤੁਰੰਤ ਪਹਿਲਾਂ, ਗਲਤੀ ਨਾਲ ਸਬੰਧਤ ਜਾਣਕਾਰੀ ਪ੍ਰਦਰਸ਼ਿਤ ਕਰਦਾ ਹੈ। ਜਾਣਕਾਰੀ ਸੁਨੇਹੇ ਭਾਗ 1 ਵਿੱਚ ਸਾਰੇ RX ਅਤੇ TX ਚੈਨਲਾਂ ਅਤੇ ਹਰ ਇੱਕ TX ਅਤੇ RX ਚੈਨਲ ਲਈ ਇੱਕ ਸੁਨੇਹਾ ਲਾਈਨ ਦੇ ਨਾਲ, ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਗਣਨਾਵਾਂ ਵਿੱਚ ਫਿਟਰ ਦੁਆਰਾ ਲਾਗੂ ਕੀਤੇ ਡੇਟਾ ਰੇਟ ਨੂੰ ਸੂਚੀਬੱਧ ਕੀਤਾ ਗਿਆ ਹੈ। ਸੁਨੇਹਾ ਇਹ ਪਛਾਣਦਾ ਹੈ ਕਿ ਕੀ ਚੈਨਲ ਟ੍ਰਾਂਸਸੀਵਰ ਡਾਇਨਾਮਿਕ ਪੁਨਰ-ਸੰਰਚਨਾ ਵਿਸ਼ੇਸ਼ਤਾ ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਂਦਾ ਹੈ। ਹੇਠ ਦਿੱਤੇ ਸਾਬਕਾamples ਇਹਨਾਂ ਜਾਣਕਾਰੀ ਸੰਦੇਸ਼ਾਂ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ:

intel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (10)

ਜਾਣਕਾਰੀ ਸੁਨੇਹੇ ਭਾਗ 2 TX ਸੰਚਤ ਡੇਟਾ ਦਰ ਅਤੇ RX ਸੰਚਤ ਡੇਟਾ ਦਰ ਨੂੰ ਸੂਚੀਬੱਧ ਕਰਦਾ ਹੈ ਜੋ ਇਹ ਨਿਰਧਾਰਿਤ ਕਰਨ ਲਈ ਕਿ ਕੀ ਟ੍ਰਾਂਸਸੀਵਰ ਬੈਂਡਵਿਡਥ ਸੀਮਾ ਨੂੰ ਪਾਰ ਕੀਤਾ ਗਿਆ ਹੈ, Intel Quartus Prime ਸਾਫਟਵੇਅਰ ਦੁਆਰਾ ਲਾਗੂ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਹੇਠ ਦਿੱਤੇ ਸਾਬਕਾamples ਇਹਨਾਂ ਜਾਣਕਾਰੀ ਸੰਦੇਸ਼ਾਂ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ:intel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (11)

ਜੇਕਰ ਮੌਜੂਦਾ ਡਿਜ਼ਾਈਨ ਦੀ TX ਜਾਂ RX ਸੰਚਤ ਡੇਟਾ ਦਰ 499 Gbps ਤੋਂ ਵੱਧ ਜਾਂਦੀ ਹੈ ਤਾਂ ਇੱਕ ਗਲਤੀ ਸੁਨੇਹਾ ਦਿਖਾਈ ਦਿੰਦਾ ਹੈ।

ਹੇਠਾਂ ਦਿੱਤੇ ਅੰਕੜੇ ਦਿਖਾਉਂਦੇ ਹਨ ਕਿ ਸਾਬਕਾampਕ੍ਰਮਵਾਰ ਨਿਮਨਲਿਖਤ ਡੇਟਾ ਦਰਾਂ ਲਈ ਇੰਟੇਲ ਕੁਆਰਟਸ ਪ੍ਰਾਈਮ ਸਾਫਟਵੇਅਰ ਜਾਣਕਾਰੀ ਸੁਨੇਹੇ ਅਤੇ ਗਲਤੀ ਸੁਨੇਹੇ:intel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (12)

  • 498.998400 Gbps ਦੀ TX ਅਤੇ RX ਸੰਚਤ ਡਾਟਾ ਦਰ
  • 499.200000 Gbps ਦੀ TX ਅਤੇ RX ਸੰਚਤ ਡਾਟਾ ਦਰ
  • 1184.00000 Gbps ਦੀ TX ਅਤੇ RX ਸੰਚਤ ਡਾਟਾ ਦਰ

ਚਿੱਤਰ 10. Examp498.998400 Gbps ਦੀ TX ਅਤੇ RX ਸੰਚਤ ਡਾਟਾ ਦਰ ਦੇ ਨਾਲ Intel Quartus Prime Software Information Messages ਦਾ le, ਟ੍ਰਾਂਸਸੀਵਰ ਡਾਇਨਾਮਿਕ ਰੀਕਨਫਿਗਰੇਸ਼ਨ ਅਸਮਰੱਥ ਦੇ ਨਾਲintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (13)

ਚਿੱਤਰ 11. Examp499.200000 Gbps ਦੀ TX ਅਤੇ RX ਸੰਚਤ ਡੇਟਾ ਦਰ ਦੇ ਨਾਲ Intel Quartus ਪ੍ਰਾਈਮ ਸਾਫਟਵੇਅਰ ਜਾਣਕਾਰੀ ਅਤੇ ਗਲਤੀ ਸੁਨੇਹੇ, ਟ੍ਰਾਂਸਸੀਵਰ ਡਾਇਨਾਮਿਕ ਰੀਕਨਫਿਗਰੇਸ਼ਨ ਅਸਮਰੱਥ ਦੇ ਨਾਲintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (14)

ਚਿੱਤਰ 12. Examp1184.00000 Gbps ਦੀ TX ਅਤੇ RX ਸੰਚਤ ਡੇਟਾ ਦਰ ਦੇ ਨਾਲ Intel Quartus ਪ੍ਰਾਈਮ ਸਾਫਟਵੇਅਰ ਜਾਣਕਾਰੀ ਅਤੇ ਗਲਤੀ ਸੁਨੇਹੇ, ਟ੍ਰਾਂਸਸੀਵਰ ਡਾਇਨਾਮਿਕ ਰੀਕਨਫਿਗਰੇਸ਼ਨ ਸਮਰੱਥ ਦੇ ਨਾਲintel-AN-951-Stratix-10-IO-Limited-FPGA-ਡਿਜ਼ਾਈਨ-ਗਾਈਡਲਾਈਨਜ਼- (15)

AN 951 ਲਈ ਦਸਤਾਵੇਜ਼ ਸੰਸ਼ੋਧਨ ਇਤਿਹਾਸ: Intel Stratix 10 I/O Limited FPGA ਡਿਜ਼ਾਈਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼

ਦਸਤਾਵੇਜ਼ ਸੰਸਕਰਣ Intel Quartus Prime ਸੰਸਕਰਣ ਤਬਦੀਲੀਆਂ
2021.08.24 21.1 ਵਿੱਚ ਲਿੰਕ ਜੋੜਿਆ ਗਿਆ ਡਿਵਾਈਸ ਕੌਂਫਿਗਰੇਸ਼ਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ ਵਿਸ਼ਾ
2021.05.06 21.1 ਸ਼ੁਰੂਆਤੀ ਰੀਲੀਜ਼।

ਇੰਟੇਲ ਕਾਰਪੋਰੇਸ਼ਨ. ਸਾਰੇ ਹੱਕ ਰਾਖਵੇਂ ਹਨ. Intel, Intel ਲੋਗੋ, ਅਤੇ ਹੋਰ Intel ਚਿੰਨ੍ਹ Intel ਕਾਰਪੋਰੇਸ਼ਨ ਜਾਂ ਇਸਦੀਆਂ ਸਹਾਇਕ ਕੰਪਨੀਆਂ ਦੇ ਟ੍ਰੇਡਮਾਰਕ ਹਨ। Intel ਆਪਣੇ FPGA ਅਤੇ ਸੈਮੀਕੰਡਕਟਰ ਉਤਪਾਦਾਂ ਦੇ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ Intel ਦੀ ਸਟੈਂਡਰਡ ਵਾਰੰਟੀ ਦੇ ਅਨੁਸਾਰ ਮੌਜੂਦਾ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਲਈ ਵਾਰੰਟ ਦਿੰਦਾ ਹੈ, ਪਰ ਬਿਨਾਂ ਨੋਟਿਸ ਦੇ ਕਿਸੇ ਵੀ ਸਮੇਂ ਕਿਸੇ ਵੀ ਉਤਪਾਦ ਅਤੇ ਸੇਵਾਵਾਂ ਵਿੱਚ ਤਬਦੀਲੀਆਂ ਕਰਨ ਦਾ ਅਧਿਕਾਰ ਰਾਖਵਾਂ ਰੱਖਦਾ ਹੈ। ਇੰਟੇਲ ਇੱਥੇ ਵਰਣਿਤ ਕਿਸੇ ਵੀ ਜਾਣਕਾਰੀ, ਉਤਪਾਦ, ਜਾਂ ਸੇਵਾ ਦੀ ਅਰਜ਼ੀ ਜਾਂ ਵਰਤੋਂ ਤੋਂ ਪੈਦਾ ਹੋਣ ਵਾਲੀ ਕੋਈ ਜ਼ਿੰਮੇਵਾਰੀ ਜਾਂ ਜ਼ਿੰਮੇਵਾਰੀ ਨਹੀਂ ਲੈਂਦਾ, ਸਿਵਾਏ ਇੰਟੇਲ ਦੁਆਰਾ ਲਿਖਤੀ ਤੌਰ 'ਤੇ ਸਪੱਸ਼ਟ ਤੌਰ 'ਤੇ ਸਹਿਮਤ ਹੋਏ। Intel ਗਾਹਕਾਂ ਨੂੰ ਕਿਸੇ ਵੀ ਪ੍ਰਕਾਸ਼ਿਤ ਜਾਣਕਾਰੀ 'ਤੇ ਭਰੋਸਾ ਕਰਨ ਤੋਂ ਪਹਿਲਾਂ ਅਤੇ ਉਤਪਾਦਾਂ ਜਾਂ ਸੇਵਾਵਾਂ ਲਈ ਆਰਡਰ ਦੇਣ ਤੋਂ ਪਹਿਲਾਂ ਡਿਵਾਈਸ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦਾ ਨਵੀਨਤਮ ਸੰਸਕਰਣ ਪ੍ਰਾਪਤ ਕਰਨ ਦੀ ਸਲਾਹ ਦਿੱਤੀ ਜਾਂਦੀ ਹੈ। *ਹੋਰ ਨਾਵਾਂ ਅਤੇ ਬ੍ਰਾਂਡਾਂ 'ਤੇ ਦੂਜਿਆਂ ਦੀ ਸੰਪਤੀ ਵਜੋਂ ਦਾਅਵਾ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।

ਦਸਤਾਵੇਜ਼ / ਸਰੋਤ

intel AN 951 Stratix 10 IO ਲਿਮਿਟੇਡ FPGA ਡਿਜ਼ਾਈਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ [pdf] ਯੂਜ਼ਰ ਗਾਈਡ
AN 951 Stratix 10 IO ਲਿਮਿਟੇਡ FPGA ਡਿਜ਼ਾਈਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼, ਸੀਮਿਤ FPGA ਡਿਜ਼ਾਈਨ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼, IO ਲਿਮਿਟੇਡ FPGA ਡਿਜ਼ਾਈਨ, AN 951 ਸਟ੍ਰੈਟਿਕਸ 10, FPGA ਡਿਜ਼ਾਈਨ

ਹਵਾਲੇ

ਇੱਕ ਟਿੱਪਣੀ ਛੱਡੋ

ਤੁਹਾਡਾ ਈਮੇਲ ਪਤਾ ਪ੍ਰਕਾਸ਼ਿਤ ਨਹੀਂ ਕੀਤਾ ਜਾਵੇਗਾ। ਲੋੜੀਂਦੇ ਖੇਤਰਾਂ ਨੂੰ ਚਿੰਨ੍ਹਿਤ ਕੀਤਾ ਗਿਆ ਹੈ *