MICROCHIP PTP क्यालिब्रेसन कन्फिगरेसन गाइड
परिचय
यो कन्फिगरेसन गाइडले पोर्ट-टु-पोर्ट र 1PPS क्यालिब्रेसनहरू कसरी इन्ग्रेस/एग्रेस लेटेन्सीहरू समायोजन गरेर समय सुधार गर्ने बारे जानकारी प्रदान गर्दछ।
विशेषता विवरण
क्यालिब्रेसन परिणामहरूको निरन्तरता
तल वर्णन गरिएका क्यालिब्रेसनहरू प्रदर्शन गर्दा परिणामहरू फ्ल्यासमा बचत गरिन्छ ताकि यन्त्र पावर-साइकल वा रिबुट भए तापनि तिनीहरू निरन्तर रहन्छन्।
पुन: लोड-पूर्वनिर्धारितहरूको लागि दृढता
तल वर्णन गरिएका क्यालिब्रेसनहरू प्रदर्शन गर्ने परिणामहरू पुन: लोड-पूर्वनिर्धारितहरूमा पनि स्थिर छन्। यदि रिलोड-डिफल्टहरूले क्यालिब्रेसनलाई बिल्ट-इन पूर्वनिर्धारितहरूमा रिसेट गर्छ भने, यसलाई पुन: लोड-पूर्वनिर्धारितहरूमा प्यारामिटरको रूपमा निर्दिष्ट गरिनु पर्छ जस्तै:
Timest को स्वचालित समायोजनamp विमान सन्दर्भ
CLI ले एउटा कमाण्डलाई सुविधा दिन्छ जसले लूपब्याक मोडमा PTP पोर्टको लागि भिन्नता T2-T1 मापन गर्छ र त्यसपछि स्वचालित रूपमा पोर्टको निकास र प्रवेश विलम्बहरू समायोजन गर्दछ ताकि T2 र T1 बराबर हुन्छन्। यस आदेशद्वारा गरिएको क्यालिब्रेसन मोडको लागि मात्र हो जसमा पोर्ट वास्तवमा चलाउन कन्फिगर गरिएको छ। पोर्ट द्वारा समर्थित सबै मोडहरूको लागि क्यालिब्रेसन गर्न, आदेश प्रत्येक मोडको लागि दोहोर्याउनु पर्छ।
आदेशको लागि सिन्ट्याक्स हो:
विकल्प 'ext' ले बाह्य लुपब्याक प्रयोग भइरहेको छ भनी निर्दिष्ट गर्दछ। जब 'int' विकल्प प्रयोग गरिन्छ, पोर्ट आन्तरिक लुपब्याकको लागि कन्फिगर गरिनेछ।
नोट: ठुलो लिङ्कअप-टु-लिङ्कअप विलम्बता भिन्नता भएका प्रणालीहरूका लागि (अनपेन्सेटेड सिरियल-देखि-समानान्तर ब्यारेल सिफ्टर स्थिति) क्यालिब्रेसनले मध्य मानमा क्यालिब्रेसन गरिएको छ भनी सुनिश्चित गर्न लिंकलाई धेरै पटक तल लैजान्छ (मान मान होइन)। ।
पोर्ट-टू-पोर्ट क्यालिब्रेसन
CLI ले समान स्विचको अर्को PTP पोर्ट (सन्दर्भ पोर्ट) को सन्दर्भमा PTP पोर्ट क्यालिब्रेट गर्न आदेश दिन्छ। यस आदेशद्वारा गरिएको क्यालिब्रेसन मोडको लागि मात्र हो जसमा पोर्ट वास्तवमा चलाउन कन्फिगर गरिएको छ। पोर्ट द्वारा समर्थित सबै मोडहरूको लागि क्यालिब्रेसन गर्न, आदेश प्रत्येक मोडको लागि दोहोर्याउनु पर्छ।
आदेशको लागि सिन्ट्याक्स हो:
क्यालिब्रेट भइरहेको पोर्टसँग सम्बन्धित PTP दास उदाहरण प्रोब मोडमा चल्नु पर्छ ताकि PTP समयमा कुनै समायोजनहरू गरिँदैन। क्यालिब्रेसन प्रक्रियाले भिन्नताहरू मापन गर्नेछ T2-T1 र T4-T3 र केबल विलम्बतालाई पनि विचार गर्दै निम्न समायोजनहरू गर्नुहोस्:
- T2-T1-cable_latency सँग पोर्टको लागि प्रवेश विलम्बता समायोजन गर्नुहोस्
- T4-T3-cable_latency मार्फत पोर्टको लागि बाहिर निस्कने विलम्बता समायोजन गर्नुहोस्
नोट: ठूला लिङ्कअप-टू-लिङ्कअप विलम्बता भिन्नता भएका प्रणालीहरूका लागि (अनपेन्सेटेड सिरियल-देखि-समानान्तर ब्यारेल सिफ्टर स्थिति) क्यालिब्रेसन मध्य मानमा गरिएको छ भनेर सुनिश्चित गर्नको लागि क्यालिब्रेसनले लिङ्कलाई धेरै पटक तल लैजान्छ (मान मान होइन)।
1PPS प्रयोग गरी बाह्य सन्दर्भमा क्यालिब्रेसन
CLI ले 1PPS सिग्नलको माध्यमबाट बाह्य सन्दर्भको सन्दर्भमा PTP पोर्ट क्यालिब्रेट गर्नको लागि आदेश दिन्छ। यस आदेशद्वारा गरिएको क्यालिब्रेसन मोडको लागि मात्र हो जसमा पोर्ट वास्तवमा चलाउन कन्फिगर गरिएको छ। पोर्ट द्वारा समर्थित सबै मोडहरूको लागि क्यालिब्रेसन गर्न, आदेश प्रत्येक मोडको लागि दोहोर्याउनु पर्छ।
आदेशको लागि सिन्ट्याक्स हो:
सिंक विकल्पले क्यालिब्रेसन अन्तर्गत पोर्टलाई यसको घडी फ्रिक्वेन्सीलाई SyncE प्रयोग गरेर सन्दर्भमा लक बनाउँछ। क्यालिब्रेसन प्रक्रियाको भागको रूपमा, क्यालिब्रेसन अन्तर्गत पोर्टसँग सम्बन्धित PTP दास उदाहरणले सन्दर्भमा यसको चरण लक गर्नेछ। एक पटक PTP स्लेभ पूर्ण रूपमा बन्द र स्थिर भएपछि, क्यालिब्रेसनले औसत मार्ग ढिलाइ मापन गर्नेछ र निम्न समायोजनहरू गर्नेछ:
- प्रवेश विलम्बता = प्रवेश विलम्बता + (MeanPathDelay – cable_latency)/2
- Egress लेटन्सी = Egress लेटन्सी + (MeanPathDelay – cable_latency)/2
नोट: सफल क्यालिब्रेसन पछि, औसत मार्ग ढिलाइ केबल विलम्बता बराबर हुनेछ।
नोट: ठूला लिङ्कअप-टू-लिङ्कअप विलम्बता भिन्नता भएका प्रणालीहरूका लागि (अनपेन्सेटेड सिरियल-देखि-समानान्तर ब्यारेल सिफ्टर स्थिति) क्यालिब्रेसन मध्य मानमा गरिएको छ भनेर सुनिश्चित गर्नको लागि क्यालिब्रेसनले लिङ्कलाई धेरै पटक तल लैजान्छ (मान मान होइन)।
1PPS स्क्यूको क्यालिब्रेसन
'ptp cal पोर्ट' आदेश (माथि) ले 1PPS प्रयोग गरी बाह्य सन्दर्भमा PTP पोर्टलाई क्यालिब्रेट गर्छ। यद्यपि यो क्यालिब्रेसनले क्यालिब्रेसन अन्तर्गत पोर्टको लागि 1PPS सिग्नलको आउटपुट ढिलाइलाई ध्यानमा राख्दैन। क्यालिब्रेसन अन्तर्गत यन्त्रको 1PPS आउटपुट सन्दर्भको 1PPS सँग मिलाउनको लागि, क्यालिब्रेसनले 1PPS स्क्यूको लागि क्षतिपूर्ति दिन आवश्यक छ। CLI ले 1PPS आउटपुट स्क्यूको लागि पोर्ट क्यालिब्रेसन समायोजन गर्न आदेश दिन्छ। यस आदेशद्वारा गरिएको क्यालिब्रेसन मोडको लागि मात्र हो जसमा पोर्ट वास्तवमा चलाउन कन्फिगर गरिएको छ। पोर्ट द्वारा समर्थित सबै मोडहरूको लागि क्यालिब्रेसन गर्न, आदेश प्रत्येक मोडको लागि दोहोर्याउनु पर्छ।
आदेशको लागि सिन्ट्याक्स हो:
- ptp cal पोर्ट अफसेट
नोट: ठूला लिङ्कअप-टू-लिङ्कअप विलम्बता भिन्नता भएका प्रणालीहरूका लागि (अनपेन्सेटेड सिरियल-देखि-समानान्तर ब्यारेल सिफ्टर स्थिति) क्यालिब्रेसन मध्य मानमा गरिएको छ भनेर सुनिश्चित गर्नको लागि क्यालिब्रेसनले लिङ्कलाई धेरै पटक तल लैजान्छ (मान मान होइन)।
1PPS इनपुट क्यालिब्रेसन
CLI ले 1PPS इनपुट ढिलाइको लागि पोर्ट क्यालिब्रेसन समायोजन गर्न आदेश दिन्छ।
आदेशको लागि सिन्ट्याक्स हो:
- ptp cal 1pps
आदेश जारी गर्नु अघि, 1PPS आउटपुट ज्ञात ढिलाइको साथ केबल प्रयोग गरेर 1PPS इनपुटमा जडान हुनुपर्छ। केबल सकेसम्म छोटो हुनुपर्छ। आदेशले 1PPS आउटपुट र s सक्षम पार्नेछamp1PPS इनपुटमा LTC समय। एसampled LTC समयले निम्नानुसार ढिलाइलाई प्रतिबिम्बित गर्दछ: 1PPS आउटपुट बफर ढिलाइ + 1PPS इनपुट ढिलाइ + केबल विलम्बता 1PPS आउटपुट बफर ढिलाइ सामान्यतया 1 ns को दायरामा हुन्छ। PTP ले 1PPS इनपुट प्रयोग गर्दा 1PPS इनपुट ढिलाइ गणना गरी पछि प्रयोगको लागि बचत गरिनु पर्छ।
कागजातको अन्त्य।
कागजातहरू / स्रोतहरू
![]() |
MICROCHIP PTP क्यालिब्रेसन कन्फिगरेसन गाइड [pdf] प्रयोगकर्ता गाइड PTP क्यालिब्रेसन कन्फिगरेसन गाइड |