intel Nios V kaʻina hana FPGA IP

intel Nios V kaʻina hana FPGA IP

Nā memo hoʻokuʻu IP ʻo Nios® V Intel® FPGA IP

Hiki ke loli ka helu Intel® FPGA IP (XYZ) me kēlā me kēia polokalamu polokalamu Intel Quartus® Prime. He hoʻololi i:

  • Hōʻike ʻo X i kahi hoʻoponopono nui o ka IP. Inā hōʻano hou ʻoe i ka polokalamu Intel Quartus Prime, pono ʻoe e hana hou i ka IP.
  • Hōʻike ʻo Y i ka IP me nā hiʻohiʻona hou. E hana hou i kāu IP e hoʻokomo i kēia mau hiʻohiʻona hou.
  • Hōʻike ʻo Z i ka IP me nā loli liʻiliʻi. E hana hou i kāu IP e hoʻokomo i kēia mau hoʻololi.

ʻIke pili

  • Nios V Mea Manawa Manawa
    Hāʻawi i ka ʻike e pili ana i nā pae hoʻokō hana ʻo Nios V, ka hoʻolālā ʻōnaehana, ke kumu hoʻolālā, a me ka hoʻokō kumu (Intel Quartus Prime Pro Edition User Guide).
  • Nios II a me nā memo hoʻokuʻu IP i hoʻopili ʻia
  • Nios V Embedded Processor Design Handbook
    Hōʻike i ka hoʻohana pono ʻana i nā mea hana, paipai i nā ʻano hoʻolālā, a me nā hana no ka hoʻomohala ʻana, ka hoʻopau ʻana, a me ka hoʻomaikaʻi ʻana i nā ʻōnaehana i hoʻokomo ʻia me ka hoʻohana ʻana i ke kaʻina hana Nios® V a me nā mea hana i hāʻawi ʻia e Intel (Intel Quartus Prime Pro Edition User Guide).
  • Nios® V Mea Hoʻomohala Pūnaehana Pūnaewele Handbook
    E wehewehe ana i ke kaiapuni hoʻomohala polokalamu polokalamu ʻo Nios® V, nā mea hana i loaʻa, a me ke kaʻina hana e kūkulu ai i nā polokalamu e holo ma luna o ka polokalamu Nios® V (Intel Quartus Prime Pro Edition User Guide).

Nios® V/m Kaʻina Intel FPGA IP (Intel Quartus Prime Pro Edition) Hoʻokuʻu memo

Nios® V/m Mea Kaʻina Intel FPGA IP v22.4.0

Papa 1. v22.4.0 2022.12.19

ʻO Intel Quartus Prime Version

wehewehe

Ka hopena

22.4

  • Ua hoʻoneʻe i ka mea hoʻohana Nios® V exampnā hoʻolālā i ka Intel FPGA Design Store.
  • Hoʻohana ʻia ʻo Zephyr RTOS ma ka ʻōnaehana Nios V/m.

Nios V/m Kaʻina Intel FPGA IP v22.3.0

Papa 2. v22.3.0 2022.09.26

ʻO Intel Quartus Prime Version wehewehe Ka hopena
22.3
  • Hoʻonui i ka loiloi prefetch. Ua hōʻano hou ʻia kēia mau helu hana a me nā helu kikoʻī:
    — FMAX
    — Wahi
    — Dhrystone
    — Hoailona kumu
  •  Wehe i nā ʻokoʻa Offset a me nā ʻāpana ʻokoʻa mai _hw. tcl.
    Nānā: Hoʻopili wale ʻia ka hanauna BSP. ʻAʻohe hopena i ka RTL a i ʻole kaapuni.
  • Ua hoʻololi hou ʻia ka debug:
    — Hoʻohui ʻia ka ndm_reset_in port
    - Ua kapa hou ʻia ʻo dbg_reset i dbg_reset_out.
Nios V/m Kaʻina Intel FPGA IP v21.3.0

Papa 3. v21.3.0 2022.06.21

ʻO Intel Quartus Prime Version wehewehe Ka hopena
22.2
  • Hoʻohui ʻia i kahi interface noi hoʻihoʻi
  • Wehe ʻia nā hōʻailona i hoʻohana ʻole ʻia i hoʻokumu ʻia i kahi loulou latch
  • Ua hoʻoponopono ʻia ka pilikia hoʻoponopono debug:
    - Hoʻohou i ke ala ʻana o ndmreset e pale i ka module debug mai ka hoʻonohonoho hou ʻana.
Nios V/m Kaʻina Intel FPGA IP v21.2.0

Papa 4. v21.2.0 2022.04.04

ʻO Intel Quartus Prime Version wehewehe Ka hopena
22.1
  • Hoʻohui hou i ka hoʻolālā exampnā mea i loko o ka Nios V/m Processor Intel FPGA IP core parameter hoʻoponopono:
    — UC/TCP-IP IPerf Example Hoʻolālā
    — UC/TCP-IP Mea Hoʻokaʻawale Socket Maʻalahi Example Hoʻolālā
  • Hoʻoponopono Bug:
    - Hoʻoponopono i nā pilikia e pili ana i ka hiki ʻole ke komo i nā CSR MARCHID, MIMPID, a me MVENDORID.
    — Hoʻohana ʻia ka mana hoʻoponopono hou mai ka module debug e ʻae i ke kumu e hoʻihoʻi hou ʻia ma o kahi debugger.
    — Kākoʻo ʻia no ka trigger. Kākoʻo ke kumu hoʻoheheʻe Nios V i 1 hoʻoiho.
    - Hoʻoponopono i nā ʻōlelo aʻo synthesis i hōʻike ʻia a me nā pilikia lint.
    - Hoʻoponopono i kahi pilikia mai ka debug ROM i kumu i ka palaho i ka vector hoʻihoʻi.
    - Hoʻoponopono i kahi pilikia i pale i ke komo ʻana i ka GPR 31 mai ka module debug.
Nios V/m Kaʻina Intel FPGA IP v21.1.1

Papa 5. v21.1.1 2021.12.13

ʻO Intel Quartus Prime Version wehewehe Ka hopena
21.4
  • Hoʻoponopono Bug:
    - Hiki ke ʻike ʻia nā hoʻopaʻa inoa trigger akā ʻaʻole i kākoʻo ʻia nā mea hoʻokūkū i hoʻoponopono ʻia.
Hoʻokaʻawale ʻia ke aʻo ʻana i ke kānāwai i ka wā e komo ai i nā papa inoa hoʻomaka.
  • Hoʻohui hou i ka Design Example i loko o ka Nios V/m Processor Intel FPGA IP kumu hoʻoponopono hoʻoponopono.
    — GSFI Bootloader Example Hoʻolālā
    — SDM Bootloader Example Hoʻolālā
Nios V/m Kaʻina Intel FPGA IP v21.1.0

Papa 6. v21.1.0 2021.10.04

ʻO Intel Quartus Prime Version wehewehe Ka hopena
21.3 Hoʻokuʻu mua

Nios V/m Processor Intel FPGA IP (Intel Quartus Prime Standard Edition) Hoʻokuʻu memo

Nios V/m Kaʻina Intel FPGA IP v1.0.0

Papa 7. v1.0.0 2022.10.31

ʻO Intel Quartus Prime Version wehewehe Ka hopena
22.1std Hoʻokuʻu mua.

Nā waihona waihona

ʻO Intel Quartus Prime Pro Edition

Nios V Mea Hoʻoheheʻe Manaʻo Manual Archives

No nā mana hou a me nā mana mua o kēia alakaʻi hoʻohana, e nānā i ʻO Nios® V Mea Hoʻolaha Hoʻolaha Manual. Inā ʻaʻole i helu ʻia kahi IP a i ʻole ka mana lako polokalamu, pili ke alakaʻi mea hoʻohana no ka IP mua a i ʻole ka mana polokalamu.
Ua like nā mana IP me nā polokalamu polokalamu Intel Quartus Prime Design Suite a hiki i ka v19.1. Mai ka polokalamu polokalamu Intel Quartus Prime Design Suite 19.2 a i ʻole ma hope, loaʻa i nā cores IP kahi hoʻolālā hoʻololi IP hou.

Nios V Hoʻokomo ʻia i loko o nā waihona puke lima

No nā mana hou a me nā mana mua o kēia alakaʻi hoʻohana, e nānā i Nios® V Embedded Processor Design Handbook. Inā ʻaʻole i helu ʻia kahi IP a i ʻole ka mana lako polokalamu, pili ke alakaʻi mea hoʻohana no ka IP mua a i ʻole ka mana polokalamu.

Ua like nā mana IP me nā polokalamu polokalamu Intel Quartus Prime Design Suite a hiki i ka v19.1. Mai ka polokalamu polokalamu Intel Quartus Prime Design Suite 19.2 a i ʻole ma hope, loaʻa i nā cores IP kahi hoʻolālā hoʻololi IP hou.

Nios V Mea Hoʻomohala Pūnaehana Pūnaehana waihona puke waihona

No nā mana hou a me nā mana mua o kēia alakaʻi hoʻohana, e nānā i Nios® V Mea Hoʻomohala Pūnaehana Pūnaewele Handbook. Inā ʻaʻole i helu ʻia kahi IP a i ʻole ka mana lako polokalamu, pili ke alakaʻi mea hoʻohana no ka IP mua a i ʻole ka mana polokalamu.

Ua like nā mana IP me nā polokalamu polokalamu Intel Quartus Prime Design Suite a hiki i ka v19.1. Mai ka polokalamu polokalamu Intel Quartus Prime Design Suite 19.2 a i ʻole ma hope, loaʻa i nā cores IP kahi hoʻolālā hoʻololi IP hou.

ʻO Intel Quartus Prime Standard Edition

E nānā i nā alakaʻi hoʻohana ma lalo nei no ka ʻike e pili ana i ke kaʻina hana Nios V no ka Intel Quartus Prime Standard Edition.

ʻIke pili

  • Nios® V Embedded Processor Design Handbook
    E wehewehe ana pehea e hoʻohana pono ai i nā mea hana, paipai i nā ʻano hoʻolālā, a me nā hana no ka hoʻomohala ʻana, ka hoʻopololei ʻana, a me ka hoʻonui ʻana i nā ʻōnaehana i hoʻokomo ʻia me ka hoʻohana ʻana i ke kaʻina hana Nios® V a me nā mea hana i hāʻawi ʻia e Intel (Intel Quartus Prime Standard Edition User Guide).
  • Nios® V Mea Manawa Manawa
    Hāʻawi i ka ʻike e pili ana i nā pae hoʻokō hana ʻo Nios V, ka hoʻolālā ʻōnaehana, ke kumu hoʻolālā, a me ka hoʻokō kumu (Intel Quartus Prime Standard Edition User Guide).
  • Nios® V Mea Hoʻomohala Pūnaehana Pūnaewele Handbook
    E wehewehe ana i ke kaiapuni hoʻomohala polokalamu polokalamu ʻo Nios® V, nā mea hana i loaʻa, a me ke kaʻina hana no ke kūkulu ʻana i nā polokalamu e holo ma luna o ka polokalamu Nios® V (Intel Quartus Prime Standard Edition User Guide).

Huina Intel. Ua mālama ʻia nā kuleana āpau. ʻO Intel, ka Intel logo, a me nā hōʻailona Intel ʻē aʻe he mau hōʻailona o Intel Corporation a i ʻole kāna mau lālā. Mālama ʻo Intel i ka hana o kāna mau huahana FPGA a me semiconductor i nā kikoʻī o kēia manawa e like me ka palapala hōʻoia maʻamau o Intel, akā aia ke kuleana e hoʻololi i nā huahana a me nā lawelawe i kēlā me kēia manawa me ka ʻole o ka hoʻolaha. ʻAʻole ʻo Intel i kuleana a i ʻole kuleana e puka mai ana mai ka noi a i ʻole ka hoʻohana ʻana i kekahi ʻike, huahana, a i ʻole lawelawe i wehewehe ʻia ma ʻaneʻi koe wale nō i ʻae ʻia ma ke kākau ʻana e Intel. Manaʻo ʻia nā mea kūʻai aku Intel e loaʻa i ka mana hou o nā kikoʻī o nā hāmeʻa ma mua o ka hilinaʻi ʻana i kekahi ʻike i paʻi ʻia a ma mua o ke kau ʻana i nā kauoha no nā huahana a i ʻole nā ​​​​lawelawe.
* Hiki ke koi ʻia nā inoa a me nā hōʻailona ʻē aʻe ma ke ʻano he waiwai o nā poʻe ʻē aʻe.

Ikona Online Version
Ikona Hoʻouna manaʻo

Kākoʻo mea kūʻai aku

intel Logo

Palapala / Punawai

intel Nios V kaʻina hana FPGA IP [pdf] Ke alakaʻi hoʻohana
Nios V Mea Hana FPGA IP, Mea Hana FPGA IP, FPGA IP

Nā kuhikuhi

Waiho i kahi manaʻo

ʻAʻole e paʻi ʻia kāu leka uila. Hōʻailona ʻia nā kahua i makemake ʻia *