Intel Nios V Prozessor FPGA IP

Intel Nios V Prozessor FPGA IP

Nios® V Prozessor Intel® FPGA IP Versionshinweise

Die Nummer der Intel® FPGA-IP-Version (XYZ) kann sich mit jeder Intel Quartus® Prime-Softwareversion ändern. Eine Änderung in:

  • X zeigt eine größere Überarbeitung des IP an. Wenn Sie die Intel Quartus Prime-Software aktualisieren, müssen Sie die IP neu generieren.
  • Y gibt an, dass die IP neue Funktionen enthält. Regenerieren Sie Ihre IP, um diese neuen Funktionen einzubeziehen.
  • Z gibt an, dass die IP geringfügige Änderungen enthält. Generieren Sie Ihre IP-Adresse neu, um diese Änderungen einzubeziehen.

Zugehörige Informationen

Nios® V/m Prozessor Intel FPGA IP (Intel Quartus Prime Pro Edition) Versionshinweise

Nios® V/m Prozessor Intel FPGA IP v22.4.0

Tabelle 1. v22.4.0 2022.12.19

Intel Quartus Prime-Version

Beschreibung

Auswirkungen

22.4

  • Migrierte den Nios® V-Prozessor exampLaden Sie die Designs zum Intel FPGA Design Store herunter.
  • Zephyr RTOS im Nios V/m-Prozessor aktiviert.

Nios V/m Prozessor Intel FPGA IP v22.3.0

Tabelle 2. v22.3.0 2022.09.26

Intel Quartus Prime-Version Beschreibung Auswirkungen
22.3
  • Verbesserte Prefetch-Logik. Die folgenden Leistungs- und Benchmarkzahlen wurden aktualisiert:
    — FMAX
    - Bereich
    — Dhrystone
    — Kernmarke
  •  Entfernen Sie die Ausnahme-Offset- und Ausnahme-Agent-Parameter aus _hw.tcl.
    Notiz: Nur betroffene BSP-Generierung. Keine Auswirkungen auf RTL oder Circuit.
  • Geänderter Debug-Reset:
    — ndm_reset_in-Port hinzugefügt
    – dbg_reset in dbg_reset_out umbenannt.
Nios V/m Prozessor Intel FPGA IP v21.3.0

Tabelle 3. v21.3.0 2022.06.21

Intel Quartus Prime-Version Beschreibung Auswirkungen
22.2
  • Eine Schnittstelle für Reset-Anfragen wurde hinzugefügt
  • Unbenutzte Signale entfernt, die eine Latch-Schnittstelle verursachten
  • Problem beim Zurücksetzen des Debugs behoben:
    — Das Routing von ndmreset wurde aktualisiert, um zu verhindern, dass das Debug-Modul zurückgesetzt wird.
Nios V/m Prozessor Intel FPGA IP v21.2.0

Tabelle 4. v21.2.0 2022.04.04

Intel Quartus Prime-Version Beschreibung Auswirkungen
22.1
  • Neues Design hinzugefügt, z. B.ampDateien im Nios V/m Prozessor Intel FPGA IP-Core-Parameter-Editor:
    — UC/TCP-IP IPerf Exampdas Design
    — UC/TCP-IP Simple Socket Server Exampdas Design
  • Fehlerbehebung:
    — Behebung von Problemen, die zu unzuverlässigen Zugriffen auf die MARCHID-, MIMPID- und MVENDORID-CSRs führten.
    — Aktivierte Reset-Fähigkeit vom Debug-Modul, damit der Core über einen Debugger zurückgesetzt werden kann.
    — Aktivierte Unterstützung für Trigger. Der Nios V-Prozessorkern unterstützt 1 Trigger.
    — Behebung von gemeldeten Synthesewarnungen und Flusenproblemen.
    – Behebung eines Problems im Debug-ROM, das eine Beschädigung des Rückgabevektors verursachte.
    — Behebung eines Problems, das den Zugriff auf GPR 31 vom Debug-Modul verhinderte.
Nios V/m Prozessor Intel FPGA IP v21.1.1

Tabelle 5. v21.1.1 2021.12.13

Intel Quartus Prime-Version Beschreibung Auswirkungen
21.4
  • Fehlerbehebung:
    — Triggerregister zugänglich, aber Trigger wurden nicht unterstützt Problem behoben.
Unzulässige Befehlsausnahme beim Zugriff auf Triggerregister.
  • Neues Design Ex hinzugefügtampDatei im Nios V/m Processor Intel FPGA IP Core Parameter Editor.
    — GSFI Bootloader Exampdas Design
    — SDM Bootloader Exampdas Design
Nios V/m Prozessor Intel FPGA IP v21.1.0

Tabelle 6. v21.1.0 2021.10.04

Intel Quartus Prime-Version Beschreibung Auswirkungen
21.3 Erstveröffentlichung

Nios V/m Prozessor Intel FPGA IP (Intel Quartus Prime Standard Edition) Versionshinweise

Nios V/m Prozessor Intel FPGA IP v1.0.0

Tabelle 7. v1.0.0 2022.10.31

Intel Quartus Prime-Version Beschreibung Auswirkungen
22.1. Tag Erstveröffentlichung.

Archiv

Intel Quartus Prime Pro-Edition

Archiv des Nios V-Prozessor-Referenzhandbuchs

Die neuesten und vorherigen Versionen dieses Benutzerhandbuchs finden Sie unter Nios® V Prozessorreferenz Handbuch. Wenn eine IP- oder Softwareversion nicht aufgeführt ist, gilt das Benutzerhandbuch für die vorherige IP- oder Softwareversion.
Die IP-Versionen sind die gleichen wie die Softwareversionen der Intel Quartus Prime Design Suite bis v19.1. Ab Intel Quartus Prime Design Suite-Softwareversion 19.2 oder höher haben IP-Kerne ein neues IP-Versionierungsschema.

Nios V Embedded Processor Design Handbook-Archiv

Die neuesten und vorherigen Versionen dieses Benutzerhandbuchs finden Sie unter Nios® V Handbuch zum Design eingebetteter Prozessoren. Wenn eine IP- oder Softwareversion nicht aufgeführt ist, gilt das Benutzerhandbuch für die vorherige IP- oder Softwareversion.

Die IP-Versionen sind die gleichen wie die Softwareversionen der Intel Quartus Prime Design Suite bis v19.1. Ab Intel Quartus Prime Design Suite-Softwareversion 19.2 oder höher haben IP-Kerne ein neues IP-Versionierungsschema.

Archiv des Software-Entwicklerhandbuchs für Nios V-Prozessoren

Die neuesten und vorherigen Versionen dieses Benutzerhandbuchs finden Sie unter Handbuch für Softwareentwickler des Nios® V-Prozessors. Wenn eine IP- oder Softwareversion nicht aufgeführt ist, gilt das Benutzerhandbuch für die vorherige IP- oder Softwareversion.

Die IP-Versionen sind die gleichen wie die Softwareversionen der Intel Quartus Prime Design Suite bis v19.1. Ab Intel Quartus Prime Design Suite-Softwareversion 19.2 oder höher haben IP-Kerne ein neues IP-Versionierungsschema.

Intel Quartus Prime Standard Edition

Informationen zum Nios V-Prozessor für die Intel Quartus Prime Standard Edition finden Sie in den folgenden Benutzerhandbüchern.

Zugehörige Informationen

  • Nios® V Handbuch zum Design eingebetteter Prozessoren
    Beschreibt, wie die Tools am effektivsten genutzt werden, empfiehlt Design-Stile und Vorgehensweisen für die Entwicklung, das Debuggen und die Optimierung eingebetteter Systeme mit dem Nios® V-Prozessor und den von Intel bereitgestellten Tools (Intel Quartus Prime Standard Edition-Benutzerhandbuch).
  • Referenzhandbuch für den Nios® V-Prozessor
    Enthält Informationen zu den Nios V-Prozessorleistungsbenchmarks, der Prozessorarchitektur, dem Programmiermodell und der Kernimplementierung (Intel Quartus Prime Standard Edition-Benutzerhandbuch).
  • Entwicklerhandbuch für Nios® V-Prozessorsoftware
    Beschreibt die Softwareentwicklungsumgebung für den Nios® V-Prozessor, die verfügbaren Tools und den Prozess zum Erstellen von Software zur Ausführung auf dem Nios® V-Prozessor (Intel Quartus Prime Standard Edition-Benutzerhandbuch).

Intel Corporation. Alle Rechte vorbehalten. Intel, das Intel-Logo und andere Intel-Marken sind Marken der Intel Corporation oder ihrer Tochtergesellschaften. Intel garantiert die Leistung seiner FPGA- und Halbleiterprodukte gemäß den aktuellen Spezifikationen gemäß Intels Standardgewährleistung, behält sich jedoch das Recht vor, jederzeit ohne Vorankündigung Änderungen an Produkten und Diensten vorzunehmen. Intel übernimmt keine Verantwortung oder Haftung, die sich aus der Anwendung oder Verwendung von hierin beschriebenen Informationen, Produkten oder Diensten ergeben, es sei denn, Intel hat ausdrücklich schriftlich zugestimmt. Intel-Kunden wird empfohlen, die neueste Version der Gerätespezifikationen zu beschaffen, bevor sie sich auf veröffentlichte Informationen verlassen und bevor sie Produkte oder Dienstleistungen bestellen.
*Andere Namen und Marken können Eigentum Dritter sein.

Symbol Online Version
Symbol Feedback senden

Kundenservice

Intel-Logo

Dokumente / Ressourcen

Intel Nios V Prozessor FPGA IP [pdf] Benutzerhandbuch
Nios V Prozessor FPGA IP, Prozessor FPGA IP, FPGA IP

Verweise

Hinterlasse einen Kommentar

Deine E-Mail-Adresse wird nicht veröffentlicht. Pflichtfelder sind markiert *