Microcontrolador NXP LPC55S0x M33
Información do documento
Palabras chave
- LPC55S06JBD64. LPC55S06JHI48, LPC55S04JBD64, LPC55S04JHI48,
- LPC5506JBD64, LPC5506JHI48, LPC5504JBD64, LPC5504JHI48,
- LPC5502JBD64, LPC5502JHI48
Resumo
- LPC55S0x/LPC550x errata
Historial de revisións
Rev | Data | Descrición |
1.3 | 20211110 | Engadiuse a nota CAN-FD.1 na Sección 3.3 "CAN-FD.1: O aborto da transacción do bus pode producirse cando o periférico CAN-FD está a usar un alias seguro". |
1.2 | 20210810 | Engadido VBAT_DCDC.1: Sección 3.2 "VBAT_DCDC.1: o tempo mínimo de subida da fonte de alimentación debe ser de 2.6 ms ou menos para Tamb = -40 C, e de 0.5 ms ou menos para Tamb = 0 C para |
+105 C" | ||
1.1 | 20201006 | Segunda versión. |
1.0 | 20200814 | Versión inicial. |
Identificación do produto
O paquete LPC55S0x/LPC550x HTQFP64 ten a seguinte marcación na parte superior:
- Primeira liña: LPC55S0x/LPC550x
- Segunda liña: JBD64
- Terceira liña: xxxx
- A cuarta liña: xxxx
- A quinta liña: zzzyywwxR
- yyww: código de data con aa = ano e ww = semana.
- xR: revisión do dispositivo A
O paquete LPC55S0x/LPC550x HVQFN48 ten a seguinte marcación na parte superior:
- Primeira liña: LPC55S0x/LPC550x
- Segunda liña: JHI48
- Terceira liña: xxxxxxxx
- A cuarta liña: xxxx
- Quinta liña: zzzyywwxR
- yyww: código de data con aa = ano e ww = semana.
- xR: revisión do dispositivo A
Acabouse a errataview
Táboa de problemas funcionais
Táboa 1. Táboa de problemas funcionais | ||
Funcional Breve descrición de problemas | Identificador de revisión | Descrición detallada |
ROM.1 A ROM non accede ao modo ISP cando a imaxe está corrompida con páxinas flash nun estado borrado ou sen programar. | A | Sección 3.1 |
VBAT_DCDC.1 O tempo mínimo de subida da fonte de alimentación debe ser de 2.6 ms ou inferior para Tamb = -40 C e de 0.5 ms ou inferior para Tamb = 0 C a +105 C. | A | Sección 3.2 |
CAN-FD.1 O aborto da transacción do bus pode producirse cando o periférico CAN-FD está a usar un alias seguro. | A | Sección 3.3. |
Táboa de desviacións AC/DC
Notas de erratas
Detalle de problemas funcionais
ROM.1: a ROM non accede ao modo ISP cando a imaxe está corrompida con páxinas flash nun estado borrado ou sen programar
Introdución
No LPC55S0x/LPC550x, se a imaxe está corrompida con páxinas flash nun estado borrado ou sen programar, é posible que a ROM non poida entrar automaticamente no modo ISP.
Problema
Cando o arranque seguro está activado en CMPA e a memoria flash contén unha páxina de memoria borrada ou non programada dentro da rexión de memoria especificada polo campo de tamaño da imaxe na cabeceira da imaxe, o dispositivo non entra automaticamente no modo ISP mediante o mecanismo de reserva, como ocorre no caso de o caso dun arranque fallido para unha imaxe non válida. Este problema ocorre cando a imaxe da aplicación só está parcialmente escrita ou borrada pero aínda hai unha cabeceira de imaxe válida na memoria.
Solución alternativa
Realice un borrado masivo para eliminar a imaxe incompleta e danada mediante un dos seguintes métodos:
- Execute o comando de borrado usando Depurar. O dispositivo entrará directamente no modo ISP despois de saír da caixa de correo.
- Entre no modo ISP usando o comando Depurar caixa de correo e use o comando flash-erase.
- Restablece o dispositivo e entre no modo ISP usando o ISP Use o comando flash-erase para borrar a imaxe corrupta (incompleta).
VBAT_DCDC.1: o tempo mínimo de subida da fonte de alimentación debe ser de 2.6 ms ou inferior para Tamb = -40 C e de 0.5 ms ou inferior para Tamb = 0 C a +105 C
Introdución
A folla de datos non especifica requisitos de encendido para a fonte de alimentación do pin VBAT_DCDC.
Problema
É posible que o dispositivo non se poña sempre en marcha se o tempo mínimo de subida da fonte de alimentación é ramp é de 2.6 ms ou máis rápido para Tamb = -40 C e 0.5 ms ou máis rápido para Tamb = 0 C a +105 C.
Solución alternativa
Ningún.
CAN-FD.1: o aborto da transacción do bus pode producirse cando o periférico CAN-FD está a usar un alias seguro
Introdución
A diferenza do CM33, para outros mestres AHB (CAN-FD, USB-FS, DMA), o nivel de seguridade da transacción fíxase en función do nivel asignado ao mestre no rexistro SEC_AHB->MASTER_SEC_LEVEL. Polo tanto, se a aplicación precisa restrinxir o CAN-FD para protexer, son necesarios os seguintes pasos:
- Establece o nivel de seguranza de CAN-FD como usuario seguro (0x2) ou privilexio seguro (0x3) no rexistro SEC_AHB->MASTER_SEC_LEVEL.
- Asigna un nivel de usuario seguro ou privilexio seguro para o espazo de rexistro CAN-FD no rexistro SEC_AHB-> SEC_CTRL_AHB_PORT8_SLAVE1.
- Asigne un nivel de usuario seguro ou privilexio seguro para a memoria RAM de mensaxes.
ExampLe:
Se se usan 16 KB de banco SRAM 2 (0x2000_C000) para a RAM de mensaxes CAN. A continuación, establece regras no rexistro SEC_AHB-> SEC_CTRL_RAM2_MEM_RULE0 para o usuario seguro (0x2) ou privilexio seguro (0x3).
Problema
A memoria compartida utilizada polo controlador CAN-FD e a CPU debe ser accesible mediante un alias seguro co bit de dirección 28 definido (p. ex.ample 0x3000_C000). Non obstante, cando CAN-FD realiza unha transacción de bus usando un alias seguro (configurado o bit de enderezo 28), a transacción aborta.
Solución alternativa
- Cando a CPU accede ao rexistro CAN-FD ou á RAM de mensaxes, sempre debería usar o alias seguro, é dicir, 0x3000_C000 para a manipulación da RAM de mensaxes. .
- Para calquera estrutura que use o periférico CAN-FD para buscar ou escribir, a memoria debe configurarse para que use 0x2000_C000 para que as transaccións de bus funcionen. O controlador de software CAN-FD debe configurar "Rexistro de enderezos base de mensaxes RAM (MRBA, compensación 0x200)" co enderezo físico da RAM en lugar do alias seguro.
Detalle de desviacións AC/DC
Non hai erratas coñecidas.
Detalle de notas de errata
Non hai erratas coñecidas.
Garantía limitada e responsabilidade
A información deste documento ofrécese unicamente para permitir que os implementadores de sistemas e software utilicen produtos NXP. Non se conceden licenzas de copyright expresas ou implícitas para deseñar ou fabricar ningún circuíto integrado baseándose na información deste documento. NXP resérvase o dereito de facer cambios sen previo aviso a calquera produto deste documento.
NXP non fai ningunha garantía, representación ou garantía sobre a idoneidade dos seus produtos para ningún propósito en particular, nin asume ningunha responsabilidade derivada da aplicación.
ou uso de calquera produto ou circuíto, e declina especificamente toda responsabilidade, incluíndo, sen limitación, os danos consecuentes ou incidentais. Os parámetros "típicos" que se poden proporcionar nas follas de datos e/ou especificacións de NXP poden variar en diferentes aplicacións, e o rendemento real pode variar co paso do tempo. Todos os parámetros de funcionamento, incluídos os "típicos", deben ser validados para cada aplicación do cliente polos expertos técnicos do cliente. NXP non cede ningunha licenza baixo os seus dereitos de patente nin os dereitos doutros. NXP vende produtos de acordo cos termos e condicións de venda estándar, que se poden atopar no seguinte enderezo: nxp.com/SalesTermsandConditions.
Dereito a facer cambios
NXP Semiconductors resérvase o dereito de realizar cambios na información publicada neste documento, incluídas, sen limitación, especificacións e descricións de produtos, en calquera momento e sen previo aviso. Este documento substitúe e substitúe toda a información proporcionada antes da súa publicación.
Seguridade
O cliente entende que todos os produtos NXP poden estar suxeitos a vulnerabilidades non identificadas ou documentadas. O cliente é responsable do deseño e funcionamento das súas aplicacións e produtos ao longo do seu ciclo de vida para reducir o efecto destas vulnerabilidades nas aplicacións e produtos dos clientes. A responsabilidade do cliente tamén se estende a outras tecnoloxías abertas e/ou propietarias soportadas polos produtos NXP para o seu uso nas aplicacións dos clientes. NXP non se fai responsable de ningunha vulnerabilidade. Os clientes deben comprobar regularmente as actualizacións de seguranza de NXP e facer un seguimento adecuado. O cliente seleccionará produtos con funcións de seguridade que mellor cumpran coas regras, regulamentos e estándares da aplicación prevista e tomará as decisións de deseño definitivas sobre os seus produtos e é o único responsable do cumprimento de todos os requisitos legais, regulamentarios e relacionados coa seguridade dos seus produtos. independentemente de calquera información ou soporte que poida proporcionar NXP. NXP ten un Equipo de Resposta a Incidentes de Seguridade do Produto (PSIRT) (pode acceder en PSIRT@nxp.com) que xestiona a investigación, os informes e a liberación de solucións para as vulnerabilidades de seguridade dos produtos NXP.
NXP, o logotipo de NXP, NXP CONEXIONS SEGURAS PARA UN MUNDO MÁIS INTELIXENTE, COOLFLUX, EBRACE, GREEN CHIP, OLATAG, ICODE, JCOP, LIFE, VIBES, MIFARE, MIFARE CLASSIC, MIFARE DESFire, MIFARE PLUS, MIFARE FLEX, MANTIS, MIFARE ULTRALIGHT, MIFARE4MOBILE, MIGLO, NTAG, ROAD LINK, SMARTLX, SMART MX, STARPLUG, TOP FET, TRENCHMOS, UCODE, Freescale, o logotipo de Freescale, AltiVec, CodeWarrior, ColdFire, ColdFire+, o logotipo de Energy Efficient Solutions, Kinetis, Layerscape, MagniV, mobileGT, PEG, PowerQUICC, Procesador Expert, QorIQ, QorIQ Qonverge, SafeAssure, o logotipo de SafeAssure, StarCore, Symphony, VortiQa, Vybrid, Airfast, BeeKit, BeeStack, CoreNet, Flexis, MXC, Platform in a Package, QUICC Engine, Tower, TurboLink, EdgeScale, EdgeLock, eIQ e Immersive3D son marcas comerciais de NXP BV. Todos os demais nomes de produtos ou servizos son propiedade dos seus respectivos propietarios. AMBA, Arm, Arm7, Arm7TDMI, Arm9, Arm11, Artisan, big.LITTLE, Cordio, CoreLink, CoreSight, Cortex, DesignStart, DynamIQ, Jazelle, Keil, Mali, Mbed, Mbed Enabled, NEON, POP, RealView, SecurCore, Socrates, Thumb, TrustZone, ULINK, ULINK2, ULINK-ME, ULINK-PLUS, ULINKpro, µVision, Versatile son marcas comerciais ou marcas rexistradas de Arm Limited (ou as súas subsidiarias) nos EUA e/ou noutros lugares. A tecnoloxía relacionada pode estar protexida por algunha ou todas as patentes, dereitos de autor, deseños e segredos comerciais. Todos os dereitos reservados. Oracle e Java son marcas rexistradas de Oracle e/ou das súas filiales. As marcas denominativas Power Architecture e Power.org e os logotipos de Power e Power.org e marcas relacionadas son marcas comerciais e marcas de servizo con licenza de Power.org. M, M Mobileye e outras marcas ou logotipos de Mobileye que aparecen aquí son marcas comerciais de Mobileye Vision Technologies Ltd. nos Estados Unidos, na UE e/ou noutras xurisdicións.
© NXP BV 2020-2021. Para obter máis información, visite: http://www.nxp.com. Para enderezos de oficinas de vendas, envíe un correo electrónico a: salesaddresses@nxp.com.
Documentos/Recursos
![]() |
Microcontrolador NXP LPC55S0x M33 [pdfManual do usuario LPC55S0x, Microcontrolador baseado en M33, Microcontrolador baseado, LPC55S0x, Microcontrolador |