Microcontrolador basat en NXP LPC55S0x M33
Informació del document
Paraules clau
- LPC55S06JBD64. LPC55S06JHI48, LPC55S04JBD64, LPC55S04JHI48,
- LPC5506JBD64, LPC5506JHI48, LPC5504JBD64, LPC5504JHI48,
- LPC5502JBD64, LPC5502JHI48
Resum
- LPC55S0x/LPC550x errata
Historial de revisions
Rev | Data | Descripció |
1.3 | 20211110 | S'ha afegit una nota CAN-FD.1 a la secció 3.3 "CAN-FD.1: es pot produir un avortament de la transacció de bus quan el perifèric CAN-FD utilitza un àlies segur". |
1.2 | 20210810 | S'ha afegit VBAT_DCDC.1: Secció 3.2 "VBAT_DCDC.1: el temps de pujada mínim de la font d'alimentació ha de ser de 2.6 ms o més lent per a Tamb = -40 C, i 0.5 ms o més lent per a Tamb = 0 C a |
+105 C" | ||
1.1 | 20201006 | Segona versió. |
1.0 | 20200814 | Versió inicial. |
Identificació del producte
El paquet LPC55S0x/LPC550x HTQFP64 té el següent marcatge a la part superior:
- Primera línia: LPC55S0x/LPC550x
- Segona línia: JBD64
- Tercera línia: xxxx
- La quarta línia: xxxx
- La cinquena línia: zzzyywwxR
- yyww: codi de data amb yy = any i ww = setmana.
- xR: revisió del dispositiu A
El paquet LPC55S0x/LPC550x HVQFN48 té el següent marcatge a la part superior:
- Primera línia: LPC55S0x/LPC550x
- Segona línia: JHI48
- Tercera línia: xxxxxxxx
- La quarta línia: xxxx
- Cinquena línia: zzzyywwxR
- yyww: codi de data amb yy = any i ww = setmana.
- xR: revisió del dispositiu A
Errata acabadaview
Taula de problemes funcionals
Taula 1. Taula de problemes funcionals | ||
Funcional Breu descripció dels problemes | Identificador de revisió | Descripció detallada |
ROM.1 La ROM no pot entrar al mode ISP quan la imatge està danyada amb pàgines flash en estat esborrat o sense programar. | A | Secció 3.1 |
VBAT_DCDC.1 El temps de pujada mínim de la font d'alimentació ha de ser de 2.6 ms o més lent per a Tamb = -40 C, i de 0.5 ms o més lent per a Tamb = 0 C a +105 C. | A | Secció 3.2 |
CAN-FD.1 L'avortament de la transacció de bus es pot produir quan el perifèric CAN-FD utilitza un àlies segur. | A | Secció 3.3. |
Taula de desviacions AC/DC
Notes errades
Detall de problemes funcionals
ROM.1: la ROM no pot entrar en el mode ISP quan la imatge està danyada amb pàgines flash en estat esborrat o sense programar
Introducció
A l'LPC55S0x/LPC550x, si la imatge està danyada amb pàgines flash en un estat esborrat o sense programar, és possible que la ROM no entri automàticament en mode ISP.
Problema
Quan l'arrencada segura està habilitat a CMPA i la memòria flaix conté una pàgina de memòria esborrada o no programada dins de la regió de memòria especificada pel camp de mida de la imatge a la capçalera de la imatge, el dispositiu no entra automàticament en mode ISP mitjançant el mecanisme de reserva, com en el cas d'un arrencada fallida per a una imatge no vàlida. Aquest problema es produeix quan la imatge de l'aplicació només s'escriu o s'esborra parcialment, però encara hi ha una capçalera d'imatge vàlida a la memòria.
Solució alternativa
Feu un esborrat massiu per eliminar la imatge incompleta i danyada mitjançant un dels mètodes següents:
- Executeu l'ordre d'esborrar mitjançant Depuració. El dispositiu entrarà directament en mode ISP després de sortir de la bústia de correu.
- Entreu al mode ISP mitjançant l'ordre Debug Mailbox i utilitzeu l'ordre flash-erase.
- Reinicieu el dispositiu i entreu al mode ISP mitjançant l'ISP. Utilitzeu l'ordre d'esborrament flash per esborrar la imatge corrupta (incompleta).
VBAT_DCDC.1: el temps de pujada mínim de la font d'alimentació ha de ser de 2.6 ms o més lent per a Tamb = -40 C, i de 0.5 ms o més lent per a Tamb = 0 C a +105 C.
Introducció
El full de dades no especifica cap requisit d'engegada per a la font d'alimentació al pin VBAT_DCDC.
Problema
És possible que el dispositiu no s'iniciï sempre si el temps de pujada mínim de la font d'alimentació ramp és de 2.6 ms o més ràpid per a Tamb = -40 C i 0.5 ms o més ràpid per a Tamb = 0 C a +105 C.
Solució alternativa
Cap.
CAN-FD.1: l'avortament de la transacció de bus es pot produir quan el perifèric CAN-FD utilitza un àlies segur
Introducció
A diferència del CM33, per a altres mestres AHB (CAN-FD, USB-FS, DMA), el nivell de seguretat de la transacció es fixa en funció del nivell assignat al mestre al registre SEC_AHB->MASTER_SEC_LEVEL. Per tant, si l'aplicació necessita restringir el CAN-FD per assegurar-se, cal seguir els passos següents:
- Estableix el nivell de seguretat de CAN-FD com a usuari segur (0x2) o privilegi segur (0x3) al registre SEC_AHB->MASTER_SEC_LEVEL.
- Assigna un nivell d'usuari segur o de privilegi segur per a l'espai de registre CAN-FD al registre SEC_AHB-> SEC_CTRL_AHB_PORT8_SLAVE1.
- Assigna un nivell d'usuari segur o de privilegi segur per a la memòria RAM del missatge.
ExampLI:
Si s'utilitza un banc de 16 KB de SRAM 2 (0x2000_C000) per a la memòria RAM del missatge CAN. A continuació, establiu regles al registre SEC_AHB-> SEC_CTRL_RAM2_MEM_RULE0 per a un usuari segur (0x2) o un privilegi segur (0x3).
Problema
La memòria compartida utilitzada pel controlador CAN-FD i la CPU hauria de ser accessible mitjançant un àlies segur amb el bit d'adreça 28 establert (p. ex.ampel 0x3000_C000). Tanmateix, quan CAN-FD fa una transacció d'autobús utilitzant un àlies segur (configurat el bit d'adreça 28), la transacció s'avorta.
Solució alternativa
- Quan la CPU accedeix al registre CAN-FD o a la memòria RAM de missatges, sempre hauria d'utilitzar un àlies segur, és a dir, 0x3000_C000 per a la manipulació de la memòria RAM de missatges. .
- Per a qualsevol estructura que el perifèric CAN-FD utilitzi per obtenir o escriure, la memòria s'ha de configurar per utilitzar 0x2000_C000 perquè funcionin les transaccions de bus. El controlador de programari CAN-FD hauria d'establir "Registre d'adreces base de la memòria RAM del missatge (MRBA, offset 0x200)" amb l'adreça física de la memòria RAM en lloc de l'àlies segur.
Detall de desviacions AC/DC
No es coneix cap errata.
Detall de notes errades
No es coneix cap errata.
Garantia limitada i responsabilitat
La informació d'aquest document es proporciona únicament per permetre als implementadors de sistemes i programari utilitzar els productes NXP. No hi ha cap llicència de drets d'autor expressa o implícita atorgada per aquest document per dissenyar o fabricar cap circuit integrat basat en la informació d'aquest document. NXP es reserva el dret de fer canvis sense cap avís a qualsevol dels productes d'aquest document.
NXP no fa cap garantia, representació o garantia sobre la idoneïtat dels seus productes per a cap propòsit en particular, ni NXP assumeix cap responsabilitat derivada de l'aplicació.
o l'ús de qualsevol producte o circuit, i declina específicament qualsevol responsabilitat, inclosos, entre d'altres, els danys conseqüents o incidentals. Els paràmetres "típics" que es poden proporcionar als fulls de dades i/o especificacions de NXP poden variar i ho fan en diferents aplicacions, i el rendiment real pot variar amb el temps. Tots els paràmetres de funcionament, inclosos els "típics", han de ser validats per a cada aplicació del client pels experts tècnics del client. NXP no transmet cap llicència sota els seus drets de patent ni els drets d'altres persones. NXP ven productes d'acord amb els termes i condicions de venda estàndard, que es poden trobar a l'adreça següent: nxp.com/SalesTermsandConditions.
Dret a fer canvis
NXP Semiconductors es reserva el dret de fer canvis a la informació publicada en aquest document, incloses, sense limitació, especificacions i descripcions de productes, en qualsevol moment i sense previ avís. Aquest document substitueix i substitueix tota la informació subministrada abans de la seva publicació.
Seguretat
El client entén que tots els productes NXP poden estar subjectes a vulnerabilitats no identificades o documentades. El client és responsable del disseny i funcionament de les seves aplicacions i productes al llarg del seu cicle de vida per reduir l'efecte d'aquestes vulnerabilitats en les aplicacions i productes dels clients. La responsabilitat del client també s'estén a altres tecnologies obertes i/o patentades suportades pels productes NXP per utilitzar-les en les aplicacions dels clients. NXP no assumeix cap responsabilitat per cap vulnerabilitat. Els clients haurien de comprovar regularment les actualitzacions de seguretat de NXP i fer un seguiment adequat. El client ha de seleccionar productes amb característiques de seguretat que compleixin millor les regles, regulacions i estàndards de l'aplicació prevista i prendre les decisions últimes de disseny sobre els seus productes i és l'únic responsable del compliment de tots els requisits legals, reglamentaris i relacionats amb la seguretat dels seus productes. independentment de qualsevol informació o suport que pugui proporcionar NXP. NXP té un equip de resposta a incidents de seguretat del producte (PSIRT) (podeu accedir a PSIRT@nxp.com) que gestiona la investigació, els informes i el llançament de solucions a les vulnerabilitats de seguretat dels productes NXP.
NXP, el logotip de NXP, NXP CONNEXIONS SEGURES PER A UN MÓN MÉS INTELLELL, COOLFLUX, EBRACE, GREEN CHIP, HOLATAG, ICODE, JCOP, LIFE, VIBES, MIFARE, MIFARE CLASSIC, MIFARE DESFire, MIFARE PLUS, MIFARE FLEX, MANTIS, MIFARE ULTRALIGHT, MIFARE4MOBILE, MIGLO, NTAG, ROAD LINK, SMARTLX, SMART MX, STARPLUG, TOP FET, TRENCHMOS, UCODE, Freescale, el logotip de Freescale, AltiVec, CodeWarrior, ColdFire, ColdFire+, el logotip de Energy Efficient Solutions, Kinetis, Layerscape, MagniV, mobileGT, PEG, PowerQUICC, Processor Expert, QorIQ, QorIQ Qonverge, SafeAssure, el logotip de SafeAssure, StarCore, Symphony, VortiQa, Vybrid, Airfast, BeeKit, BeeStack, CoreNet, Flexis, MXC, Platform in a Package, QUICC Engine, Tower, TurboLink, EdgeScale, EdgeLock, eIQ i Immersive3D són marques comercials de NXP BV. Tots els altres noms de productes o serveis són propietat dels seus respectius propietaris. AMBA, Arm, Arm7, Arm7TDMI, Arm9, Arm11, Artisan, big.LITTLE, Cordio, CoreLink, CoreSight, Cortex, DesignStart, DynamIQ, Jazelle, Keil, Mali, Mbed, Mbed Enabled, NEON, POP, RealView, SecurCore, Socrates, Thumb, TrustZone, ULINK, ULINK2, ULINK-ME, ULINK-PLUS, ULINKpro, µVision, Versatile són marques comercials o marques comercials registrades d'Arm Limited (o les seves filials) als EUA i/o a altres llocs. La tecnologia relacionada pot estar protegida per qualsevol o totes les patents, drets d'autor, dissenys i secrets comercials. Tots els drets reservats. Oracle i Java són marques registrades d'Oracle i/o les seves filials. Les marques denominatives Power Architecture i Power.org i els logotips de Power i Power.org i les marques relacionades són marques comercials i marques de servei amb llicència de Power.org. M, M Mobileye i altres marques comercials o logotips de Mobileye que apareixen aquí són marques comercials de Mobileye Vision Technologies Ltd. als Estats Units, la UE i/o altres jurisdiccions.
© NXP BV 2020-2021. Per a més informació, visiteu: http://www.nxp.com. Per a adreces d'oficines de vendes, envieu un correu electrònic a: salesaddresses@nxp.com.
Documents/Recursos
![]() |
Microcontrolador basat en NXP LPC55S0x M33 [pdfManual d'usuari LPC55S0x, Microcontrolador basat en M33, Microcontrolador basat, LPC55S0x, Microcontrolador |