AN13951
Fa'asiliina le Fa'aaogāina o le Malosi mo le i.MX 8ULP
Rev. 0 — 30 Me 2023
Fa'amatalaga talosaga
AN13951 Fa'asilisiliina le Fa'aaogaina o le Malosi mo le i.MX 8ULP
Fa'amatalaga Fa'amaumauga
Fa'amatalaga | Anotusi |
upu autu | AN13951, i.MX 8ULP, Malosiaga fausaga, Malosiaga faʻaaogaina, Faʻatonuina polokalame |
Avanoa | O lenei tusi talosaga o loʻo faʻamatalaina pe faʻafefea ona faʻamalieina le faʻaogaina o le eletise i le tele fa'ata'ita'iga masani ma tu'ufa'atasiga tu'ufa'atasiga eseese. |
Folasaga
O le i.MX 8ULP aiga o gaosiga o loʻo faʻaalia ai le faʻatinoina o le NXP o le lua Arm Cortex-A35 cores faʻatasi ma le Arm Cortex-M33. O lenei fausaga tu'ufa'atasia e mafai ai e le masini ona fa'agaoioia faiga fa'aoga, e pei o Linux, i le Cortex-A35 core ma le RTOS, e pei o le FreeRTOS, i le Cortex-M33 core. E aofia ai fo'i le Fusion DSP mo leo maualalo le malosi ma le HiFi4 DSP mo fa'aoga leo ma masini-a'oa'oga. E fa'atatau i mataupu fa'aoga ma oloa e maualalo le malosi ma le malosi tele.
O le i.MX 8ULP o loʻo i ai se mamanu faʻapitoa ma faʻapitoa e aofia ai mataupu faʻaoga eseese, lea e vaevaeina ai SoC i vaega e tolu faʻatasi ai ma le mana tutoʻatasi ma le faʻamaoni ma le faʻatonutonuina o le uati. O lenei mea e maua ai le fetuutuunai mo tagata faʻaoga e faʻatino tulaga faʻaoga eseese e ala i le tuʻufaʻatasia o vaega eseese. O lenei tusi talosaga e fa'amoemoe e fa'amatala pe fa'afefea ona fa'amalieina le fa'aogaina o le eletise i le tele o fa'ata'ita'iga masani fa'atasi ai ma tu'ufa'atasiga eseese.
Fa'aaliga: O lenei tusi talosaga e faʻaogaina ai le Linux ma le SDK code o le BSP e fai ma faʻamatalaga ma examples.
Ua umaview
O le i.MX 8ULP SoC e tolu vaega eseese: polokalama fa'aoga (AP), vitiō leo maualalo (LPAV), ma fa'aoga taimi moni (RT). O le malosi ma le uati pulea o nei vaega ua tuueseeseina, ma o le ie pasi o vaega taitasi e matua tuufaatasia mo fesootaiga lelei.
O le vaega o talosaga (APD) e faʻaaogaina mo le faʻaogaina o le komipiuta maualuga e faʻaaoga ai le A35 lua ma le maualuga-saosaoa I / O pei ole USB/Ethernet/eMMC. O le LPAV domain (LPAVD) e mo faʻasalalauga faʻasalalauga e aofia ai leo, vitio, ata, ma faʻaaliga e manaʻomia ai le maualuga ma le tele o le DDR memory. Ole vaega ole taimi moni (RTD) e aofia ai le pito maualalo ole M33 autu, Fusion DSP laʻititi mo le faʻalogo / leo leo, uPower mo le aofaʻi o le SoC pule o le mana, ma le Sentinel mo le puipuiga malu.
Ata 1. i.MX8ULP domains
2.1 Malosiaga fausaga
E eseese vaega o lo'o i ai sapalai paoa (power rail). O le ata 2 o loʻo faʻaalia ai le i.MX 8ULP power scheme. E i ai 18 x power switchs (PS) mo SoC totonu IP modules. O nei modules e mafai ona ki / tape e polokalama, e ala i le uPower FW API, mo le pulea saʻo o le eletise.
O le uPower o se fa'atonuga fa'atotonugalemu ile i.MX 8ULP. O le firmware o loʻo taʻavale i luga o le uPower o loʻo tuʻuina atu ai vaega nei:
- Pulea suiga o le malosi.
- Meta eletise mo masini-malosi vaega fa'aogaina fua.
- Temperature sensor mo le fuaina o le vevela o masini.
- Vaega fe'au mo feso'ota'iga ma fa'apipi'i masini.
- I2C mo fesoʻotaʻiga ma le PMIC.
O le ulufale ma le alu ese o auala maualalo e faia i le vala'au i le uPower FW API ile polokalame APD po'o le RTD. Ina ia fetuutuunai le PMIC pei o le seti, le voltagu, tapula'a, ma isi e tatau ona faia i le vala'au i le uPower FW I2C po'o le PMIC API.
Ata 2. Fa'atonuga malosi
2.2 Faiga malosi
Laulau 1 o lo'o fa'aalia le tu'ufa'atasiga o auala fa'aleaogaina CA35 ma CM33. E le lagolagoina e le SoC nisi o tuʻufaʻatasiga. Mo nisi faʻamatalaga i auala taʻitasi taʻitasi, vaʻai i le "Power Management" mataupu i le i.MX 8ULP Processor Reference Manual (pepa i.MX8ULPRM).
Laulau 1. i.MX8ULP auala malosi
CA35 | CM33 | ||||
Malosi | Moe | Moe loloto | Paʻu i lalo | Mana loloto i lalo | |
Malosi | IOE Tala #1 | IOE Tala #3 | IOE Tala #3 | LEAI | LEAI |
Fa'atino vaega* | IOE | IOE | IOE | LEAI | LEAI |
Moe | IOE | IOE | IOE | LEAI | LEAI |
Moe loloto* | IOE | IOE | IOE | LEAI | LEAI |
Paʻu i lalo | IOE Tala #2/4 |
IOE Tala #2 |
IOE Tala #2 |
IOE Tala #2 |
IOE |
Mana loloto i lalo | IOE | IOE | IOE | IOE |
*E le lagolagoina e le Linux le moe loloto po'o le vaega fa'agaioiga mo le A35.
Laulau 2 fa'afanua le Linux kernel power infrastructure i le 8ULP power modes.
Laulau 2. Linux BSP lagolagoina auala mana
Malosiaga Linux | 8ULP auala malosi |
Taufetuli | Malosi |
PPU fa'aletonu | Moe |
Faatali mai | N/A |
Fa'amalolo | Paʻu i lalo |
Pepe le paoa | Mana loloto i lalo |
E tusa ai ma tulaga fa'aoga eseese ma fa'aaliga, e mafai e le tagata fa'aoga ona filifili se tasi pe lua po'o vaega uma e tolu i mataupu tetele. O nei fa'aoga-mataupu/fa'aaliga e mafai ona tu'uina i ni vaega se fa:
- O vaega uma o lo'o fa'agaoioia - pei ole smart watch active.
- E na'o le fa'aoga o le RTD - e pei o le masini fa'alogo ma le leo fafaguina upu fa'aupuga i lalo ole malosi.
- O lo'o galue le APD i le LPAV - e pei o le fa'afanua fa'afanua ma le E-Reader paging.
- O lo'o galue le RTD i le LPAV - e pei o le fa'aaliga maualalo ma le fa'alogo leo Hi-Fi.
O nei fa'aaliga e fa ua fa'ailogaina i totonu Laulau 1. O mataupu o loʻo mulimuli mai o loʻo faʻamatalaina pe faʻafefea ona faʻamalieina le faʻaogaina o le eletise mo le faʻataʻitaʻiga 2, 3, ma le 4. O faʻataʻitaʻiga malosi malosi o vaega uma e mafai ona faʻaogaina fautuaga mai isi faʻaaliga.
2.3 Tulaga aveta'avale
E mafai e le SoC ona lagolagoina auala eseese avetaʻavale: luga o le taʻavale (OD), taʻavale igoa (ND), ma lalo o le taʻavale (UD), o lona uiga e mafai e le SoC ona taʻavale i lalo ole voluma autu eseese.tage fa'atasi ai ma pasi ma fa'asologa IP. E mafai e tagata fa'aoga ona filifili le auala sa'o o le ta'avale mo a latou fa'aoga tulaga ma mana'oga mana'omia.
Ole BSP e fa'aola ile SoC ile tu'uina ole APD/LPAV ile OD mode ma le RTD ile ND mode. E mafai e tagata faʻaoga ona faʻapipiʻi le U-Boot ma faʻapipiʻi le fatu masini masini files mo faiga ND. E na'o le UD e lagolagoina e le vaega RTD.
Laulau 3 lisi nisi o uati IP autu i lalo o auala eseese.
Laulau 3. Uati IP autu i lalo o auala eseese
Igoa o le Uati | I luga ole Ta'avale (1.1 V) Fa'atele (MHz) | Ta'avale Fa'aigoa (1.0 V) Taimi (MHz) |
CM33_BUSCLK | 108 | 65 |
DSP_CORECLK | 200 | 150 |
FlexSPI0/1 | 400 | 150 |
NIC_AP_CLK | 460 | 241 |
NIC_PER_CLK | 244 | 148 |
uSDHC0 | 397 | 200 |
uSDHC1 (PTE/F) | 200 | 100 |
uSDHC2 (PTF) | 200 | 100 |
HIFI4_CLK | 594 | 263 |
NIC_LPAV_AXI_CLK | 316.8 | 200 |
NIC_LPAV_AHB_CLK | 158.4 | 100 |
DDR_CLK | 266 | 200 |
DDR_PHY | 528 | 400 |
GPU3D/2D | 316.8 | 200 |
DCNano | 105 | 75 |
Mo nisi uati, taga'i ile laulau ole uati ile i.MX 8ULP Applications Processor—Industrial Products (document IMX8ULPIEC).
Na'o le fanua RTD
Mafaufau SDK Power_mode_switch fa'aaliga pei o se example saunia ma le i.MX 8ULP SDK polokalama tatala.
I lenei tulaga, o le AP ma le LPAV domains o loʻo i le paʻu i lalo poʻo le loloto Power-down mode, ma le M33 core poʻo le reset e mafai ona fafaguina i latou. Ole vaega ole RTD e mafai ona fa'agaoioia, moe, moe loloto, po'o le Power-down mode e tusa ai ma le mana'omia ma le mana'oga taimi fafagu.
Ata 3 ma Ata 4 fa'aalia le fa'aogaina o le paoa ma le taimi e ala ai i luga mo ta'iala ta'itasi maualalo.
Ata 3. Fa'aaogāina o le malosi i auala eseese o le mana
Ata 4. Taimi fafagu i luga ole faiga ole eletise eseese
3.1 Filifili le faiga sa'o maualalo le malosi
E tatau i le tagata fa'aoga ona filifili se tasi po'o le sili atu sa'o le maualalo o le mana fa'asao e tusa ai ma le mana'oga. O mea nei e tatau ona faia:
- Mafaufau i le faʻaaogaina o le eletise SoC, PD <300 µW, moe loloto <1 mW, moe <50 mW
- Mafaufau i le taimi fafagu mai ala maualalo-malosi, PD > 400 µs, moe loloto > 60 µs, moe > 10 µs
- Mafaufau i IP o loʻo faʻaaogaina i le maualalo o le mana, e ala i le faʻasino Laulau 4.
Mo exampLe:
1. Afai o le LPI2C[3] e tatau ona galue po'o le Async, ae le o le CG/PG, fa'aoga le moe.
2. Afai e mana'omia le FlexSPI ina ia fa'atino, o le faiga aupito maualalo o le malosi o le moe e aunoa ma le fa'aogaina o le uati/pasi.
Fuafuaga 4. Fa'amatalaga o le fa'aogaina o le malosi (ituaiga taimi moni)
Modules | Faiga malosi | Malosi | Moe | Moe loloto | Paʻu i lalo | Mana loloto lalo |
Malosiaga Malosiaga vaega | Sapalai autu = ON, Bias = AFBB ma DVS, Faiga/pasi uati = ON, I/O sapalai = ON | Sapalai autu = ON, Fa'aituau = AFBB po'o ARBB, Voltage = fa'amautu, Uati System/Pasi = ON (filifiliga), I/O sapalai = ON | Sapalai autu = ON, Fa'aituau = RBB Voltage/ Bias = prog, System/Bus clock = OFF, I/ 0 supply = ON | Autu sapalai = ON (Mem na'o), Fa'aituau = RBB, Voltage/ Bias = prog, System/Pus clock = OFF, I/ 0 supply = ON (filifiliga) | Sapalai autu = OFF, Fa'aituau = RBB, Voltage/ Bias = prog, System/Pus clock = OFF, I/ 0 supply = ON (filifiliga) | |
CCGO | RTD | Fa'atino | Fa'atino | Fa'atino (Tagata) | PG | PG |
PLLO | PLL LDO | Fa'atino | Fa'atino | CG | PG | PG |
PLL1 (Leo) | PLL LDO | Fa'atino | Fa'atino | CG | PG | PG |
LPO (1 MHz) | RTD | Fa'atino | Fa'atino | Fa'atino | PG | PG |
SYSOSC | RTD | Fa'atino | Fa'atino | Fa'atino | PG | PG |
Mo nisi fa'amatalaga, va'ai i le "Power mode details (real-time domain)" mataupu i le i.MX 8ULP Processor Reference Manual (pepa i.MX8ULPRM).
Manatu i le tulaga fafagu leo fafagu le malosi e pei o se mea muamuaample. Ole auala pito maualalo ole mana e mafai e le tagata fa'aoga ona filifili ole moe loloto. O le mic-phone IP (MICFIL) e mafai ona galue i lalo o le moe loloto ma le FRO uati i luga, lea e le mafai ona galue i lalo o le Power-down mode.
3.2 Fa'aoga uati talafeagai
O le RTD domain e iai le tele o fa'apogai uati, e pei ona fa'aalia i le Ata 5: SYSOSC, FRO, LPO, PLL0 (system PLL (SPLL)), ma le PLL1 (leo PLL (APLL)). I le taimi nei, e mafai foi e le RTD domain ona faʻaoga le VBAT domain RTC32K/1K uati.
Ata 5. RTD CGC0 uati ata
- Ole fa'apogai ole uati ole SYSOSC e mai ile tioata ile va'a, masani ole 24 MHz. PLL0/1 puna ma CM33 autu / pasi e mafai ona fa'aoga le puna o le uati SYSOSC.
- O le FRO e leai se totogi o le oscillator faʻatasi ma se tuner, lea e mafai ona gaosia le 192 MHz ma le 24 MHz uati. FRO24 e mafai ona fa'aoga mo le PLL0/1 puna, ma FRO192 e mafai ona fa'aoga mo CM33 core/pasi uati.
- O le LPO o loʻo faʻamauina i le 1 MHz, faʻaaogaina e IP modules e tatau ona galue i auala maualalo e pei o le EWM ma le LPTMR.
- PLL0 o loʻo tamoe i le 480 MHz ma PLL1 o le 528 MHz. PLL0 o le faiga PLL, faʻaaogaina e le CM33 matua / pasi ma FlexSPI. O le PLL1 o lo'o fa'aogaina e ala fa'alogo e pei o SAI/MICFIL/MQS. E mafai e i latou uma ona tu'uina atu le maualuga o le uati mo le CM33 core/pasi.
Talu ai o le CM33 core/bus clock e mafai ona maua mai le FRO poʻo le SYSOSC, e sili atu le aloese mai le faʻaaogaina o le PLL0/1 pe a le manaʻomia se maualuga maualuga. O le tapeina o PLL e mafai ona fa'asaoina tele le paoa.
Afai e fa'aoga PLL mo CM33 i le faiga fa'agaoioiga, e tatau ona tape ma le lima a'o le'i ulufale atu i faiga fa'aletonu (moe/moe/malo i lalo) e fa'asaoina ai le paoa. E mana'omia ni nai laasaga:
- Fa'aagaoi le FRO po'o le SYSOSC fa'atasi ai ma *DSEN bit fa'atulagaina i SCR resitala e tusa ai ma le fa'aogaina o le Fusion DSP i fa'aoga maualalo.
- Faatali mo le aoga o le uati e ala i le siakiina o le VLD bit seti i le tusi resitala SCR.
- Fa'agata le IP modules e fa'aoga PLLs, pe sui le uati ile FRO po'o le SYSOSC.
- Su'e le uati CM33 i le FRO po'o le SYSOSC fa'atasi ai ma fa'atonuga DIV fa'atosina/pasi/telegese ile CGC0.CM33CLK.
- Faatali mo ni nai microseconds. Ina ia faʻatali mo le faʻamautu o le uati, siaki le CM33LOCKED bit.
- Fa'agata le PLL0/1 e ala ile kilia ole SCR PLLEN bit.
3.3 Malosi ma le faitotoa uati e le'i fa'aogaina auala IP ma SRAM vaeluaga
Mo le vaega o le RTD, e tele suiga o le paoa e mafai ona ki/tape (silasila i le Vaega 7):
- PS0: CM33 core, peripheral, ma EdgeLock enclave
- PS1: Fusion DSP autu
- PS14: Fusion AON
- PS15: eFuse
I le SDK, e mafai e tagata fa'aoga ona vala'au UPOWER_PowerOffSwitches(upower_ps_mask_t mask) ma UPOWER_PowerOn Switches(upower_ps_mask_t mask) e tape ma fa'aoga modules pe a mana'omia. O le laulau 7 o lo'o fa'aalia ai le tau fa'amaufa'ailoga.
Mo CM33 peripherals (IP module) e le o faʻaaogaina, tuʻu e pei o le disable status (reset value), poʻo le faʻamalo e ala i le kilia o lona faʻaogaina, pei o le LPI2C MCR master enable bit. Ia mautinoa o lo'o kilia le pusi fa'atonutonu o le faitoto'a o le uati PCC, mo se fa'ata'ita'igaample, PCC1.PCC_LPI2C0[CGC] bit. I totonu o le RTD, o uati IP uma e mafai ona fa'ailo uati pe le fa'aogaina e PCC uati modules.
O le vaeluaga o le mafaufau o se iloiloga foi lea e teu ai le malosi pe a le faʻaaogaina na manatuaga. I totonu o le SDK, e mafai e le tagata fa'aoga ona vala'au UPOWER_PowerOffMemPart(uint32_t mask0, uint32_t mask1) ma UPOWER_PowerOnMemPart(uint32_t mask0, uint32_t mask1) e tape ai ma luga o vaega manatua pe a mana'omia. Laulau 8 fa'aalia le mask0/1 fa'amaufa'ailoga taua.
3.4 Ulufale i tulaga maualalo-malosi
A'o le'i o'o i faiga fa'aletonu (moe/moe/malo i lalo), e tatau ona faia ni laasaga e fa'amautinoa ai e la'ititi le fa'aogaina o le eletise i na faiga:
- Fa'atonu PAD lautele i le module SIM
E lua ituaiga o I/O PAD i totonu o le SoC: FSGPIO (PTA/B/E/F) ma le HSGPIO (PTC/D). Ina ia fa'asaoina le paoa i lalo ole tulaga maualalo, e tatau i le tagata fa'aoga ona:
– Fa'agata le galuega totogi mo HSGPIO e ala i le kilia o le COMPE bit i le PTC/D_COMPCELL resitala.
- Fa'agata le fa'aogaina o le I/O mo FSGPIO, lea e galue i totonu o le 1.8 V e ala i le fa'atulagaina o le PTx_OPERATION_RANGE bit i totonu.
le DGO_GP10/11 o le RTD_SEC_SIM ma le DGO_GP4/5 o le APD_SIM. I luga o le EVK, o le PTB e galue mo le 1.8 V. E tatau i le tagata fa'aoga ona fa'atapulaaina le fa'aogaina o le PTB i le 1.8 V e ala i le setiina o le RTD_SEC_SIM[DGO_GP11] = 0x1. - Taofi pine I/O e ala i le setiina o le PAD mux i le analog hi-Z galuega Sei vagana ai pine o loʻo faʻaaogaina e le GPIO fafagu poʻo le faʻaogaina o le module i auala maualalo, o isi PTA / B / C pine e tatau ona seti i. analog maualuga-Z galuega e sefe le mana. Fa'amama le mux bits i IOMUX0.PCR0_PTA/B/Cx resitala e mafai ona ausia lenei mea. I le SDK, e mafai e le tagata fa'aoga ona tu'u sa'o le 0 i mea o lo'o i lalo:
PTA: IOMUXC0->PCR0_IOMUXCARRAY0[x] PTB: IOMUXC0->PCR0_IOMUXCARRAY1[x] PTC: IOMUXC0->PCR0_IOMUXCARRAY2[x] Mo example, IOMUXC0->PCR0_IOMUXCARRY0[1] = 0 e mafai ona tape le PTA1.
Fa'aaliga: Talu ai o le PMIC e tatau ona faʻatulagaina e ala i le I2C (PTB10/11) i le taimi o le suiga o le eletise, e le mafai ona e faʻamalo nei pine.
Ina ia tausia se pine I/O e fai ma ala e fafagu ai, e tatau ona faia tulaga o loʻo i lalo mo ituaiga eletise eseese:
- Faiga pa'u i lalo:
1. Fa'aaga le pine pine i le WUU0 PE1/PE2 resitala.
2. Fa'atulaga le pine mux i IOMUXC0->PCR0_IOMUXCARRYx i le WUU0_Pxx function.Mo fa'amatalaga, va'ai i le laulau I/Osignal o lo'o fa'apipi'i i le i.MX 8ULP Processor Reference Manual (pepa i.MX8ULPRM).
- Faiga moe / moe loloto: Seti sa'o le resitala fa'alavelave o le vaega GPIO (GPIOx-> ICR). - Fa'aali PLLs - Su'e uati autu/pasi ile FRO po'o le LPO.
- Seti le PMIC e fetu'una'i le voltage mo auala maualalo-malosi
i.MX 8ULP lagolago fetuutuunai o VDD_DIG0/1/2 laina eletise voltagu pe tuusao pa'u le malosi o nisi ala (na'o le lagolago e tape le LSW1 VDD_PTC i le EVK ma le SDK o lo'o i ai i lalo o le eletise) i le taimi o suiga o le eletise. Fa'aititia le voltage i ala maualalo-malosi e mafai ona faʻaitiitia le faʻaogaina o le eletise i se auala lelei.
Pepese nisi alavai e mafai ona tipi sa'o le paoa e sefe ai le paoa. Laulau 5 o loʻo faʻaalia ai le vol masanitage o le VDD_DIG0/1 i lalo o auala eseese mana (VDD_DIG2 ua nonoa ma DIG1 i luga o le laupapa EVK. E mafai ona fetuutuunai faatasi ma VDD_DIG1).
Laulau 5. Sapalai eletise voltage i lalo o auala eseese mana
Alavai malosi Malosi Moe Moe loloto Paʻu i lalo VDD_DIGO 1.05 V 1.05 V 0.73 V 0.65 V VDD_DIG1 1.05 V 1.05 V 0.73 V 0.73 V Ia maualalo i lalo le voltage o laina eletise, e tatau i le tagata faʻaoga ona taʻu atu ia uPower le faʻaogaina o le PMIC i le taimi o le suiga o le eletise e ala i le faʻaopoopoina o mea o le ps_rtd_pmic_reg_data_cfgs_t structure i le pwr_sys_cfg->ps_rtd_ pmic_reg_data_cfg[] array. Ave PCA9460 PMIC i le EVK e fai ma sa'oampi lalo:
1. Ulufale i lalo le faiga o le Malosiaga:
a. Maulalo i lalo BUCK2 (VDD_DIG0) i le 0.65 V.
e. Tape le LSW1 mo le PTC I/O sapalai eletise.
2. Tu'u ese le faiga o le Malosi i lalo:
a. Si'i i luga le BUCK2 (VDD_DIG0) i tua i le 1.0 V.
e. Su'e le LSW1 mo le PTC I/O sapalai eletise.
I totonu o le fausaga, o le power_mode sui o loʻo faʻamatalaina le faʻaogaina o le mana mo lenei tulaga PMIC, mo faʻataʻitaʻigaample, PD_RTD_PWR_MODE, o lona uiga e faʻaoga lenei seti pe a faʻafeiloaʻi le eletise i le paʻu i lalo. O le i2c_addr o le tuatusi resitala i totonu o le PMIC, ma le i2c_data o le tau resitala e tatau ona faʻatulagaina.
Mo nisi fa'amatalaga ile tuatusi resitala ma fa'ailoga, va'ai ile PCA9460, Power Management IC mo i.MX 8ULP Pepa Fa'amatalaga (pepa PCA9460DS). - Seti le uPower mo le ki o le paoa, ki o le vaeluaga o manatua, ma le faatulagaga PAD:
Mo nei fausaga e lua mo le suiga o le eletise, tagai ile lpm.c ile power_mode_switch demo.
E mafai e le tagata fa'aoga ona fa'atumauina na fa'atonuga e aunoa ma le fa'aogaina se'i vagana ua mana'omia ni fa'aopoopoga fa'aopoopo e pei o le, fa'aola i luga/tape, nisi IP modules, ma mea e manatua ai. E mafai e tagata fa'aoga ona fa'aola pe tape le eletise e ala i le setiina o le swt_board[0]: SWT_BOARD(on/off bits, masks). E mafai ona maua le faʻamatalaga bits i totonu Laulau 7. E mafai ona fa'aogaina le fa'asologa o mea manatua e ala i le setiina o le swt_mem[0]: SWT_MEM(SRAM Ctrl array bits, SRAM peripheral bits, masks). E mafai ona maua le faʻamatalaga bits i totonu Laulau 8.
Mo nisi faʻamatalaga i le faʻaogaina o le eletise o le uPower, tagai ile uPower Firmware User's Guide (pepa UPOWERFWUG). - Valaau le uPower mo le suiga o le paoa. Ave le fa'aogaina o le paoa i lalo e pei o se sa'oample, fa'asino ile galuega ole LPM_SystemPowerDown(fa'aleaogaina) ile SDK power_mode_switch demo.
A maeʻa ona ala mai le faiga mai le maualalo o le malosi, e tatau i le tagata faʻaoga ona toe faʻaleleia uma tulaga resitala aʻo leʻi ulufale. Mo example, i IOMUXC tulaga, e mafai e le tagata faʻaoga ona faʻaogaina se faʻasologa faʻasologa e teu ai tau o PCR0 uma ma toe faʻaleleia.
APD vaega o lo'o galue ile LPAV
Ave le NXP Linux faʻamalolo e avea o se example faiga fa'aogaina mo le APD domain.
4.1 Tuu le RTD ile moe
O le fa'atumauina o le vaega RTD ile moe e mafai ona fa'asaoina ile 20 mW ~ 40 mW pe a fa'atusatusa ile fa'agaioiga. E le gata i lea, ia mautinoa ua tape pine GPIO e le'i fa'aaogaina.
4.2 Fa'agata IP ma pine e le'i fa'aogaina i le Linux DTS (laau masini)
Fa'atapē le pona o le masini e mafai ona 'alofia ai le fa'aola o le masini pe fa'aleaogaina lana uati. Mo example, ia faʻamalo le GPU3D i le puna laau (DTS):
Ina ia taofia le ki o le PS7 mai le ki, tape le GPU3D. Afai e le atoatoa le malosi o le DCNano, MIPI DSI/CSI, ma le GPU2D, ona le mafai lea o le PLL4.
Ina ia aloese mai le faʻatagaina o le I/O PAD mo na pine, tape pine e leʻi faʻaaogaina i nodes pinctrl.
4.3 Fa'aaogā le DVFS
i.MX 8ULP Linux lagolago voltage ma fa'asologa fa'avavevave, e ta'ua aloa'ia o le DVFS i luga o isi fa'avae i.MX. O le voltage/vaava'a fa'afuaina fa'ailoga e le'o fa'atinoina i totonu o le polokalame. E tatau i le tagata fa'aoga ona sui e fa'aaoga ai le Linux kernel sysfs. Mo le fa'aogaina o le VFS, fa'apipi'i le imx8ulp-evk-nd.dtb e fai ma la'au masini e le mafai ona fa'aosoina le faiga. Ona ulufale lea i le tulaga maualalo pasi e ala i le:Kernel e faia suiga nei:
- Fa'aitiitia le fa'atuputeleina o le DDR mai le 528 MHz i le 96 MHz.
- Fa'aitiitia le uati APD NIC ile 192 MHz ile fa'aogaina ole FRO e fai ma puna ole uati nai lo le PLL.
- Fa'aitiitia le uati LPAV AXI ile 192 MHz ile fa'aogaina ole FRO e fai ma puna ole uati nai lo le PLL.
- Fa'aitiitia le uati CPU A35 i le 500 MHz.
- Fa'alalo i lalo ole alavai eletise BUCK3 (VDD_DIG1/2) voltage i le 1.0 V mai le 1.1 V.
Alu ese ma toe foi i le tulaga maualuga pasi:4.4 Fa'aaogā le fa'aigoa ta'avale (VDD_DIG1/2 1.0 V)
i.MX 8ULP SoC o lo'o fa'agasolo i le overdrive mode e ala i le fa'aogaina o le U-Boot ma le kernel configurations. Afai o le maualuga o le faʻatinoga e le o se manaʻoga autu, e mafai e le tagata faʻaoga ona faʻatautaia le SoC i le faʻaogaina o le taʻavale i luga o le taʻavale e faʻasaoina ai le mana. O se fa'atonuga tumau; e le mafai e tagata fa'aoga ona suia malosi le voltagu po'o le fa'atelega pe a uma ona fa'aa'e i luga.
U-Boot: Fausia le U-Boot i le imx8ulp_evk_nd_defconfig configuration. E faia suiga nei:
- Fa'alalo i lalo le VDD_DIG1/2 (BUCK3) eletise eletise i le 1.0 V a'o fa'aosoina.
- Fa'atulaga le uati DDR i le 266 MHz nai lo le 528 MHz.
- Fa'aitiitia le uati LPAV/APD NIC ile 192 MHz.
- Fa'aitiitia le uati autu A35 i le 750 MHz.
Kenel: uta imx8ulp-evk-nd.dtb i luga o le seevae. E fa'aitiitia le uati GPU2D/3D i le 200 MHz, HiFi4 DSP autu
uati i le 260 MHz, uSDHC0 i le 194 MHz, ma le uSDHC1/2 i le 97 MHz.
RTD vaega o lo'o galue ile LPAV
Ave le pusa fa'aoga "fa'aalia pea" e fai ma fa'aa'ogaample, avanoa ma lenei tusi talosaga. I lenei tulaga, e faʻaogaina e le RTD le faʻaaliga DCNano e faʻaalia ai mea i totonu o le PSRAM. Mo fa'amatalaga, va'ai i le fa'ailoga o lo'o fa'apipi'i i lenei tusi talosaga.
5.1 Fa'agaoioi le vaega LPAV
A maeʻa ona faʻamalolo Linux, o le AP ma le LPAV domain e ulufale i le Power-down mode. E tatau ona ave muamua e le RTD le pule ole LPAV mai le APD:
- SIM_RTD_SEC.SYSCTRL0[LPAV_MASTER_CTRL] = 0 // fa'atulaga le RTD e avea ma fa'atonu mata'i o le vaega LPAV.
- SIM_RTC_SEC.LPAV_MASTER_ALLOC_CTRL = 0 // vaevae LPAV matai IP ile RTD
- SIM_RTC_SEC.LPAV_SLAVE_ALLOC_CTRL = 0 // tu'u LPAV pologa IP ile RTD
Ona toe fa'aauau lea o le VDD_DIG2 (BUCK3) malosiaga autu o le LPAV domain i le 1.05 V po'o le 1.1 V ina ia mautinoa o IP uma i le LPAV o lo'o galue lelei e le uPower upwr_vtm_pmic_config() API.
Mulimuli ane, toso ese le vaega LPAV mai le Power-down mode i le gaioiga galue:I le fa'aoga fa'aalia i taimi uma, e tatau i le tagata fa'aoga ona fa'aola mea nei ina ia fa'aogaina uma le fa'aaliga paipa:
- MIPI-DSI sui mana
- Vaevaega manatua mo DCNano fa'aaliga fa'atonu
- MIPI-DSI
- FlexSPI FIFO pupuni
5.3 Fa'atulaga uati
LPAV domain e na'o le tasi le PLL mo puna'oa o le uati. O lea e tatau i le tagata faʻaoga ona faʻatagaina ma lana PFD e faʻaulu IPs.
Fa'amalo le PLL4 i lana PFD ma le PFDDIV
Filifili le PLL4 PFD0DIV1 e fai ma puna o le uati mo DCNano ma mafai ai lana uati ile PCC:
A uma le ki o le eletise ma ua saunia uati, e mafai e le tagata faʻaoga ona faʻaogaina taʻavale SDK e faʻaoga ma pulea le LPAV domain IPs.
O le Siata 6 o lo'o lisi ai pepa fa'aopoopo ma punaoa e mafai ona tu'uina atu mo nisi fa'amatalaga. O nisi o pepa o lo'o lisiina atu i lalo e mafai ona maua i lalo o se maliega e le fa'ailoaina (NDA). Ina ia talosagaina le avanoa i nei pepa, fa'afeso'ota'i le inisinia fa'apitonu'u (FAE) po'o le sui fa'atau.
Laulau 6. Fa'amaumauga/punaoa fa'atatau
Pepa | So'oga/fa'afefea ona maua |
PCA9460, IC Pulea Malosi mo i.MX 8ULP Pepa Fa'amaumauga (pepa PCA9460DS) | PCA9460DS |
uPower Firmware User's Guide (pepa UPOWERFWUG) | UPOWERFWUG |
i.MX 8ULP Processor Reference Manual (pepa i.MX8 ULPRM) Fa'afeso'ota'i le NXP local field applications engineer (Frepresentative. | Fa'afeso'ota'i le NXP local field applications engineer (FAE) po'o le sui fa'atau. |
i.MX 8ULP Applications Processor—Oloa Faapisinisi (pepa IMX8ULPIEC) | Fa'afeso'ota'i le NXP local field applications engineer (FAE) po'o le sui fa'atau. |
MCUXpresso SDK Fausia | https://mcuxpresso.nxp.com/en/welcome |
Fa'aopoopo
Laulau 7 o lo'o fa'aalia ai le igoa, numera talafeagai, ma le pusi mo so'o eletise ta'itasi.
Laulau 7. Suiga Malosi
Galuega | Su'e mana talafeagai | Bit |
CM33 | PSO | 0 |
Fusion | PS1 | 1 |
A35[0] Autu | PS2 | 2 |
A35[1] Autu | PS3 | 3 |
Mercury L2 Cache [1] | PS4 | 4 |
Anapogi NIC / Mercury | PS5 | 5 |
APD Periph | PS6 | 6 |
GPU3D | PS7 | 7 |
HiFi4 | PS8 | 8 |
DDR Pule | PS9 | 9 |
PXP, EPDC | PS13 | 10 |
MIPI-DSI | PS14 | 11 |
MIPI CSI | PS15 | 12 |
NIC AV / Periph | PS16 | 13 |
Fusion AO | PS17 | 14 |
FUSE | PS18 | 15 |
uPower | PS19 | 16 |
Laulau 8 o lo'o fa'aalia ai le la'ititi ma le igoa o ta'iala vaeluaga manatua ta'itasi.
Fuafua 8. Vaeluaga manatua ctrls
SRAM CTRL ARRAY_O (APD/LPAV) MaskO |
SRAM CTRL ARRAY_1 (RTD) ufimata1 |
||
Bit | Pulea manatuaga | Bit | Pulea manatuaga |
0 | CA35 Core 0 L1 cache | 0 | Casper RAM |
1 | CA35 Core 1 L1 cache | 1 | DMAO RAM |
2 | L2 Cache 0 | 2 | FIexCAN RAM |
3 | L2 Cache 1 | 3 | FIexSPIO FIFO, Puipui |
4 | L2 Cache ua afaina/tag | 4 | FlexSPI1 FIFO, Puipui |
5 | CAAM Secure RAM | 5 | CM33 Cache |
6 | DMA1 RAM | 6 | PowerQuad RAM |
7 | FlexSPI2 FIFO, Puipui | 7 | ETF RAM |
8 | SRAMO | 8 | Sentinel PKC, Data RAM1, Inst RAMO/1 |
9 | AD ROM | 9 | Sentinel ROM |
10 | USBO TX/RX RAM | 10 | uPower IRAM/DRAM |
11 | uSDHCO FIFO RAM | 11 | uPower ROM |
12 | uSDHC1 FIFO RAM | 12 | CM33 ROM |
13 | uSDHC2 FIFO ma USB1 TX/RX RAM | 13 | Vasega SSRAM 0 |
14 | GIC RAM | 14 | Vasega SSRAM 1 |
15 | ENET TX FIXO | 15 | Vasega SSRAM 2,3,4 |
16 | Fa'asao (Brainshift) | 16 | Vasega SSRAM 5 |
17 | DCNano Tile2Linear ma le RGB Fa'asa'oga | 17 | Vasega SSRAM 6 |
18 | DCNano Cursor ma le FIFO | 18 | Vasega SSRAM 7_a (128 kB) |
19 | EPDC LUT | 19 | Vasega SSRAM 7_b (64 kB) |
20 | EPDC FIFO | 20 | Vasega SSRAM 7_c (64 kB) |
21 | DMA2 RAM | 21 | Sentinel Data RAM0, Inst RAM2 |
22 | GPU2D RAM Vaega 1 | 22 | Fa'apolopolo |
23 | GPU2D RAM Vaega 2 | 23 | |
24 | GPU3D RAM Vaega 1 | 24 | |
25 | GPU3D RAM Vaega 2 | 25 | |
26 | HIFI4 Caches, IRAM, DRAM | 26 | |
27 | ISI Puipui | 27 | |
28 | MIPI-CSI FIFO | 28 | |
29 | MIPI-DSI FIFO | 29 | |
30 | PXP Caches, Puipui | 30 | |
31 | SRAM1 | 31 |
Fa'aaliga e uiga i le fa'ailoga puna i totonu o le pepa
ExampO le code o lo'o fa'aalia i lenei pepa o lo'o i ai le puletaofia ma le laisene BSD-3-Clause:
Puletaofia YYYY NXP Toe tufaina ma fa'aoga ile puna ma fomu binary, fa'atasi pe leai fo'i se suiga, e fa'atagaina pe a fa'amalie tulaga nei:
- O le toe tufatufaina atu o le source code e tatau ona taofia le fa'aaliga o le puletaofia o lo'o i luga, o lenei lisi o aiaiga ma le fa'afitiga o lo'o mulimuli mai.
- Toe tufatufaina atu i le faiga binary e tatau ona toe faia le faʻaaliga o le puletaofia o loʻo i luga, o lenei lisi o aiaiga ma le faʻasalaga o loʻo i lalo i totonu o faʻamaumauga ma / poʻo isi mea e tatau ona tuʻuina atu i le tufatufaina.
- E le mafai ona faʻaaogaina le igoa o le tagata e ana le puletaofia poʻo igoa o ana mea na te faia e faʻamaonia pe faʻalauiloa ai oloa na aumai mai lenei polokalame e aunoa ma se faʻatagaina muamua tusitusia.
O LENEI SOFTWARE E TUUINA E LE AU PULE MA FAIGA FAAVAE “PEA UA IAI” MA SOO SE FAAMANATU FAAMANATU POO FAAMANATU, E AOFIA AI, AE LE FAATAATAA I, FAASOLOGA FAAVAE O FAIGA FAAVAE MA FAIGA FAʻAVAE MO SE FAʻAMATALAGA FAʻAALIGA. E LEAI SE MEA E TATAU AI LE UA PUEINA PEA POO IA FAI SAO, MO SO'O SE TU'U, FA'A'O'O'O, FA'AMATALAGA, FA'AMATALAGA, FA'A'OA'OGA, POO FA'A'OA'OGA FA'A'OA'O (E A'OA'O AI, AE LE FAATA'A I, FA'AIGA O Oloa E suitulaga ai, AUAUNAGA; PO'O LE FA'ALAMOGA FA'APISINISI) PE'O LE'A UA FA'AUPU'I MA I SO'O SE FA'AMATALAGA O NOFOAIGA, PE I KOnekarate, NOFOAIGA FA'AMATALAGA, PO'O LE FA'ASA'OGA (E A'OA'O MAI LE FA'ALA'E PO'O ISI ISI) E TALA MAI I LE FA'A'OA'OGA O LENEI SOFTWARE, E TUSA I LE FA'AALIGA.
Toe iloilo tala'aga
Laulau 9 aoteleina suiga ua faia i lenei pepa talu mai le uluai tatalaina.
Laulau 9. Tala fa'asolopito
Numera toe iloilo | Aso | Suiga taua |
0 | 30 Me 2023 | Fa'asalalauga muamua |
Fa'amatalaga faaletulafono
10.1 Uiga
Fa'ata'ita'iga - O se ata faataitai i luga o se pepa o loʻo faʻaalia ai o mea o loʻo i lalo o le toe faʻalotoifaleview ma i lalo o le fa'atagaga aloa'ia, e ono i'u ai i suiga po'o fa'aopoopo. NXP Semiconductors e le tuʻuina atu soʻo se faʻamatalaga poʻo se faʻamaonia e uiga i le saʻo poʻo le atoatoa o faʻamatalaga o loʻo aofia i totonu o se ata faataitai o se pepa ma e le tatau ona i ai se noataga mo taunuuga o le faʻaaogaina o ia faʻamatalaga.
10.2 Taʻutinoga
Fa'atapula'aina ma noataga - O faʻamatalaga i lenei pepa e talitonuina e saʻo ma faʻatuatuaina. Ae ui i lea, e le tuʻuina atu e le NXP Semiconductors soʻo se faʻamatalaga poʻo se faʻamaonia, faʻaalia pe faʻaalia, e uiga i le saʻo poʻo le atoatoa o ia faʻamatalaga ma e leai se noataga mo taunuuga o le faʻaaogaina o ia faʻamatalaga. E leai se matafaioi a le NXP Semiconductors mo mea o loʻo i totonu o lenei pepa pe a tuʻuina atu e se faʻamatalaga faʻamatalaga i fafo atu o le NXP Semiconductors.
E leai se mea e mafai ona noatia le NXP Semiconductors mo soʻo se faʻalavelave faʻafuaseʻi, faʻalavelave, faʻasalaga, faʻapitoa poʻo faʻalavelave faʻaleagaina (e aofia ai - e aunoa ma le faʻatapulaʻaina o tupe mama leiloa, leiloa sefe, faʻalavelave pisinisi, tau e fesoʻotaʻi ma le aveeseina poʻo le suia o soʻo se oloa poʻo tau toe faʻaaogaina) pe e le o ia fa'aleagaina e fa'avae i luga o le tort (e aofia ai le fa'atamala), fa'amaonia, soli o konekarate po'o so'o se isi lava talitonuga fa'aletulafono.
E ui lava i so'o se fa'aleagaina e ono fa'atupuina e le tagata fa'atau mo so'o se mafua'aga, o le aofa'iga atoa ma le fa'aputuga o noataga a le NXP Semiconductors i tagata fa'atau mo oloa o lo'o fa'amatalaina iinei e tatau ona fa'atapula'aina e tusa ai ma Tu'utu'uga ma aiaiga o fa'atauga fa'apisinisi a NXP Semiconductors.
Aia tatau e fai ai suiga - NXP Semiconductors faʻasao le aia tatau e faia ai suiga i faʻamatalaga faʻasalalau i totonu o lenei pepa, e aofia ai e aunoa ma se faʻatapulaʻaina faʻamatalaga ma faʻamatalaga o oloa, i soo se taimi ma e aunoa ma se faʻaaliga. O lenei pepa e suitulaga ma suia uma faʻamatalaga na tuʻuina atu aʻo leʻi faʻasalalauina.
Fa'aoga talafeagai - NXP Semiconductors oloa e le o mamanuina, faʻatagaina pe faʻamaonia ina ia talafeagai mo le faʻaogaina o le ola, faʻalavelave ola poʻo le saogalemu-faigaluega poʻo mea faigaluega, poʻo totonu foi o talosaga e le mafai ona faʻaogaina se oloa NXP Semiconductors e mafai ona faʻamoemoeina e mafua ai. manu'a o le tagata lava ia, maliu po'o meatotino tuga po'o le fa'aleagaina o le si'osi'omaga. NXP Semiconductors ma ana tagata fa'atau oloa e le taliaina se noataga mo le fa'aofiina ma/po'o le fa'aogaina o oloa NXP Semiconductors i totonu o ia masini po'o talosaga ma o lea fa'aaofia ma/po'o le fa'aogaina o lo'o i le tulaga lamatia a le tagata fa'atau.
Talosaga — Talosaga o lo'o fa'amatalaina i inei mo so'o se tasi o nei oloa e mo na'o fa'ata'ita'iga. E le faia e le NXP Semiconductors se fa'amatalaga po'o se fa'amaonia e fa'apea o ia talosaga o le a talafeagai mo le fa'aoga fa'apitoa e aunoa ma se toe su'ega po'o se suiga.
O tagata fa'atau e nafa ma le mamanu ma le fa'agaioiga o a latou talosaga ma oloa e fa'aaoga ai NXP Semiconductors oloa, ma NXP Semiconductors e le taliaina se noataga mo so'o se fesoasoani i talosaga po'o tagata fa'atau oloa mamanu. E na'o le tagata fa'atau le matafaioi e fuafua pe talafeagai ma fetaui le oloa NXP Semiconductors mo talosaga a le tagata fa'atau ma oloa ua fuafuaina, fa'apea fo'i ma le fa'aogaina ma le fa'aogaina e le tagata fa'atau lona tolu. E tatau i tagata fa'atau ona tu'uina atu le mamanu talafeagai ma le fa'aogaina o puipuiga e fa'aitiitia ai a'afiaga e feso'ota'i ma a latou talosaga ma oloa.
E le talia e le NXP Semiconductors so'o se noataga e feso'ota'i ma so'o se fa'aletonu, fa'aleagaina, tau po'o fa'afitauli e fa'avae i so'o se vaivaiga po'o fa'aletonu i talosaga po'o oloa a le tagata fa'atau, po'o le talosaga po'o le fa'aogaina e le tagata fa'atau lona tolu. O le tagata fa'atau e nafa ma le faia o su'ega talafeagai uma mo talosaga ma oloa a le tagata fa'atau e fa'aaoga ai oloa NXP Semiconductors ina ia 'alofia ai le faaletonu o talosaga ma oloa po'o le talosaga po'o le fa'aogaina e le tagata fa'atau lona tolu. E le talia e le NXP so'o se noataga i lea tulaga.
Tulaga ma aiaiga ole fa'atauga fa'apisinisi - NXP Semiconductors oloa o loʻo faʻatau atu i lalo o tuutuuga ma aiaiga lautele o faʻatauga faʻatau, e pei ona lomia i le http://www.nxp.com/profile/tuuga, sei vagana ua malilie i se isi itu i se maliega tusitusia aloaia a le tagata lava ia. Afai e fa'ai'uina se maliliega ta'ito'atasi na'o aiaiga ma aiaiga o le maliliega ta'itasi e tatau ona fa'aaoga. O le NXP Semiconductors o loʻo faʻaalia manino i le faʻaaogaina o tuutuuga ma aiaiga lautele a le tagata faʻatau e tusa ai ma le faʻatauga o oloa NXP Semiconductors e le tagata faʻatau.
Pulea auina atu i fafo - O lenei pepa faʻapea foʻi ma mea (s) o loʻo faʻamatalaina iinei e mafai ona noatia i tulafono faatonutonu faʻatau atu. O le auina atu i fafo e ono mana'omia se faatagaga muamua mai pulega agavaa.
Talafeagai mo le fa'aoga i oloa e le o ta'avale fa'amaonia - Se'i vagana ua fa'ailoa manino mai e lenei pepa o fa'amatalaga o lenei oloa NXP Semiconductors fa'apitoa o mea tautaavale, e le talafeagai le oloa mo le fa'aogaina o ta'avale. E le agavaa pe fa'ata'ita'iina e tusa ai ma su'ega ta'avale po'o mana'oga fa'aoga. E le talia e le NXP Semiconductors se noataga mo le fa'aofiina ma/po'o le fa'aogaina o oloa fa'apitoa e le o ni ta'avale i masini ta'avale po'o talosaga.
I le tulaga e faʻaaogaina e le tagata faʻatau le oloa mo le faʻatulagaina ma faʻaoga i totonu o taʻavale taʻavale i faʻamatalaga ma tulaga faʻapitoa, e tatau i le tagata faʻatau (a) ona faʻaogaina le oloa e aunoa ma le NXP Semiconductors' warranty o le oloa mo ia taʻavale, faʻaoga ma faʻamatalaga, ma ( e) so'o se taimi lava e fa'aaoga ai e le tagata fa'atau oloa mo talosaga tau ta'avale i tua atu o fa'amatalaga a le NXP Semiconductors, o lea fa'aoga e tatau ona na'o le fa'alavelave a le tagata fa'atau, ma (c) e fa'asala atoatoa e le tagata fa'atau le NXP Semiconductors mo so'o se noataga, fa'aleagaina po'o fa'atauga o oloa e mafua mai i le mamanu ma le fa'aogaina e tagata fa'atau. le oloa mo mea tau taavale i tua atu o le NXP Semiconductors' standard warranty ma NXP Semiconductors' fa'amatalaga o oloa.
Fa'aliliuga — O se lomiga e le faaPeretania (faaliliuina) o se pepa, e aofia ai faamatalaga faaletulafono i totonu o lena pepa, e mo na'o le faasinomaga. O le fa'aliliuga fa'aPeretania e tatau ona fa'amalo pe a iai so'o se 'ese'esega i le va o fa'aliliuga ma fa'aliliuga fa'aperetania.
Saogalemu — E malamalama le tagata fa'atau o oloa uma a le NXP e ono a'afia i fa'aletonu e le'i fa'ailoaina pe mafai fo'i ona lagolagoina tulaga fa'amautu mo le puipuiga po'o fa'amatalaga ma ni tapula'a iloa. O le tagata fa'atau e nafa ma le mamanu ma le fa'agaioiga o ana talosaga ma oloa i le gasologa o latou olaga e fa'aitiitia ai le a'afiaga o nei fa'aletonu i talosaga ma oloa a tagata fa'atau. O le matafaioi a le tagata fa'atau e fa'alautele atu fo'i i isi tekonolosi matala ma/po'o fa'apitoa e lagolagoina e oloa NXP mo le fa'aoga i talosaga a tagata fa'atau. E le taliaina e le NXP se noataga mo soʻo se faʻafitauli. E tatau i le tagata fa'atau ona siaki e le aunoa ia fa'afouga saogalemu mai le NXP ma tulitatao lelei.
E tatau i le tagata fa'atau oloa ona filifili oloa e iai vaega saogalemu e sili ona fetaui ma tulafono, tulafono faatonutonu, ma tulaga faatonuina o le talosaga fuafuaina ma faia faaiuga sili o le mamanu e uiga i ana oloa ma e na'o ia e nafa ma le tausisia o tulafono uma, tulafono faatonutonu, ma tulaga saogalemu e faatatau i ana oloa, tusa lava pe o soʻo se faʻamatalaga poʻo se lagolago e mafai ona tuʻuina atu e le NXP.
O le NXP o lo'o i ai le Vaega o Tali mo le Puipuiga o Mea Fa'apitoa (PSIRT) (e mafai ona maua i PSIRT@nxp.com) o lo'o fa'afoeina le su'esu'ega, lipoti, ma fa'amatu'u fofo i tulaga fa'aletonu saogalemu o oloa NXP.
NXP BV - NXP BV e le o se kamupani fa'agaoioia ma e le tufatufaina pe fa'atau atu oloa.
Fa'ailoga Fa'ailoga
Fa'aaliga: O fa'ailoga uma fa'asino, igoa o oloa, igoa tautua, ma fa'ailoga fa'ailoga o mea totino ia a latou tagata.
NXP - upu fa'ailoga ma logo o fa'ailoga fa'ailoga a le NXP BV
AMBA, Arm, Arm7, Arm7TDMI, Arm9, Arm11, Artisan, big.LITTLE, Cordio, CoreLink, CoreSight, Cortex, DesignStart, DynamIQ, Jazelle, Keil, Mali, Mbed, Mbed Enabled, NEON, POP, MoniView, SecurCore, Socrates, Thumb, TrustZone, ULINK, ULINK2, ULINK-ME, ULINKPLUS, ULINKpro, μVision, Versatile - o fa'ailoga tau fefa'ataua'iga ma/po'o fa'ailoga fa'amaufa'ailoga a Arm Limited (po'o ona lala po'o so'otaga) i totonu ole US ma/po'o seisi nofoaga. O tekinolosi fa'afesoota'i e mafai ona puipuia e so'o se pateni po'o pateni uma, puletaofia, mamanu ma mealilo tau fefa'ataua'iga. Ua taofia aia tatau uma.
EdgeLock - o se fa'ailoga fa'ailoga a le NXP BV
i.MX - o se fa'ailoga fa'ailoga a le NXP BV
Fa'amolemole ia nofouta o fa'asilasilaga taua e uiga i lenei pepa ma oloa (s) o lo'o fa'amatalaina iinei, ua aofia i le vaega 'Fa'amatalaga Fa'aletulafono'.
© 2023 NXP BV
Mo nisi fa'amatalaga, fa'amolemole asiasi: http://www.nxp.com
Ua taofia aia tatau uma.
Aso fa'amatu'u: 30 Me 2023
Fa'ailoga pepa: AN13951
NXP Semiconductors”
AN13951
Fa'asiliina le Fa'aaogāina o le Malosi mo le i.MX 8ULP
Pepa / Punaoa
![]() |
NXP AN13951 Fa'amalieina le Fa'aaogaina o le Malosi mo le i.MX 8ULP [pdf] Taiala mo Tagata Fa'aoga AN13951, AN13951 Fa'ateleina le Fa'aaogaina o le Malosiaga mo i.MX 8ULP, Fa'asiliina le Fa'aaogāina o le Malosiaga mo i.MX 8ULP, Fa'aaogāina Malosiaga mo i.MX 8ULP, Fa'aaogāina mo i.MX 8ULP, i.MX 8ULP |