ARTERYTEK merkiAT-START-F407 notendahandbók
Byrjaðu með AT32F407VGT7

Inngangur

AT-START-F407 er hannað til að hjálpa þér að kanna afkastamikil eiginleika 32-bita örstýringarinnar, AT32F407 sem er innbyggður með ARM Cortex® -M4F með FPU, og hjálpa til við að þróa forritin þín.
AT-START-F407 er matspjald byggt á AT32F407VGT7 flís með LED vísum, hnöppum, USB micro-B tengi, Ethernet RJ45 tengi, Arduino TM Uno R3 framlengingartengi og stækkuðu 16 MB SPI Flash minni. Þetta matsborð fellir inn villu-/forritunarverkfæri AT-Link-EZ án þess að þurfa önnur þróunarverkfæri.

Yfirview

1.1 Eiginleikar
AT-START-F407 hefur eftirfarandi eiginleika:

  • AT-START-F407 er með innbyggðan AT32F407VGT7 örstýringu sem fellur inn ARM Cortex® – M4F, 32 bita örgjörva, 1024 KB Flash minni og 96+128 KB SRAM, LQFP100 pakka.
  • AT-Link tengi um borð:
    − Hægt er að nota AT-Link-EZ um borð til að forrita og kemba (AT-Link-EZ er einfölduð útgáfa af AT-Link og styður ekki offline stillingu)
    − Ef AT-Link-EZ er aðskilinn frá þessu borði með því að beygja sig eftir samskeyti, er hægt að tengja AT-START-F407 við sjálfstæðan AT-Link fyrir forritun og villuleit.
  • Innbyggður 20 pinna ARM staðall JTAG tengi (með JTAG/SWD tengi fyrir forritun/kembiforrit)
  • 16 MB SPI Flash EN25QH128A er notað sem stækkað Flash minni Bank 3
  • Ýmsar aðferðir aflgjafa:
    - Í gegnum USB strætó AT-Link-EZ
    - Í gegnum USB-rútuna (VBUS) á AT-START-F407
    - Ytri 7~12 V aflgjafi (VIN)
    - Ytri 5 V aflgjafi (E5V)
    − Ytri 3.3 V aflgjafi
  • 4 x LED vísar:
    − LED1 (rautt) notað til að kveikja á 3.3 V
    − 3 x notanda LED vísar, LED2 (rautt), LED3 (gult) og LED4 (grænt)
  • 2 x hnappar (notandahnappur og endurstillingarhnappur)
  • 8 MHz HSE kristal
  • 32.768 kHz LSE kristal
  • USB micro-B tengi
  • Ethernet PHY með RJ45 tengi
  • Hægt er að tengja ýmis framlengingartengi fljótt í frumgerð borð og auðvelt að kanna:
    − Arduino™ Uno R3 framlengingartengi
    − LQFP100 I/O tengi framlengingartengi

1.2 Skilgreining á hugtökum

  • Kveikt er á jumper JPx
    Jumper uppsettur
  • SLÖKKT á Jumper JPx
    Hoppaði ekki uppsett
  • Viðnám Rx ON
    Skammhlaup með lóðmálmi eða 0Ω viðnám
  • Resistor Rx OFF Opinn

Fljótleg byrjun

2.1 Byrjaðu
Stilltu AT-START-F407 borðið í eftirfarandi röð til að ræsa forritið:

  1. Athugaðu stöðu stökkvarans á töflunni:
    JP1 er tengdur við GND eða OFF (BOOT0 pinna er 0, og BOOT0 er með niðurdráttarviðnám í AT32F407VGT7); JP4 valfrjálst eða OFF (BOOT1 er í hvaða ástandi sem er); JP8 stökkvari í einu stykki er tengdur við I/O hægra megin.
  2. Tengdu AT-START-F407 borðið við tölvuna í gegnum USB snúru (gerð A til micro-B), og borðið verður knúið í gegnum AT-Link-EZ USB tengi CN6. LED1 (rautt) er alltaf kveikt og hinar þrjár LED-ljósin (LED2 til LED4) byrja að blikka til skiptis.
  3. Eftir að ýtt hefur verið á notendahnappinn (B2) er blikktíðni þriggja ljósdíóða breytt.

2.2 Verkfærakeðjur sem styðja AT-START-F407

  • ARM® Keil®: MDK-ARM™
  • IAR™: EWARM

Vélbúnaður og skipulag

AT-START-F407 borð er hannað í kringum AT32F407VGT7 örstýringu í LQFP100 pakka.
Mynd 1 sýnir tengingar milli AT-Link-EZ, AT32F407VGT7 og jaðartækja þeirra (hnappar, LED, USB, Ethernet RJ45, SPI Flash minni og framlengingartengi)
Mynd 2 og mynd 3 sýna þessa eiginleika á AT-Link-EZ og AT-START-F407 borðinu.

ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýring - vélbúnaður ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýring - lag

3.1 Val á aflgjafa
Hægt er að útvega 5 V aflgjafa AT-START-F407 í gegnum USB snúru (annaðhvort í gegnum USB tengið CN6 á AT-Link-EZ eða USB tengi CN1 á AT-START-F407), eða í gegnum ytri 5 V aflgjafa (E5V), eða með ytri 7~12 V aflgjafa (VIN) um 5V voltage eftirlitsaðili (U1) á borði. Í þessu tilviki veitir 5 V aflgjafinn 3.3 V afl sem örstýringar og jaðartæki þurfa með 3.3 V voltage eftirlitsaðili (U2) á borði.
5 V pinna J4 eða J7 er einnig hægt að nota sem inntaksaflgjafa. AT-START-F407 borðið verður að vera knúið af 5 V aflgjafa.
3.3 V pinna J4 eða VDD pinna J1 og J2 er einnig hægt að nota beint sem 3.3 V inntaksaflgjafa. AT-START-F407 borð verður að vera knúið af 3.3 V aflgjafa.
Athugið: Nema 5 V sé veitt í gegnum USB tengið (CN6) á AT-Link-EZ, mun AT-Link-EZ ekki vera knúið af öðrum aflgjafaaðferðum.
Þegar annað forritaborð er tengt við J4 er hægt að nota VIN, 5 V og 3.3 V pinna sem úttaksafl; 5V pinna á J7 notað sem 5V úttaksafl; VDD pinninn á J1 og J2 notaður sem 3.3 V úttaksafl.
3.2 IDD
Ef um er að ræða JP3 OFF (táknið IDD) og R13 OFF er leyfilegt að tengja ammeter til að mæla orkunotkun AT32F407VGT7.

  • JP3 OFF, R13 ON
    AT32F407VGT7 er knúinn. (Sjálfgefin stilling og JP3 stinga er ekki fest fyrir sendingu)
  • JP3 ON, R13 OFF
    AT32F407VGT7 er knúinn.
  • JP3 OFF, R13 OFF
    Tengdur verður ampermælir til að mæla orkunotkun AT32F407VGT77 (ef það er enginn ampermælir er ekki hægt að knýja AT32F407VGT7).

3.3 Forritun og villuleit
3.3.1 Innbyggð AT-Link-EZ
Matsborðið fellur inn Artery AT-Link-EZ forritunar- og villuleitarverkfæri fyrir notendur til að forrita/kemba AT32F407VGT7 á AT-START-F407 borðið. AT-Link-EZ styður SWD tengiham og styður sett af sýndar COM tengi (VCP) til að tengjast USART1_TX/USART1_RX (PA9/PA10) af AT32F407VGT7. Í þessu tilviki verða PA9 og PA10 af AT32F407VGT7 fyrir áhrifum af AT-Link-EZ sem hér segir:

  • PA9 er veikt dreginn upp á hátt með VCP RX pinna á AT-Link-EZ;
  • PA10 er sterklega dregin upp á háu stigi með VCP TX pinna á AT-Link-EZ

Athugið: Notandinn getur stillt R9 og R10 OFF, þá er notkun PA9 og PA10 á AT32F407VGT7 ekki háð ofangreindum takmörkunum.
Vinsamlega skoðaðu AT-Link notendahandbókina til að fá ítarlegar upplýsingar um aðgerðir, uppfærslu fastbúnaðar og varúðarráðstafanir AT-Link-EZ.
Hægt er að aðskilja AT-Link-EZ PCB á matstöflunni frá AT-START-F407 með því að beygja sig eftir samskeyti. Í þessu tilfelli er enn hægt að tengja AT-START-F407 við CN7 á AT-Link-EZ í gegnum CN2 (ekki festur fyrir sendingu), eða hægt að tengja við annan AT-tengil til að halda áfram forritun og villuleit á AT32F407VGT7.
3.3.2 20-pinna ARM® staðall JTAG tengi
AT-START-F407 áskilur sér einnig JTAG eða SWD almenn tengi sem forritunar-/kembiverkfæri. Ef notandinn vill nota þetta viðmót til að forrita og kemba AT32F407VGT7, vinsamlegast aðskiljið AT-Link-EZ frá þessu borði eða stilltu R41, R44 og R46 OFF og tengdu CN3 (ekki fest fyrir sendingu) við forritun og kembiforrit verkfæri. Mælt er með því að nota AT-Link röð þróunarverkfæri til að upplifa besta villuleitarumhverfið þrátt fyrir Artery MCU samhæfa flestum þróunarverkfærum þriðja aðila.
3.4 Val á ræsistillingu
Við ræsingu er hægt að velja þrjár mismunandi ræsistillingar með pinnastillingunni.
Tafla 1. Stilling á jumper fyrir val á ræsistillingu

Jumper Val á ræsistillingu Stilling
STÍGGIÐ1 BOOTO
JP1 tengdur við GND eða OFF;
JP4 valfrjálst eða OFF
X(1) 0 Ræstu úr innra Flash minni (sjálfgefin stilling)
JP1 tengdur við VDD
JP4 tengdur við GND
0 1 Ræstu úr kerfisminni
JP1 tengdur við VDD
JP4 tengdur við VDD
1 1 Ræstu frá SRAM

(1) Mælt er með því að JP4 velji GND þegar PB2 aðgerðin er ekki notuð.
3.5 Ytri klukkugjafi
3.5.1 HSE klukkugjafi
8 MHz kristalinn á borðinu er notaður sem HSE klukkugjafi
3.5.2 LSE klukkugjafi
Það eru þrjár vélbúnaðarstillingar til að stilla ytri lághraðaklukkugjafana:

  • Innbyggður kristal (sjálfgefin stilling):
    32.768 kHz kristallinn á borðinu er notaður sem LSE klukkugjafi. Vélbúnaðarstillingin verður að vera: R6 og R7 ON, R5 og R8 OFF.
  • Oscillator frá ytri PC14:
    Ytri oscillator er sprautað inn frá pinna-3 á J2. Vélbúnaðarstillingin verður að vera: R5 og R8 ON, R6 og R7 OFF.
  • LSE ekki notað:
    PC14 og PC15 eru notuð sem GPIO. Vélbúnaðarstillingarnar verða að vera: R5 og R8 ON, R6 og R7 OFF.

3.6 LED vísar

  • Power LED1
    Rauður gefur til kynna að borðið sé knúið af 3.3 V
  • Notandi LED2
    Rauður, tengdur við PD13 pinna á AT32F407VGT7.
  • Notandi LED3
    Gulur, tengdur við PD14 pinna á AT32F407VGT7.
  • Notandi LED4
    Grænn, tengdur við PD15 pinna á AT32F407VGT7.

3.7 hnappar

  • Endurstillingarhnappur B1
    Tengdur við NRST til að endurstilla AT32F407VGT7
  • Notendahnappur B2
    Það er sjálfgefið tengt við PA0 á AT32F407VGT7 og að öðrum kosti notað sem wakhnappur (R19 ON, R21 OFF); Eða tengdur við PC13 og að öðrum kosti notaður sem TAMPER-RT hnappur (R19 OFF, R21 ON)

3.8 USB tæki
AT-START-F407 borð styður USB fullhraða tækissamskipti í gegnum USB micro-B tengi (CN1). VBUS er hægt að nota sem 5 V aflgjafa á AT-START-F407 borði.
3.9 Tengstu við Bank3 af Flash minni í gegnum SPIM tengi
SPI Flash EN25QH128A á borðinu er tengt við AT32F407VGT7 í gegnum SPIM tengi og notað sem Bank 3 af stækkuðu Flash minni.
Þegar banki 3 í Flash minni er notaður í gegnum SPIM tengi, ætti JP8 eitt stykki jumper, eins og sýnt er í töflu 2, að velja vinstri SPIM hlið. Í þessu tilviki eru PB1, PA8, PB10 PB11, PB6 og PB7 ekki tengd við ytri LQFP100 I/O framlengingartengi. Þessir 6 pinnar eru merktir með því að bæta [*] á eftir pinnaheiti framlengingartengisins á PCB silkiskjánum.
Tafla 2. GPIO og SPIM jumper stilling

Jumper  Stillingar 
JP8 tengdur við I/O Notaðu I/O og Ethernet MAC aðgerð (sjálfgefin stilling fyrir sendingu)
JP8 tengdur við SPIM Notaðu SPIM aðgerðina

3.10 Ethernet

AT-START-F407 fellur inn Ethernet PHY DM9162NP (U8) og RJ45 tengi (J10, innri einangrunarspennir), sem styður 10/100 Mbps tvíhraða Ethernet samskipti.
Þegar Ethernet MAC er notað, ætti JP8 eins stykki jumper, eins og sýnt er í töflu 2, að velja rétta I/O. Í þessu tilviki eru PA8, PB10 og PB11 tengd við ytri LQFP100 I/O framlengingartengi.
Ethernet PHY er sjálfgefið tengt við AT32F407VGT7 í RMII ham. Í þessu tilviki er 25 MHz klukkan sem PHY krefst af CLKOUT (PA8) pinna AT32F407VGT7 til XT1 pinna PHY, en 50 MHz klukkan sem krafist er af RMII_REF_CLK (PA1) á AT32F407VGT7 er veitt af 50MCLK pinnanum PHY. 50MCLK pinna verður að draga upp þegar kveikt er á honum.
Hægt er að tengja Ethernet PHY og AT32F407VGT7 í MII ham. Notandinn þarf að fylgja athugasemdunum í neðra vinstra horninu á mynd 8. Á þessum tíma eru TXCLK og RXCLK af PHY tengd við MII_TX_CLK (PC3) og MII_RX_CLK (PA1) á AT32F407VGT7, í sömu röð.
Athugaðu að AT32F407VGT7 er tengdur við PHY með pinna á endurkortlagningu 1 uppsetningu.
Til að einfalda PCB hönnunina hefur PHY ekki utanaðkomandi Flash minni til að úthluta PHY vistfanginu [3:0] við ræsingu og PHY vistfangið [3:0] er sjálfgefið stillt á 0x0. Eftir að kveikt er á honum getur hugbúnaðurinn endurúthlutað PHY heimilisfanginu í gegnum SMI tengi PHY.
Fyrir heildarupplýsingar um Ethernet MAC og DM9162NP á AT32F407VGT7, vinsamlegast skoðaðu viðkomandi tæknihandbók og gagnablað.
Ef notandinn notar ekki DM9162NP á borðinu en velur LQFP100 I/O framlengingartengi J1 og J2 til að tengjast öðrum Ethernet forritatöflum, vinsamlegast skoðaðu töflu 3 til að aftengja AT32F407VGT7 frá DM9162NP.
3.11 0 Ω viðnám
Tafla 3. 0 Ω viðnámsstilling

Viðnám Ríki(1) Lýsing
R13 (mæling á orkunotkun örstýringar)  ON Þegar slökkt er á JP3 er 3.3V tengt við örstýringuna til að veita aflgjafa
 SLÖKKT Þegar slökkt er á JP3 gerir 3.3V kleift að tengja ampermæli til að mæla orkunotkun örstýringarinnar (ef enginn ampermælir er ekki hægt að knýja hann)
R4 (VBAT aflgjafi) ON VBAT verður að vera tengt við VDD
SLÖKKT VBAT er hægt að knýja á pin_6 VBAT af J2
R5, R6, R7, R8 (LSE) OFF, ON, ON, OFF LSE klukkugjafinn notar kristal Y1 á borðinu
ON, OFF, OFF, ON LSE klukka uppspretta er frá ytri PC14 eða PC14 og PC15 eru notuð sem GPIO
R17 (VREF+) ON VREF+ er tengt við VDD
 SLÖKKT VREF+ er tengt við J2 pin_21 eða Arduino™  tengi J3 AREF
R19, ​​R21 (notandahnappur B2) Kveikt, slökkt Notendahnappur B2 er tengdur við PA0
SLÖKKT KVEIKT Notendahnappur B2 er tengdur við PC13
R29, R30 (PA11, PA12) OFF, OFF Þegar PA11 og PA12 eru notuð sem USB eru þau ekki tengd við pin-20 og pin_21 á J1
Á, Á Þegar PA11 og PA12 eru ekki notuð sem USB eru þau tengd við pin_20 og pin_21 á J1
R62 ~ R64, R71 ~ R86 (USB PHY DM9162) Sjá athugasemdir neðst í vinstra horninu á
Mynd 8
Ethernet MAC af AT32F407VGT er tengdur við DM9162 í gegnum RMII ham (R66 og R70 eru 4.7 kΩ)
Sjá athugasemdir neðst í vinstra horninu á Mynd 8 Ethernet MAC af AT32F407VGT er tengdur við DM9162 í gegnum MII ham
 Allt slökkt nema R66 og R70 Ethernet MAC af AT32F407VGT7 er aftengdur DM9162 (í þessu tilfelli er AT-START-F403A borð betri kostur)
R31, R32, R33, R34 (ArduinoTM A4, A5) OFF, ON, OFF, ON ArduinoTM A4 og A5 eru tengd við ADC_IN11 og ADC_IN10
ON, OFF, ON, OFF ArduinoTM A4 og A5 eru tengd við I2C1_SDA og I2C1_SCL
R35, R36 (ArduinoTM D10) SLÖKKT KVEIKT ArduinoTM D10 er tengdur við SPI1_SS
Kveikt, slökkt ArduinoTM D10 er tengdur við PWM (TMR4_CH1)
R9 (USART1_RX) ON USART1_RX af AT32F407VGT7 er tengdur við VCP TX á AT-Link-EZ
SLÖKKT USART1_RX af AT32F407VGT7 er aftengdur VCP TX á AT-Link-EZ
R10 (USART1_TX) ON USART1_TX af AT32F407VGT7 er tengdur við VCP RX af AT-Link-EZ
SLÖKKT USART1_TX af AT32F407VGT7 er aftengdur VCP RX af AT-Link-EZ

3.12 Framlengingartengi
3.12.1 Arduino™ Uno R3 framlengingartengi
Kvenkyns tengi J3~J6 og karlkyns J7 styðja venjulegt Arduino™ Uno R3 tengi. Flest dótturborðin sem eru hönnuð í kringum Arduino™ Uno R3 henta fyrir AT-START-F407.
Athugið 1: I/O tengin á AT32F407VGT7 eru 3.3 V samhæf við ArduinoTM Uno R3, en 5V ósamrýmanleg.
Athugið 2: Stilltu R17 OFF ef það er nauðsynlegt til að veita orku í gegnum J3 pin_8 AREF á AT-START-F407 til VREF+ á AT32F407VGT7 með Arduino™ Uno R3 dótturborði.
Tafla 4. Arduino™ Uno R3 framlengingartengispinnaskilgreining

 Tengi Pinna númer Arduino nafn pinna AT32F407 Nafn pinna  Aðgerðir
  J4 (aflgjafi) 1 NC
2 IOREF 3.3V tilvísun
3 ENDURSTILLA NRST Ytri endurstilling
4 3.3V 3.3V inntak/úttak
5 5V 5V inntak/úttak
6 GND Jarðvegur
7 GND Jarðvegur
8 VIN 7 ~ 12V inntak / úttak
 J6 (hliðrænt inntak) 1 A0 PA0 ADC123_IN0
2 A1 PA1 ADC123_IN1
3 A2 PA4 ADC12_IN4
4 A3 PB0 ADC12_IN8
5 A4 PC1 eða PB9(1) ADC123_IN11 eða I2C1_SDA
6 A5 PC0 eða PB8(1) ADC123_IN10 eða I2C1_SCL
  J5 (Rógísk inntak/úttak lágt bæti) 1 D0 PA3 USART2_RX
2 D1 PA2 USART2_TX
3 D2 PA10
4 D3 PB3 TMR2_CH2
5 D4 PB5
6 D5 PB4 TMR3_CH1
7 D6 PB10 TMR2_CH3
8 D7 PA8(2)
 J3 (Rógískt inntak/úttak hátt bæti) 1 D8 PA9
2 D9 PC7 TMR3_CH2
3 D10 PA15 eða PB6(1)(2) SPI1_NSS eða TMR4_CH1
4 D11 PA7 TMR3_CH2 eða SPI1_MOSI
5 D12 PA6 SPI1_MISO
6 D13 PA5 SPI1_SCK
7 GND Jarðvegur
8 AREF VREF+ inntak/úttak
9 SDA PB9 I2C1_SDA
10 SCL PB8 I2C1_SCL
 Tengi Pinna númer Arduino nafn pinna AT32F407 Nafn pinna  Aðgerðir
 J7 (aðrir) 1 MISO PB14 SPI2_MISO
2 5V 5V inntak/úttak
3 SCK PB13 SPI2_SCK
4 MOSI PB15 SPI2_MOSI
5 ENDURSTILLA NRST Ytri endurstilling
6 GND Jarðvegur
7 NSS PB12 SPI2_NSS
8 PB11 PB11
  1. 0 Ω viðnámsstilling er sýnd í töflu 3.
  2. SPIM verður að vera óvirkt og JP8 eitt stykki jumper verður að velja I/O, annars er ekki hægt að nota PA8 og PB6.

3.12.2 LQFP100 I/O framlengingartengi
Framlengingartengin J1 og J2 geta tengt AT-START-F407 við ytri frumgerð/pökkunarborð. I/O tengin á AT32F407VGT7 eru fáanleg á þessum framlengingartengjum. J1 og J2 er einnig hægt að mæla með sveiflusjá, rökgreiningartæki eða voltmæli.
Athugið 1: Stilltu R17 OFF ef nauðsynlegt er að veita afl í gegnum J2 pin_21 VREF+ á AT-START-F407 með og ytri aflgjafa,

Teikning

ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýring - skýringarmynd ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýring - skýringarmynd 1
ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýring - skýringarmynd 2 ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýring - skýringarmynd 3
ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýring - skýringarmynd 4

Endurskoðunarsaga

Tafla 5. Endurskoðunarferill skjala

Dagsetning Endurskoðun Breytingar
2020.2.14 1.0 Upphafleg útgáfa
  2020.5.12   1.1 1. Breytt LED3 í gult
2. Tengdi TXEN á DM916 við PB11_E, ekki beintengt við AT32F407
3. Breytti 51 Ω vírviðnáminu milli AT32F407 og DM9162 í 0 Ω brú þannig að hægt sé að aftengja AT32F40 alveg
frá DM9162.
 2020.9.23  1.11 1. Breytti endurskoðunarkóða þessa skjals í 3 tölustafi, með fyrstu tveimur fyrir AT-START vélbúnaðarútgáfu og sá síðasti fyrir útgáfu skjalsins.
2. Bætt við kafla 3.9.
  2020.11.20   1.20 1. Uppfærði útgáfuna af AT-Link-EZ í 1.2 og lagaði tvær raðir af CN7 merkjum og breytti silkiskjánum.
2. Breytti CN2 silkikreminu í samræmi við Artery þróunarverkfæri.
3. Bætt við GND prófunarpinnahring til að auðvelda mælingu.
4. Bjartsýni aflskipulags og bætti niður viðnáminu á DM9162 XT1 pinna til að koma í veg fyrir truflun frá TXCLK klukku.
5. Fjarlægði 0 Ω viðnámið á milli ónotaðra pinna og örstýringa þegar DM9051 er notað í RMII ham.

MIKILVÆGT TILKYNNING - VINSAMLEGA LESIÐ NÁGUR
Kaupendur skilja og samþykkja að kaupendur eru einir ábyrgir fyrir vali og notkun á vörum og þjónustu Artery.
Vörur og þjónusta Artery eru veittar „EINS OG ER“ og Artery veitir engar ábyrgðir, óbeint, óbeint eða lögbundið, þar með talið, án takmarkana, allar óbeina ábyrgðir á söluhæfni, fullnægjandi gæðum, ekki broti eða hæfni í tilteknum tilgangi með tilliti til vörur og þjónustu.
Þrátt fyrir allt annað, öðlast kaupendur engan rétt, titil eða hagsmuni í vörum og þjónustu Artery eða neinum hugverkaréttindum sem felast í þeim. Í engu tilviki skal túlka vörur og þjónustu Artery sem veittar eru sem (a) að veita kaupendum, beinlínis eða með vísbendingu, stöðvun eða á annan hátt, leyfi til að nota vörur og þjónustu þriðja aðila; eða (b) að veita leyfi fyrir hugverkaréttindum þriðja aðila; eða (c) að ábyrgjast vörur og þjónustu þriðja aðila og hugverkarétt hans.
Kaupendur samþykkja hér með að vörur Artery séu ekki heimilaðar til notkunar sem, og kaupendur skulu ekki samþætta, kynna, selja eða á annan hátt flytja neina vöru Artery til viðskiptavina eða endanotanda til notkunar sem mikilvægir þættir í (a) læknisfræði, lífsbjörgun eða lífi stuðningstæki eða kerfi, eða (b) hvaða öryggisbúnað eða kerfi sem er í hvaða notkun og vélbúnaði sem er fyrir bifreiðar (þar á meðal en ekki takmarkað við bremsu- eða loftpúðakerfi bifreiða), eða (c) hvers kyns kjarnorkuaðstöðu, eða (d) hvaða flugumferðarstjórnarbúnað sem er. , forrit eða kerfi, eða (e) hvers kyns vopnabúnað, forrit eða kerfi, eða (f) hvers kyns önnur tæki, forrit eða kerfi þar sem sanngjarnt er fyrirsjáanlegt að bilun í vörum slagæðarinnar eins og þær eru notaðar í slíku tæki, forriti eða kerfi myndi leiða til til dauða, líkamsmeiðinga eða stórkostlegs eignatjóns.

ARTERYTEK merki© 2020 ARTERY Technology Corporation – Allur réttur áskilinn
2020.11.20
Opinber 1.20

Skjöl / auðlindir

ARTERYTEK AT32F407VGT7 High Performance 32 bita örstýri [pdfNotendahandbók
AT32F407VGT7, AT32F407VGT7 Hágæða 32 bita örstýring, afkastamikil 32 bita örstýring, afkastamikil 32 bita örstýring, 32 bita örstýring, örstýring

Heimildir

Skildu eftir athugasemd

Netfangið þitt verður ekki birt. Nauðsynlegir reitir eru merktir *