Лагатып ARTERYTEKAT-START-F407 Кіраўніцтва карыстальніка
Пачніце з AT32F407VGT7

Уводзіны

AT-START-F407 распрацаваны, каб дапамагчы вам вывучыць высокапрадукцыйныя функцыі 32-разраднага мікракантролера AT32F407 з убудаваным ARM Cortex® -M4F з FPU, а таксама дапамагчы ў распрацоўцы вашых прыкладанняў.
AT-START-F407 - гэта ацэначная плата на аснове чыпа AT32F407VGT7 са святлодыёднымі індыкатарамі, кнопкамі, раздымам USB micro-B, раздымам Ethernet RJ45, раздымам пашырэння Arduino TM Uno R3 і пашыранай флэш-памяццю SPI на 16 МБ. У гэтую ацэначную плату ўбудаваны інструмент адладкі/праграмавання AT-Link-EZ без патрэбы ў іншых інструментах распрацоўкі.

Скончанаview

1.1 Асаблівасці
AT-START-F407 мае наступныя характарыстыкі:

  • AT-START-F407 мае ўбудаваны мікракантролер AT32F407VGT7, які ўбудоўвае ARM Cortex® – M4F, 32-бітны працэсар, 1024 КБ флэш-памяці і пакеты 96+128 КБ SRAM, LQFP100.
  • Убудаваны раз'ём AT-Link:
    − Убудаваны AT-Link-EZ можна выкарыстоўваць для праграмавання і адладкі (AT-Link-EZ з'яўляецца спрошчанай версіяй AT-Link і не падтрымлівае аўтаномны рэжым)
    − Калі AT-Link-EZ аддзяліць ад гэтай платы, нахіліўшыся ўздоўж сустава, AT-START-F407 можна падключыць да незалежнага AT-Link для праграмавання і адладкі
  • Убудаваны 20-кантактны стандарт ARM JTAG раз'ём (з JTAG/раз'ём SWD для праграмавання/адладкі)
  • 16 MB SPI Flash EN25QH128A выкарыстоўваецца ў якасці пашыранага банка флэш-памяці 3
  • Розныя метады харчавання:
    − Праз шыну USB AT-Link-EZ
    − Праз шыну USB (VBUS) AT-START-F407
    − Знешняе сілкаванне 7~12 В (VIN)
    − Знешні блок сілкавання 5 В (E5V)
    − Знешні блок сілкавання 3.3 В
  • 4 х святлодыёдныя індыкатары:
    − LED1 (чырвоны) выкарыстоўваецца для ўключэння 3.3 В
    − 3 карыстальніцкія святлодыёдныя індыкатары, LED2 (чырвоны), LED3 (жоўты) і LED4 (зялёны)
  • 2 кнопкі (кнопка карыстальніка і кнопка скіду)
  • Крышталь HSE 8 МГц
  • Крышталь LSE 32.768 кГц
  • Раз'ём USB micro-B
  • Ethernet PHY з раздымам RJ45
  • Розныя раздымы пашырэння можна хутка падключыць да прататыпа платы і лёгка даследаваць:
    − Раз'ём пашырэння Arduino™ Uno R3
    − Раз'ём пашырэння порта ўводу/вываду LQFP100

1.2 Вызначэнне тэрмінаў

  • Перамычка JPx ВКЛ
    Перамычка ўстаноўлена
  • Перамычка JPx ВЫКЛ
    Скачок не ўсталяваны
  • Рэзістар Rx ON
    Кароткае замыканне з дапамогай прыпоя або рэзістара 0Ω
  • Рэзістар Rx OFF Адкрыты

Хуткі старт

2.1 Пачніце
Каб запусціць прыкладанне, наладзьце плату AT-START-F407 у наступным парадку:

  1. Праверце становішча перамычкі на дошцы:
    JP1 падлучаны да GND або OFF (вывад BOOT0 роўны 0, а BOOT0 мае паніжальны рэзістар у AT32F407VGT7); JP4 неабавязковы або OFF (BOOT1 знаходзіцца ў любым стане); Суцэльная перамычка JP8 падлучана да ўваходу/вываду справа.
  2. Падключыце плату AT-START-F407 да ПК праз USB-кабель (тып A - micro-B), і плата будзе харчавацца праз раз'ём USB CN6 AT-Link-EZ. LED1 (чырвоны) заўсёды гарыць, а астатнія тры святлодыёды (LED2 да LED4) пачынаюць міргаць па чарзе.
  3. Пасля націску кнопкі карыстальніка (B2) змяняецца частата мігцення трох святлодыёдаў.

2.2 Ланцужкі інструментаў, якія падтрымліваюць AT-START-F407

  • ARM® Keil®: MDK-ARM™
  • IAR™: EWARM

Абсталяванне і макет

Плата AT-START-F407 распрацавана вакол мікракантролера AT32F407VGT7 у корпусе LQFP100.
На малюнку 1 паказаны злучэнні паміж AT-Link-EZ, AT32F407VGT7 і іх перыферыйнымі прыладамі (кнопкі, святлодыёды, USB, Ethernet RJ45, флэш-памяць SPI і раздымы пашырэння)
На малюнках 2 і 3 паказаны гэтыя функцыі на плаце AT-Link-EZ і AT-START-F407.

Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 - апаратнае забеспячэнне Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 - пласт

3.1 Выбар крыніцы харчавання
Электрасілкаванне 5 В AT-START-F407 можа падаваць праз кабель USB (альбо праз раз'ём USB CN6 на AT-Link-EZ, альбо раз'ём USB CN1 на AT-START-F407), альбо праз знешні 5 крыніца сілкавання V (E5V) або знешні блок сілкавання 7~12 В (VIN) праз 5V voltagэлектронны рэгулятар (U1) на плаце. У гэтым выпадку крыніца сілкавання 5 В забяспечвае магутнасць 3.3 В, неабходную для мікракантролераў і перыферыйных прылад з дапамогай 3.3 В аб'ёмуtagэлектронны рэгулятар (U2) на плаце.
Штыфт 5 В J4 або J7 таксама можа быць выкарыстаны ў якасці крыніцы ўваходнага харчавання. Плата AT-START-F407 павінна харчавацца ад блока харчавання 5 У.
Кантакт 3.3 В J4 або кантакт VDD J1 і J2 таксама можна непасрэдна выкарыстоўваць у якасці крыніцы ўваходнага сілкавання 3.3 В. Плата AT-START-F407 павінна харчавацца ад блока харчавання 3.3 В.
Заўвага: калі праз раз'ём USB (CN5) на AT-Link-EZ не падаецца напруга 6 В, AT-Link-EZ не будзе сілкавацца іншымі метадамі сілкавання.
Калі іншая плата прыкладанняў падключана да J4, VIN, кантакты 5 В і 3.3 В могуць быць выкарыстаны ў якасці выхаднога сілкавання; 5V штыфт J7 выкарыстоўваецца ў якасці выхаднога сілкавання 5V; кантакт VDD J1 і J2 выкарыстоўваецца як выхадная магутнасць 3.3 В.
3.2 IDD
У выпадку OFF JP3 (сімвал IDD) і R13 OFF, дазваляецца падключаць амперметр для вымярэння спажыванай энергіі AT32F407VGT7.

  • JP3 ВЫКЛ., R13 УКЛ
    Харчаванне AT32F407VGT7. (Настройка па змаўчанні, і штэкер JP3 не ўсталяваны перад адпраўкай)
  • JP3 ВКЛ, R13 ВЫКЛ
    Харчаванне AT32F407VGT7.
  • JP3 ВЫКЛ., R13 ВЫКЛ
    Для вымярэння энергаспажывання AT32F407VGT77 неабходна падключыць амперметр (калі амперметра няма, AT32F407VGT7 не атрымлівае сілкавання).

3.3 Праграмаванне і адладка
3.3.1 Убудаваны AT-Link-EZ
У ацэначную плату ўбудаваны інструмент праграмавання і адладкі Artery AT-Link-EZ, які дазваляе карыстальнікам праграмаваць/адладжваць AT32F407VGT7 на плаце AT-START-F407. AT-Link-EZ падтрымлівае рэжым інтэрфейсу SWD і набор віртуальных COM-партоў (VCP) для падлучэння да USART1_TX/USART1_RX (PA9/PA10) AT32F407VGT7. У гэтым выпадку AT-Link-EZ будзе ўплываць на PA9 і PA10 AT32F407VGT7 наступным чынам:

  • PA9 слаба падцягваецца да высокага ўзроўню кантактам VCP RX AT-Link-EZ;
  • PA10 моцна падцягваецца да высокага ўзроўню з дапамогай штыфта VCP TX AT-Link-EZ

Заўвага: Карыстальнік можа выключыць R9 і R10, тады выкарыстанне PA9 і PA10 AT32F407VGT7 не падпадае пад дзеянне вышэйзгаданых абмежаванняў.
Калі ласка, звярніцеся да Кіраўніцтва карыстальніка AT-Link для атрымання поўнай інфармацыі аб аперацыях, абнаўленні прашыўкі і мерах засцярогі AT-Link-EZ.
Плату AT-Link-EZ на ацэначнай плаце можна аддзяліць ад AT-START-F407, нахіліўшы ўздоўж злучэння. У гэтым выпадку AT-START-F407 па-ранейшаму можа быць падлучаны да CN7 AT-Link-EZ праз CN2 (не ўсталяваны перад адпраўкай) або можа быць падлучаны да іншага AT-Link для працягу праграмавання і адладкі на AT32F407VGT7.
3.3.2 20-кантактны стандарт ARM® JTAG раз'ём
AT-START-F407 таксама рэзервуе JTAG або раздымы агульнага прызначэння SWD у якасці інструментаў праграмавання/адладкі. Калі карыстальнік хоча выкарыстоўваць гэты інтэрфейс для праграмавання і адладкі AT32F407VGT7, аддзяліце AT-Link-EZ ад гэтай платы або адключыце R41, R44 і R46 і падключыце CN3 (не ўсталяваны перад адпраўкай) да прылады праграмавання і адладкі. інструмент. Рэкамендуецца выкарыстоўваць інструменты распрацоўкі серыі AT-Link, каб атрымаць лепшае асяроддзе адладкі, нягледзячы на ​​тое, што Artery MCU сумяшчальныя з большасцю інструментаў распрацоўкі іншых вытворцаў.
3.4 Выбар рэжыму загрузкі
Пры запуску можна выбраць тры розныя рэжымы загрузкі з дапамогай кантактнага канфігурацыі.
Табліца 1. Налада перамычкі выбару рэжыму загрузкі

Скакун Выбар рэжыму загрузкі Абстаноўка
ЗАПУСК1 БУТО
JP1 падлучаны да GND або OFF;
JP4 неабавязковы або ВЫКЛ
X(1) 0 Загрузка з унутранай флэш-памяці (заводская налада)
JP1 падлучаны да VDD
JP4 падлучаны да GND
0 1 Загрузка з сістэмнай памяці
JP1 падлучаны да VDD
JP4 падлучаны да VDD
1 1 Загрузка з SRAM

(1) Рэкамендуецца, каб JP4 выбіраў GND, калі функцыя PB2 не выкарыстоўваецца.
3.5 Знешняя крыніца тактавага сігналу
3.5.1 Крыніца тактавага сігналу HSE
Крышталь 8 МГц на плаце выкарыстоўваецца ў якасці крыніцы тактавага сігналу HSE
3.5.2 Крыніца тактавага сігналу LSE
Ёсць тры апаратных рэжыму для ўстаноўкі знешніх нізкахуткасных крыніц тактавага сігналу:

  • Убудаваны крышталь (па змаўчанні):
    Крышталь 32.768 кГц на плаце выкарыстоўваецца ў якасці крыніцы LSE. Апаратныя налады павінны быць: R6 і R7 ON, R5 і R8 OFF.
  • Асцылятар ад вонкавага PC14:
    Знешні асцылятар уводзіцца з кантакту 3 J2. Апаратныя налады павінны быць: R5 і R8 ON, R6 і R7 OFF.
  • LSE не выкарыстоўваецца:
    PC14 і PC15 выкарыстоўваюцца ў якасці GPIO. Апаратныя налады павінны быць: R5 і R8 ON, R6 і R7 OFF.

3.6 Святлодыёдныя індыкатары

  • Святлодыёд харчавання1
    Чырвоны паказвае, што плата сілкуецца ад сеткі 3.3 В
  • LED2 карыстальніка
    Чырвоны, падлучаны да кантакту PD13 AT32F407VGT7.
  • LED3 карыстальніка
    Жоўты, падлучаны да кантакту PD14 AT32F407VGT7.
  • LED4 карыстальніка
    Зялёны, падлучаны да кантакту PD15 AT32F407VGT7.

3.7 Кнопкі

  • Кнопка скіду B1
    Падключаны да NRST для скіду AT32F407VGT7
  • Кнопка карыстальніка B2
    Па змаўчанні ён падлучаны да PA0 AT32F407VGT7 і ў якасці альтэрнатывы выкарыстоўваецца як кнопка wak (R19 ON, R21 OFF); Або падлучаны да PC13 і ў якасці альтэрнатывы выкарыстоўваецца як TAMPКнопка ER-RT (R19 OFF, R21 ON)

3.8 USB прылада
Плата AT-START-F407 падтрымлівае поўнахуткасную сувязь USB праз раз'ём USB micro-B (CN1). VBUS можа выкарыстоўвацца ў якасці крыніцы харчавання 5 В платы AT-START-F407.
3.9 Падключыцеся да Bank3 флэш-памяці праз інтэрфейс SPIM
SPI Flash EN25QH128A на плаце падлучаны да AT32F407VGT7 праз інтэрфейс SPIM і выкарыстоўваецца ў якасці банка 3 пашыранай флэш-памяці.
Пры выкарыстанні банка 3 флэш-памяці праз інтэрфейс SPIM суцэльная перамычка JP8, як паказана ў табліцы 2, павінна выбіраць левы бок SPIM. У гэтым выпадку PB1, PA8, PB10 PB11, PB6 і PB7 не падключаны да знешняга пашыральнага раздыма ўводу/вываду LQFP100. Гэтыя 6 кантактаў пазначаны даданнем [*] пасля назвы кантакту раздыма пашырэння на шаўкаграфіі друкаванай платы.
Табліца 2. Налада перамычак GPIO і SPIM

Скакун  Налады 
JP8 падлучаны да ўводу-вываду Выкарыстоўвайце функцыю ўводу/вываду і Ethernet MAC (настройка па змаўчанні перад адпраўкай)
JP8 падлучаны да SPIM Выкарыстоўвайце функцыю SPIM

3.10 Ethernet

У AT-START-F407 убудаваны Ethernet PHY DM9162NP (U8) і раз'ём RJ45 (J10, унутраны ізаляцыйны трансфарматар), які падтрымлівае двуххуткасную сувязь Ethernet 10/100 Мбіт/с.
Пры выкарыстанні Ethernet MAC суцэльная перамычка JP8, як паказана ў табліцы 2, павінна выбіраць правільны ўвод-вывад. У гэтым выпадку PA8, PB10 і PB11 падлучаны да знешніх раздымам пашырэння ўводу/вываду LQFP100.
Ethernet PHY падключаны да AT32F407VGT7 у рэжыме RMII па змаўчанні. У гэтым выпадку тактавая частата 25 МГц, неабходная для PHY, забяспечваецца кантактам CLKOUT (PA8) AT32F407VGT7 з кантактам XT1 PHY, у той час як тактавая частата 50 МГц, неабходная RMII_REF_CLK (PA1) AT32F407VGT7, забяспечваецца кантактам 50MCLK з ФІЗ. Штыфт 50MCLK павінен быць выцягнуты ўверх пры ўключэнні.
Ethernet PHY і AT32F407VGT7 можна падключыць у рэжыме MII. Карыстальнік павінен прытрымлівацца заўваг у левым ніжнім куце малюнка 8. У гэты час TXCLK і RXCLK PHY падключаны да MII_TX_CLK (PC3) і MII_RX_CLK (PA1) AT32F407VGT7 адпаведна.
Звярніце ўвагу, што AT32F407VGT7 падлучаны да PHY з дапамогай кантакту канфігурацыі перапрызначэння 1.
Каб спрасціць канструкцыю друкаванай платы, PHY не мае знешняй флэш-памяці для выдзялення PHY-адраса [3:0] пры ўключэнні, а PHY-адрас [3:0] па змаўчанні ўсталяваны ў 0x0. Пасля ўключэння праграмнае забеспячэнне можа паўторна прызначыць PHY-адрас праз раз'ём SMI PHY.
Каб атрымаць поўную інфармацыю аб Ethernet MAC і DM9162NP AT32F407VGT7, звярніцеся да адпаведных тэхнічных інструкцый і даных.
Калі карыстальнік не выкарыстоўвае DM9162NP на плаце, але выбірае раздымы пашырэння ўводу/вываду LQFP100 J1 і J2 для падлучэння да іншых плат прыкладанняў Ethernet, звярніцеся да табліцы 3, каб адключыць AT32F407VGT7 ад DM9162NP.
3.11 Рэзістары 0 Ом
Табліца 3. Налада рэзістара 0 Ом

Рэзістары Дзяржава(1) Апісанне
R13 (Вымярэнне энергаспажывання мікракантролера)  ON Калі JP3 выключаны, 3.3 В падключаецца да мікракантролера для забеспячэння харчавання
 ВЫКЛ Калі JP3 выключаны, 3.3 В дазваляе падключыць амперметр для вымярэння энергаспажывання мікракантролера (калі амперметра няма, мікракантролер не можа быць уключаны)
R4 (крыніца харчавання VBAT) ON VBAT павінен быць падлучаны да VDD
ВЫКЛ VBAT можа харчавацца ад pin_6 VBAT J2
R5, R6, R7, R8 (LSE) ВЫКЛ., УКЛ., УКЛ Крыніца тактавага сігналу LSE выкарыстоўвае крышталь Y1 на плаце
ВКЛ, ВЫКЛ, ВЫКЛ, ВКЛ Крыніца тактавага сігналу LSE паступае з вонкавага ПК14 або ПК14 і ПК15 выкарыстоўваюцца ў якасці GPIO
R17 (VREF+) ON VREF+ падлучаны да VDD
 ВЫКЛ VREF+ падключаецца да J2 pin_21 або Arduino™  раз'ём J3 AREF
R19, ​​R21 (кнопка карыстальніка B2) УКЛ ВЫКЛ Карыстацкая кнопка B2 падключана да PA0
ВЫКЛ., УКЛ Карыстацкая кнопка B2 падключана да PC13
R29, R30 (PA11, PA12) ВЫКЛ, ВЫКЛ Калі PA11 і PA12 выкарыстоўваюцца ў якасці USB, яны не падлучаны да кантактаў 20 і 21 J1
НА, НА Калі PA11 і PA12 не выкарыстоўваюцца ў якасці USB, яны падключаюцца да pin_20 і pin_21 J1
R62 ~ R64, R71 ~ R86 (USB PHY DM9162) Глядзіце нататкі ў левым ніжнім куце
Малюнак 8
Ethernet MAC AT32F407VGT падлучаны да DM9162 праз рэжым RMII (R66 і R70 складаюць 4.7 кОм)
Глядзіце нататкі ў левым ніжнім куце Малюнак 8 Ethernet MAC AT32F407VGT падключаны да DM9162 праз рэжым MII
 Усе выключаны, акрамя R66 і R70 Ethernet MAC AT32F407VGT7 адключаны ад DM9162 (у гэтым выпадку плата AT-START-F403A з'яўляецца лепшым выбарам)
R31, R32, R33, R34 (ArduinoTM A4, A5) ВЫКЛ., УКЛ., ВЫКЛ ArduinoTM A4 і A5 падлучаны да ADC_IN11 і ADC_IN10
ВКЛ, ВЫКЛ, ВКЛ, ВЫКЛ ArduinoTM A4 і A5 падключаны да I2C1_SDA і I2C1_SCL
R35, R36 (ArduinoTM D10) ВЫКЛ., УКЛ ArduinoTM D10 падлучаны да SPI1_SS
УКЛ ВЫКЛ ArduinoTM D10 падлучаны да ШІМ (TMR4_CH1)
R9 (USART1_RX) ON USART1_RX AT32F407VGT7 падлучаны да VCP TX AT-Link-EZ
ВЫКЛ USART1_RX AT32F407VGT7 адключаны ад VCP TX AT-Link-EZ
R10 (USART1_TX) ON USART1_TX AT32F407VGT7 падлучаны да VCP RX AT-Link-EZ
ВЫКЛ USART1_TX AT32F407VGT7 адключаны ад VCP RX AT-Link-EZ

3.12 Раздымы пашырэння
3.12.1 Раз'ём пашырэння Arduino™ Uno R3
Гняздо J3~J6 і штэкер J7 падтрымліваюць стандартны раздым Arduino™ Uno R3. Большасць даччыных плат, распрацаваных вакол Arduino™ Uno R3, падыходзяць для AT-START-F407.
Заўвага 1: Парты ўводу/вываду AT32F407VGT7 3.3 В сумяшчальныя з ArduinoTM Uno R3, але 5 В несумяшчальныя.
Заўвага 2: Усталюйце R17 OFF, калі гэта неабходна для падачы харчавання праз J3 pin_8 AREF AT-START-F407 да VREF+ AT32F407VGT7 з дапамогай даччынай платы Arduino™ Uno R3.
Табліца 4. Вызначэнне штыфта раздыма пашырэння Arduino™ Uno R3

 Злучальнік Pin лік Arduino імя шпількі AT32F407 Назва шпількі  Функцыі
  J4 (блок харчавання) 1 NC
2 ЯРЭФ Апорнае напружанне 3.3 В
3 СКІД NRST Знешні скід
4 3.3В 3.3V ўваход / выхад
5 5V 5V ўваход / выхад
6 GND зямля
7 GND зямля
8 VIN 7~12V ўваход / выхад
 J6 (аналагавы ўваход) 1 A0 PA0 ADC123_IN0
2 A1 PA1 ADC123_IN1
3 A2 PA4 ADC12_IN4
4 A3 PB0 ADC12_IN8
5 A4 PC1 або PB9(1) ADC123_IN11 або I2C1_SDA
6 A5 PC0 або PB8(1) ADC123_IN10 або I2C1_SCL
  J5 (малы байт лагічнага ўводу/вываду) 1 D0 PA3 USART2_RX
2 D1 PA2 USART2_TX
3 D2 PA10
4 D3 PB3 TMR2_CH2
5 D4 PB5
6 D5 PB4 TMR3_CH1
7 D6 PB10 TMR2_CH3
8 D7 PA8(2)
 J3 (старшы байт лагічнага ўводу/вываду) 1 D8 PA9
2 D9 ПК7 TMR3_CH2
3 D10 PA15 або PB6(1)(2) SPI1_NSS або TMR4_CH1
4 D11 PA7 TMR3_CH2 або SPI1_MOSI
5 D12 PA6 SPI1_MISO
6 D13 PA5 SPI1_SCK
7 GND зямля
8 АРЭФ Уваход/выхад VREF+
9 ПДР PB9 I2C1_SDA
10 SCL PB8 I2C1_SCL
 Злучальнік Pin лік Arduino імя шпількі AT32F407 Назва шпількі  Функцыі
 J7 (Іншыя) 1 МІСО PB14 SPI2_MISO
2 5V 5V ўваход / выхад
3 SCK PB13 SPI2_SCK
4 МОСІ PB15 SPI2_MOSI
5 СКІД NRST Знешні скід
6 GND зямля
7 НСБ PB12 SPI2_NSS
8 PB11 PB11
  1. Параметр рэзістара 0 Ом паказаны ў табліцы 3.
  2. SPIM павінен быць адключаны, і суцэльная перамычка JP8 павінна выбраць увод-вывад, інакш PA8 і PB6 не могуць быць выкарыстаны.

3.12.2 Раз'ём пашырэння ўводу/вываду LQFP100
Пашыральныя раздымы J1 і J2 могуць падключыць AT-START-F407 да вонкавага прататыпа/упаковачнай платы. Парты ўводу/вываду AT32F407VGT7 даступныя на гэтых пашыральных раздымах. J1 і J2 таксама можна вымераць з дапамогай зонда асцылографа, лагічнага аналізатара або вальтметра.
Заўвага 1: Усталюйце R17 OFF, калі неабходна падаваць сілкаванне праз J2 pin_21 VREF+ AT-START-F407 ад вонкавага крыніцы сілкавання,

Схема

Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 - схема Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 - схема 1
Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 - схема 2 Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 - схема 3
Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 - схема 4

Гісторыя версій

Табліца 5. Гісторыя рэдагавання дакумента

Дата Рэвізія Змены
2020.2.14 1.0 Першапачатковы выпуск
  2020.5.12   1.1 1. Зменены LED3 на жоўты
2. Падключыў TXEN DM916 да PB11_E, не звязаны непасрэдна з AT32F407
3. Мадыфікаваны драцяны рэзістар 51 Ω паміж AT32F407 і DM9162 на мост 0 Ω, каб AT32F40 можна было цалкам адключыць
ад DM9162.
 2020.9.23  1.11 1. Зменены код версіі гэтага дакумента на 3 лічбы, прычым першыя дзве для апаратнай версіі AT-START, а апошняя для версіі дакумента.
2. Дададзены раздзел 3.9.
  2020.11.20   1.20 1. Абноўлена версія AT-Link-EZ да 1.2, адрэгуляваны два рады сігналаў CN7 і мадыфікаваны шаўкаграфія.
2. Мадыфікаваны шаўкаграфія CN2 у адпаведнасці з інструментамі распрацоўкі Artery.
3. Для палягчэння вымярэння дададзена тэставае кантактнае кольца GND.
4. Аптымізавана схема сілкавання і дададзены паніжальны рэзістар кантакту DM9162 XT1, каб ліквідаваць перашкоды ад тактавага сігналу TXCLK.
5. Выдалены рэзістар 0 Ω паміж невыкарыстоўваемымі кантактамі і мікракантролерамі, калі DM9051 працуе ў рэжыме RMII.

ВАЖНАЕ ЗАЎВАГА - ПАЧАЦЬ, УВАЖНА
Пакупнікі разумеюць і згаджаюцца з тым, што пакупнікі нясуць поўную адказнасць за выбар і выкарыстанне прадуктаў і паслуг Artery.
Прадукты і паслугі Artery прадастаўляюцца "ЯК ЁСЦЬ", і Artery не дае ніякіх відавочных, пэўных або прадугледжаных законам гарантый, уключаючы, без абмежавання, любыя пэўныя гарантыі таварнасці, здавальняючай якасці, адсутнасці парушэння правоў або прыдатнасці для пэўнай мэты ў дачыненні да Artery. прадукты і паслугі.
Нягледзячы на ​​што-небудзь супрацьлеглае, пакупнікі не набываюць ніякіх правоў, права ўласнасці або долі ў любых прадуктах і паслугах Artery або любых правоў інтэлектуальнай уласнасці, увасобленых у іх. Ні ў якім разе прадукты і паслугі Artery не павінны тлумачыцца як (а) прадастаўленне пакупнікам, прама ці ўскосна, адмоўна ці іншым чынам, ліцэнзіі на выкарыстанне прадуктаў і паслуг трэціх асоб; або (b) ліцэнзаванне правоў на інтэлектуальную ўласнасць трэціх асоб; або (c) гарантыі на прадукты і паслугі трэціх асоб і іх правы на інтэлектуальную ўласнасць.
Сапраўдным пакупнікі згаджаюцца з тым, што прадукты Artery не дазволены для выкарыстання ў якасці, і пакупнікі не павінны інтэграваць, прасоўваць, прадаваць або іншым чынам перадаваць любы прадукт Artery любому кліенту або канчатковаму карыстальніку для выкарыстання ў якасці найважнейшых кампанентаў у (a) любых медыцынскіх, выратавальных або жыццёвых мерапрыемствах прылада або сістэма падтрымкі, або (b) любая прылада або сістэма бяспекі ў любым аўтамабільным прымяненні і механізме (уключаючы, але не абмяжоўваючыся імі, аўтамабільныя сістэмы тармазоў або падушак бяспекі), або (c) любыя ядзерныя ўстаноўкі, або (d) любая прылада кіравання паветраным рухам , прылажэнне або сістэма, або (e) любая зброевая прылада, прылажэнне або сістэма, або (f) любая іншая прылада, прылажэнне або сістэма, калі можна разумна прадбачыць, што збой прадуктаў Artery, якія выкарыстоўваюцца ў такой прыладзе, дадатку або сістэме, прывядзе да смерці, цялесных пашкоджанняў або катастрафічнага матэрыяльнага ўрону.

Лагатып ARTERYTEK© 2020 ARTERY Technology Corporation – Усе правы абаронены
2020.11.20
Вяртанне 1.20

Дакументы / Рэсурсы

Высокапрадукцыйны 32-разрадны мікракантролер ARTERYTEK AT407F7VGT32 [pdfКіраўніцтва карыстальніка
AT32F407VGT7, AT32F407VGT7 Высокапрадукцыйны 32-разрадны мікракантролер, высокапрадукцыйны 32-разрадны мікракантролер, прадукцыйны 32-разрадны мікракантролер, 32-разрадны мікракантролер, мікракантролер

Спасылкі

Пакінуць каментар

Ваш электронны адрас не будзе апублікаваны. Абавязковыя для запаўнення палі пазначаны *