MICROCHIP-logo

MICROCHIP PD77728 Auto Mode Enskri kat jeyografik

MICROCHIP-PD77728-Auto-Mode-Register-Map-product-image

Espesifikasyon pwodwi

  • Modèl: PD77728
  • Mòd: oto
  • Anrejistre Map: Enkli

Enstriksyon Itilizasyon Pwodwi

Otomòd Operasyon Organigram
Organigram Operasyonèl Automode a bay yon gid etap pa etap pou itilize kat enskripsyon PD77728 la:

  1. Kòmanse pwosesis la.
  2. Fè Inisyal Anviwònman (si ou vle) pa konfigirasyon mask entèwonp (0x01), Port Priyorite (0x15), Divers (0x17), Kat kat pò (0x26), OSS milti-bit priyorite pò (0x27, 0x28), Port pouvwa limit (0x2A, 0x2B). ), ak reglabl Inrush (0x40).
  3. Tcheke si anviwònman inisyal la fini.
  4. Si WI, ale nan Anviwònman Port Mode lè w konfigirasyon mòd Port (0x12) ak bouton Pouse Pouvwa (0x19).
  5. Si NON, tcheke si Pin Interrupt ba.
  6. Si WI, li enskri Evènman ki te fèt (0x00) ak enskri Evènman ki koresponn yo (0x02-0x0B).
  7. Tcheke si pò a ON.
  8. Si WI, li Paramèt mezi pò yo: Voltage & Aktyèl (0x30-0x3F), Paramèt Siyati IEEE (0x44-0x4B), Paramèt Klasifikasyon (0x4C- 0x4F), ak Paramèt Autoclass (0x51-0x54)
  9. Fini pwosesis la.

Enskri Detay Kat yo
Detay kat jeyografik anrejistreman aparèy PD77728 la parèt nan plizyè tablo:

  1. Entèwonp (Tablo 2-1)
  2. Evènman (Tablo 2-2)
  3. Estati (Tablo 2-3)

Kesyon yo poze souvan (FAQ)

  • K: Ki eleman prensipal yo nan PD77728 Auto Mode Register Map la?
    A: Konpozan prensipal yo enkli Entèwonp, Evènman, ak Rejis Estati jan yo detaye nan tablo kat jeyografik enskri yo.
  • K: Kouman pou mwen konfigirasyon Anviwònman Mòd Port la nan Organigram Operasyon Automode a?
    A: Ou ka konfigirasyon mòd Port la lè w mete mòd Port (0x12) ak bouton Pouse Pouvwa (0x19) dapre enstriksyon yo bay yo.

PD77728 Auto Mode Enskri kat jeyografik

Entwodiksyon

Dokiman sa a dekri kat enskri PD77728 la ak fonksyonalite enskri. Metòd kominikasyon PD77728 la baze sou I2C, lè l sèvi avèk aksè enskri jan yo montre nan Figi 1. Chak PD77728 gen ladan de adrès I2C youn apre lòt (yon sèl adrès I2C kontwole 4 pò nan 2 pè). De adrès I2C yo mete nan broch A1–A4, epi chak adrès se 7 bit. Aparèy PD77728 la pa bezwen sipò detire revèy nan men lame a. Gade seksyon I2C nan Fichye done PD77728 pou pwograme adrès I2C la.
Figi 1. Tranzaksyon I2CMICROCHIP-PD77728-Auto-Mode-Register-Map- (1)

  1. Otomòd Operasyon Organigram
    Figi sa a montre Otomòd Operasyon Flowchart nan kat rejis PD77728 la.
    Figi 1-1. Otomòd Operasyon OrganigramMICROCHIP-PD77728-Auto-Mode-Register-Map- (2) MICROCHIP-PD77728-Auto-Mode-Register-Map- (3) MICROCHIP-PD77728-Auto-Mode-Register-Map- (4)
  2. Anrejistre Map
    Tablo sa yo bay detay kat jeyografik anrejistreman aparèy PD77728 la.

Tablo 2-1. Entèwonp

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x00 Entèwonp RO Sistèm Evènman Pwovizyon pou Kòmanse fay Surcharge Klas Fè I2C

SR/ Cap Meas

Disko konekte Pwr Bon

Evènman

Pwr Pèmèt

Evènman

1000,

0000b

0x01 Ent

Mask

R/W Sistèm Mask 1000,

0000b

Tablo 2-2. Evènman

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x02 Pouvwa RO 4321 Pouvwa Bon Chanjman Pouvwa Pèmèt Chanjman 0000,0

000b

0x03 KoR Pò 4 Pò 3 Pò 2 Pò 1 Pò 4 Pò 3 Pò 2 Pò 1
0x04 Deteksyon/

Klasifikasyon

RO 4321 Klas Fè Detekte/CC Fè 0000,0

000b

0x05 KoR Pò 4 Pò 3 Pò 2 Pò 1 Pò 4 Pò 3 Pò 2 Pò 1
0x06 Fòt RO 4321 Surcharge Surcharge 0000,0

000b

0x07 KoR Pò 4 Pò 3 Pò 2 Pò 1 Pò 4 Pò 3 Pò 2 Pò 1
0x08 Kòmanse RO 4321 Fòt Limit aktyèl la Power Up Fay 0000,0

000b

0x09 KoR Pò 4 Pò 3 Pò 2 Pò 1 Pò 4 Pò 3 Pò 2 Pò 1
0x0A Pwovizyon pou RO 4321 Plis pase Tanperati VDD UVLO

Echèk

VDD UVLO

Avètisman

Vpwr UVLO PCUT34 PCUT1 2 OSS

Evènman

RAM

Fòt

00xx, 0 000b
0x0B KoR

Tablo 2-3. Estati

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x0C Detekte/ Klas

Estati

RO 1 Klas Detekte (gade Tablo 3-8) Estati Deteksyon (gade Tablo 3-7) 0000,00

00b

0x0D Detekte/ Klas

Estati

RO 2 0000,00

00b

0x0E Detekte/ Klas

Estati

RO 3 0000,00

00b

0x0F Detekte/ Klas

Estati

RO 4 0000,00

00b

0x10 Pouvwa RO 4321 Pouvwa bon Pouvwa pèmèt 0000,00

00b

Pò 4 Pò 3 Pò 2 Pò 1 Pò 4 Pò 3 Pò 2 Pò 1
0x11 PIN RO Sistèm OTO Adrès Kliyan Rezève Rezève 0,SA[4: 0],0,0b

Tablo 2-4. Konfigirasyon

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x12 Port

Mode

R/W 4321 Mòd Port 4 (gade Tablo 3-9) Mòd Port 3 (gade Tablo 3-9) Mòd Port 2 (gade Tablo 3-9) Mòd Port 1 (gade Tablo 3-9) 0000,00 00b
0x15 PWRPR R/W 4321 Priyorite Port Power Enfim PCUT 0000,00

00b

Pò 4 Pò 3 Pò 2 Pò 1 Pò 4 Pò 3 Pò 2 Pò 1
0x17 Misk R/W Global Pèmèt Pin entèwonp Port Sig Mezi Rezève Multi- Bit

Priyorite

Chanje Rezève 0x29

Konpòtman

1100,00

00b

KLAS DETÈKTE
0x19 Pouvwa

Pèmèt

WO 4321 Power Off Pouvwa sou 0000,00

00b

Pò 4 Pò 3 Pò 2 Pò 1 Pò 4 Pò 3 Pò 2 Pò 1

Tablo 2-5. Jeneral

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x1B ID RO Sistèm Faktori ID IC ID xxxx,x101b (Nòt 1)
0x1C AC/CC RO 4321 AutoClass Detekte Rezilta Tcheke Koneksyon 0000,0000b
Pò 4 Pò 3 Pò 2 Pò 1 Pò 3, 4 Pò 1, 2
  • Nòt:
  • 1. x = Valè enkoni
  • Tablo 2-6. Espesyalize
Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x24 Pouvwa sou fay RO 4321 Pò 4 Pò 3 Pò 2 Pò 1 0000,0000b
0x25 COR 0000,0000b
0x26 Port Matris R/W 4321 Port 4 remap Port 3 remap Port 2 remap Port 1 remap 1110,0100b
0x27 Priyorite pouvwa milti-bit R/W 21 Resv Pò 2 Resv Pò 1 0000,0000b
0x28 R/W 43 Resv Pò 4 Resv Pò 3 0000,0000b
0x2A 4P Polis Config R/W 21 4P Pò Lapolis 1, 2 1111,1111b
0x2B R/W 43 4P Pò Lapolis 3, 4 1111,1111b
0x2C Tanp. RO 4321 Tanperati mouri 367 − 2 * (regVal_decimal) (degre Celsius)
0x2E VPWR RO 4321 VPWR LSB
0x2F RO Rezève VPWR MSB

Tablo 2-7. Ansanm Rejis Pwolonje—Mezi Parametrik Port

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x30 Mwen-LSB RO 1 Port 1 Kouran LSB 0000,0000b
0x31 mwen-MSB RO 1 Rezève Port 1 Kouran MSB 0000,0000b
0x32 V-LSB RO 1 Port 1 Voltage LSB 0000,0000b
0x33 V-MSB RO 1 Rezève Port 1 Voltage MSB 0000,0000b
0x34 Mwen-LSB RO 2 Port 2 Kouran LSB 0000,0000b
0x35 mwen-MSB RO 2 Rezève Port 2 Kouran MSB 0000,0000b
0x36 V-LSB RO 2 Port 2 Voltage LSB 0000,0000b
0x37 V-MSB RO 2 Rezève Port 2 Voltage MSB 0000,0000b
0x38 Mwen-LSB RO 2 Port 3 Kouran LSB 0000,0000b
Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x39 mwen-MSB RO 2 Rezève Port 3 Kouran MSB 0000,0000b
0x3A V-LSB RO 2 Port 3 Voltage LSB 0000,0000b
0x3B V-MSB RO 2 Rezève Port 3 Voltage MSB 0000,0000b
0x3C Mwen-LSB RO 2 Port 4 Kouran LSB 0000,0000b
0x3D mwen-MSB RO 2 Rezève Port 4 Kouran MSB 0000,0000b
0x3E V-LSB RO 2 Port 4 Voltage LSB 0000,0000b
0x3F V-MSB RO 2 Rezève Port 4 Voltage MSB 0000,0000b

Tablo 2-8. Ansanm Enskripsyon Pwolonje—Konfigirasyon 1

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x40 Foldback ak Inrush RW 4321 Pa itilize Inrush reglabl 0000,0000b
Pò 4 Pò 3 Pò 2 Pò 1
0x41 Firmware RO Sistèm Revizyon mikrolojisyèl xxxx,xxxxb (Nòt 1)
0x43 ID aparèy RO Sistèm ID aparèy Silisyòm revizyon Kontakte Microchip pou jwenn firmwèr ki pi ajou.
  • Nòt:
  • 1. x = Enkoni varyab
  • Tablo 2-9. Mezi siyati pò
Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x44 Detekte rezistans RO 4 Port 1 Deteksyon Siyati Rezistans 0000,0000b
0x45 Detekte rezistans RO 3 Port 2 Deteksyon Siyati Rezistans 0000,0000b
0x46 Detekte rezistans RO 2 Port 3 Deteksyon Siyati Rezistans 0000,0000b
0x47 Detekte rezistans RO 1 Port 4 Deteksyon Siyati Rezistans 0000,0000b
0x48 Detekte rezistans RO 4 Port 1 deteksyon siyati kapasite 0000,0000b
0x49 Detekte rezistans RO 3 Port 2 deteksyon siyati kapasite 0000,0000b
0x4A Detekte rezistans RO 2 Port 3 deteksyon siyati kapasite 0000,0000b
0x4B Detekte rezistans RO 1 Port 4 deteksyon siyati kapasite 0000,0000b

Tablo 2-10. Estati Klas la

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x4C Klas Asiyen RO 1 Asiyen Pò Klas 1 Yo mande pò klas 1 0000,0000b
0x4D RO 2 Asiyen Pò Klas 2 Yo mande pò klas 2 0000,0000b
0x4E RO 3 Asiyen Pò Klas 3 Yo mande pò klas 3 0000,0000b
0x4F RO 4 Asiyen Pò Klas 4 Yo mande pò klas 4 0000,0000b

Tablo 2-11. Konfigirasyon AutoClass ak Estati

Adrès Non R/W Kalite ti 7 ti 6 ti 5 ti 4 ti 3 ti 2 ti 1 ti 0 Reyajiste Eta
0x51 AutoClass pouvwa RO 1 Kalkile AutoClass Power Port 1 0000,0000b
0x52 RO 2 Kalkile AutoClass Power Port 2 0000,0000b
0x53 RO 3 Kalkile AutoClass Power Port 3 0000,0000b
0x54 RO 4 Kalkile AutoClass Power Port 4 0000,0000b

Enskri Fonksyonalite

Adrès chak rejis reprezante yon byte nan done.
Rejis la gen mòd sa yo:

  • RO: Li sèlman, rejis sa a ka li pa lame a (rejis sa a pa ka mete pa lame a).
  • R/W: Li/Ekri, enskri sa a ka li ak mete pa lame a.
  • COR: Klè sou li, rejis sa a ka li sèlman pa lame a (yon fwa li li, valè li yo reset).
  • Kalite:
    • Sistèm: Rejis la reprezante fonksyonalite tout adrès I2C la, ki lye ak rejis sa a.
    • Port: Rejis la reprezante fonksyonalite yon pò oswa kèk pò, nimewo pò ki gen rapò a ekri nan selil la.

Anrejistre Evènman (0x00 rive 0x0B) 0x00—Entèwonp Evènman

  • Chak bit reprezante yon evènman sistèm. Lè bit la egal a 1, li endike ke yon evènman te fèt.
  • Tablo ki anba la a bay lis evènman ki asosye ak rejis la.
  • Tablo 3-1. Evènman Sistèm
ti jan Evènman Non Deskripsyon evènman
0 Pouvwa pèmèt Port te kòmanse sik pouvwa-up.
1 Pouvwa bon Port te fini pouvwa-up stage li bay pouvwa.
2 Dekonekte Pò ki te delivre pouvwa te deplase soti nan ON a OFF estati.
3 I2C Otobis Soft Reyajiste/Legacy Deteksyon Pare Otobis I2C, 50 ms delè soti nan kondisyon Start to Stop IEEE® echèk deteksyon ak reset deteksyon eritaj pare pou li.
4 Klasifikasyon Fè Klasifikasyon ak AutoClass fini
5 Surcharge Surcharge oswa evènman limit aktyèl la
6 Kòmanse erè Inrush aktyèl twò wo oswa ensifizan alokasyon pouvwa
7 Pwovizyon pou Echèk ki gen rapò ak ekipman pou sistèm lan
  • 0x01—Entèwonp Mask
  • Chak bit reprezante yon mask nan yon evènman sistèm, ki dekri nan rejis 0x00.
  • Lè lame a mete bit la a 1, yo rapòte yon evènman nan ti jan relatif rejis 0x00 la. 0x02/0x03—Evènman pouvwa
  • De rejis sa yo endike nenpòt chanjman nan pò pouvwa bon / pouvwa pèmèt estati.
  • Enskri 0x02 se yon enskri sèlman pou lekti.
  • Register 0x03 se yon rejis COR; lè yo li, tou de rejis yo, 0x02 ak 0x03, yo efase. Anrejistre 0x10 (Power Status) bay estati aktyèl pouvwa pò a.
  • Bits 0…3 endike chanjman pouvwa pèmèt/enfim:
    • 0 = Pa gen chanjman
    • 1 = Chanjman ki te fèt
      Bits 4…7 endike pouvwa bon chanjman
    • 0 = Pa gen chanjman
    • 1 = Chanjman ki te fèt
      0x04/0x05—Deteksyon, Klasifikasyon, ak Evènman Tcheke Koneksyon
  • De rejis sa yo endike chanjman nan sitiyasyon Deteksyon, Klasifikasyon, ak Evènman Tcheke Koneksyon.
  • Enskri 0x04 se yon enskri sèlman pou lekti.
  • Register 0x05 se yon rejis COR; lè yo li, tou de rejis yo, 0x04 ak 0x05, yo efase.
  • Anrejistre 0x4C rive 0x54 bay enfòmasyon konplè sou klas yo mande a, klas yo asiyen, ak estati AutoClass.
  • Bits 0…3 endike deteksyon ak chanjman chèk koneksyon.
    • 0 = Deteksyon ak chèk koneksyon poko fini
    • 1 = Deteksyon ak chèk koneksyon te konplete Bits 4…7 endike deteksyon ak chanjman chèk koneksyon
    • 0 = Klasifikasyon poko fini
    • 1 = Klasifikasyon fini 0x06/0x07—Evènman Souchaj/Surcharge
  • De rejis sa yo endike chanjman nan estati pò a akòz souchaj / dekonekte oswa evènman surcharge.
  • Enskri 0x06 se yon enskri sèlman pou lekti.
  • Register 0x07 se yon rejis COR; lè yo li, tou de rejis 0x06 ak 0x07 yo efase.
  • Valè limit pouvwa pò a ka mete nan rejis 0x29.
  • Bits 0…3 endike yon evènman Surcharge
    • 0 = Pa gen chanjman
    • 1 = Yo te retire pouvwa nan pò yo akòz surcharge
  • Bits 4…7 endike yon evènman souchaj/dekonekte PD/MPS
    • 0 = Pa gen chanjman
    • 1 = Yo te retire pouvwa nan pò yo akòz anba chaj / dekonekte PD / MPS 0x08 / 0x09 - Fòt pouvwa-up / Evènman limit aktyèl
  • De rejis sa yo endike chanjman nan estati pò a akòz fòt pouvwa-up pò (ki se, gwo inrush), ak lè pò a te dekonekte akòz evènman limit aktyèl la pi lontan ankò.
  • TLIM oswa kous kout.
  • Enskri 0x08 se yon enskri sèlman pou lekti.
  • Register 0x09 se yon rejis COR; lè yo li, tou de rejis 0x06 ak 0x07 yo efase.
  • Bits 0…3 endike yon evènman nan fay kouran
    • 0 = Pa gen fòt
    • 1 = Power up fay sou pò a
  • Bits 4…7 endike yon evènman souchaj/dekonekte PD/MPS
    • 0 = Pa gen fòt
    • 1 = Yo te retire pouvwa nan pò yo akòz evènman limit aktyèl / kout 0x0A / 0x0B - Evènman Pwovizyon pou
  • Fonksyonalite Enskri De rejis sa yo endike echèk nan ekipman pou pouvwa sistèm lan.
  • Chak ti jan reflete yon echèk sèten.
  • Anrejistre 0x0A se yon enskri sèlman li.
  • Rejis 0x0B se yon rejis COR; lè yo li, tou de rejis yo, 0x06 ak 0x07, yo efase.
    Tablo sa a dekri echèk ki asosye ak de rejis yo.

Tablo 3-2. Evènman Echèk Pwovizyon pou

ti jan Evènman Non Deskripsyon evènman
0 NA Toujou 0
1 Evènman OSS
  • 0 = Pa gen evènman
  • 1 = Yon evènman ki te fèt
  • (Reg 0x00, ti jan 2 mete tou akòz evènman OSS)
2 4-Pè Port—Evènman sou pouvwa (Pò 1 ak 2)
  • 0 = Pa gen evènman
  • 1 = Plis pouvwa evènman an te fèt (Reg 0x00, ti 5 tou mete)
3 4-Pè Port—Evènman sou pouvwa (Pò 3 ak 4)
  • 0 = Pa gen evènman
  • 1 = Plis pouvwa evènman an te fèt (Reg 0x00, ti 5 tou mete)
4 VPRINCIPAL twò ba
  • 0 = Pa gen evènman
  • 1 = VPRINCIPAL se pi ba pase papòt minimòm lan
5 VDD avètisman twò ba
  • 0 = Pa gen evènman
  • 1 = VDD pi ba pase papòt minimòm avètisman an (2.7 VDC)
6 VDD echèk twò ba
  • 0 = Pa gen evènman
  • 1 = VDD pi ba pase papòt minimòm echèk (2.4 VDC, PoE enfim)
7 Tanperati sou
  • 0 = Pa gen evènman
  • 1 = Tanperati depase anviwònman an

Anrejistre Estati (0x0C rive 0x11)
Kat rejis sa yo ki bay estati deteksyon pò yo ki nan lis nan Tablo 3-3, epi klasifikasyon aktyèl la detekte yo ki nan lis nan Tablo 3-4. Rejis sa yo li sèlman.

  • 0x0C: Pò 1 Estati Deteksyon / Klasifikasyon Detekte
  • 0x0D: Pò 2 Estati Deteksyon / Klasifikasyon Detekte
  • 0x0E: Pò 3 Estati Deteksyon / Klasifikasyon Detekte
  • 0x0F: Pò 3 Estati Deteksyon / Klasifikasyon Detekte
  • Chak rejis divize an ti moso pou estati deteksyon ak estati klas yo mande yo.

Tablo 3-3. Estati Deteksyon (Bits 0…3)

Valè Bin/Hex Estati Deteksyon
0000b/0x0 Enkoni: valè POR
0001b/0x1 Kout kous
0010b/0x2 Port se pre-chaje
0011b/0x3 Rezistans twò ba
0100b/0x4 Deteksyon IEEE® 802.3bt ki valab
0101b/0x5 Rezistans twò wo
0110b/0x6 Pò a louvri/vid
0111b/0x7 Vol ekstèntage detekte sou pò
Valè Bin/Hex Estati Deteksyon
1110b/0x14 MOSFET_FAULT

Tablo 3-4. Estati Klas Mande (Bits 4…7)

Valè Bin/Hex Mande Klas Estati
0000b/0x0 Enkoni: valè POR
0001b/0x1 Klas 1
0010b/0x2 Klas 2
0011b/0x3 Klas 3
0100b/0x4 Klas 4
0101b/0x5 Rezève: Trete kòm klas 0
0110b/0x6 Klas 0
0111b/0x7 Plis pase kouran
1000b/0x8 Klas 5 4P SS
1001b/0x9 Klas 6 4P SS
1010b/0xA Klas 7 4P SS
1011b/0xB Klas 8 4P SS
1100b/0xC Klas 4 + (pò PSE limite a bidjè pouvwa tip 1)
1101b/0xD Klas 5 4P DS
1110b/0xE Rezève
1111b/0xF Dezakò nan klasifikasyon

Nòt: 

  • SS = Single Siyati
  • DS = Doub Siyati

0x10 — Pouvwa pèmèt/Pouvwa bon

  • Pouvwa Enable Bit la (bit 0..3, yon ti jan pou chak pò) mete lè yon pò nan pwosesis pouvwa-up.
  • Power Good Status Bit la (bits 4..7, yon ti jan pou chak pò) reprezante yon pò livrezon pouvwa, apre li vire sou avèk siksè.
  • Rejis sa a lye ak anrejistreman evènman 0x02/0x03.
  • Bits 0…3 Pouvwa Enable
  •  0 = Port pa nan pwosesis pouvwa-up
  • 1 = Port se nan pwosesis pouvwa-up
  • Bits 4…7 Pouvwa bon
  • 0 = Pò a fèmen
  •  1 = Port yo te mache avèk siksè

0x11—I2C Estati

  • Bits 3…6 bay valè broch A1…A4 (pin 48..51), ki mete adrès I2C tou de kwadwilatè yo.

Anrejistre Konfigirasyon (0x12 rive 0x19 ak 0x27/0x28) 0x12—Pòt Operasyon Mode Anviwònman

  • Se rejis sa a li/ekri, pou mete tout 4 pò yo dapre Tablo 3-5. Chak 2 bit mete yon pò dapre Tablo 3-5:
    • Bits 0..1 mete pò 1
    • Bits 2..3 mete pò 2
    • Bits 4..5 mete pò 3
    • Bits 6..7 mete pò 4

Tablo 3-5. Mòd Operasyon Port

Mòd Operasyon Port Deskripsyon Valè
Enfim Nenpòt aktivite PoE enfim (deteksyon, klasifikasyon, pouvwa). 00b
Otonòm
  • PSE aktive.
  • Deteksyon, klasifikasyon, pouvwa-up, ak pouvwa yo prefòme otomatikman.
11b
  • 0x15—Priyorite Port
  • Rejis sa a se li/ekri.
  • Bits 0..3 yo ta dwe mete sou 0.
  • Bits 4..7 mete si pò a afekte pa PIN OSS la:
    • Bit 4 mete pò 1
    • Bit 5 mete pò 2
    • Bit 6 mete pò 3
    • Bit 7 mete pò 4
  • Lè yo mete ti jan an 0, pò a pa dekonekte akòz chanjman nivo OSS. Lè bit la mete a 1, pouvwa pò sa a retire pandan chanjman OSS. 0x17—Divès
  • Rejis sa a se li/ekri, sèlman ti 4 ta dwe mete.
  • Bit 4 mete mòd nan OSS:
    • 0 = Mòd OSS se yon sèl ti jan
    • 1 = OSS se milti-bit
  • 0x19—Pouvwa bouton
  • Rejis sa a se li/ekri.
  • Bits 4..7 yo itilize pou enfim momantane aktivite PoE nan pò yo, ti jan pou chak pò. Apre sa pò a ap kontinye aktivite li pou chak rejis 0x14
    • 0 = pa fè anyen.
    • 1 = Port la etenn pou yon ti tan. Apre aksyon an, ti jan an pral entèn otorize. Apre aksyon an, ti jan an pral entèn otorize.
  • Yon ti jan pou chak pò:
    • Bit 4 mete pò 1
    • Bit 5 mete pò 2
    • Bit 6 mete pò 3
    • Bit 7 mete pò 4

0x27/0x28-Multi-Bit Priyorite

  • 2 rejis sa yo li/ekri, se sèlman ti 4 yo ta dwe mete, tout lòt bit yo ta dwe kenbe tankou nan default la.
  • Nan chak rejis, priyorite de pò yo ka mete, 8 nivo priyorite, pandan y ap priyorite 7 se pi gwo priyorite, ak priyorite 0 se pi ba a.
  • Anrejistre 0x27 mete priyorite pò 1, 2.
  • Anrejistre 0x28 ansanm pò 3, 4.
  • Rejis Jeneral (0x1B ak 0x1C)

0x1B-Fabrication ID ak Chip IC

  • Rejis sa a se li sèlman.
  • Valè rejis la se 0x2D (00101101b).

0x1C — AutoClass ak rezilta chèk koneksyon

  • Rejis sa a se li sèlman.
  • Bits 0…1 bay rezilta chèk koneksyon premye pò 4 pè (pò 1 ak 2), pa Tablo 3-6.
  • Bits 2…3 bay rezilta chèk koneksyon dezyèm pò 4 pè a (pò 3 ak 4), pa Tablo 3-6.

Tablo 3-6. Rezilta Tcheke Koneksyon

Valè Rezilta Tcheke Koneksyon
0x0 Enkoni oswa enkonplè.
0x1 4-pè sèl siyati.
0x2 4-pè doub siyati.
0x3 Tèks koneksyon defo, oswa siyati envalid detekte sou youn nan seri pè yo.

Bits 4…7 Endike si PD ki konekte a sipòte AutoClass:

  • 0 = PD pa sipòte AutoClass
  • 1 = PD sipòte AutoClass

Yon ti jan pou chak pò:

  • Bit 4 mete pò 1
  • Bit 5 mete pò 2
  • Bit 6 mete pò 3
  •  Bit 7 mete pò 4
    Nòt: la rezilta mezi AutoClass yo li nan rejis 0x51 a 0x54.

Rejis espesyalize (0x24 rive 0x2F) 0x24/0x25—Pouvwa sou erè

  • De rejis sa yo endike yon erè pandan pouvwa sou sekans (deteksyon, klasifikasyon, oswa pouvwa ensifizan).
  • Enskri 0x24 se yon enskri sèlman pou lekti.
  • Register 0x25 se yon rejis COR; lè yo li, tou de rejis 0x24 ak 0x25 yo efase.

Chak pò reprezante pa 2 bit, jan yo wè nan Tablo 3-8:

  • Bits 0..1 reprezante pò 1
  • Bits 2..3 reprezante pò 2
  • Bits 4..5 reprezante pò 3
  • Bits 6..7 reprezante pò 4

Tablo 3-7. Pouvwa sou rezilta erè

Valè Pouvwa sou echèk Deskripsyon
0x0 Pa gen echèk
0x1 Deteksyon envalid
0x2 Klasifikasyon envalid
0x3 Ensifizan pouvwa

0x26 — Ports Matrix (Remap)

  • Rejis sa a se li/ekri, gen entansyon re-ranje pò yo matris yon fason diferan pase matris la default (0xE4).
  • Si itilizatè a pa modifye rejis la, yo montre matris pò default la nan Tablo 3-8.

Chak pò reprezante pa 2 bits:

  • Bits 0..1 reprezante pò lojik 1
  • Bits 2..3 reprezante pò lojik 2
  • Bits 4..5 reprezante pò lojik 3
  • Bits 6..7 reprezante pò lojik 4

Tablo 3-8. Default Port Matrix

Bits Valè Pò lojik Fizik Port
0..1 0 (00b) 1 1
2..3 1 (01b) 2 2
4..5 2 (10b) 3 3
6..7 3 (11b) 4 4

0x2A/0x2B—4-Pair Police Configuration

  • De rejis sa yo li/ekri, pou mete limit pouvwa pò yo (PCUT). Anrejistre 0x2A mete 4 pè pò ki baze sou pò 1 ak 2.
  • Anrejistre 0x2B mete 4 pè pò ki baze sou pò 3 ak 4.
  • Tablo sa a bay lis nivo pouvwa pò 4 pè a.
  • Limit pouvwa a egal a PCUT = 0.5 * Valè

Tablo 3-9. Valè PCUT

Asiyen Klas Valè Egzagòn/Desanm Minimòm PKOUPE Anviwònman (0x17 Bit 0 = 0) Minimòm PKOUPE Anviwònman (0x17 Bit 0 = 1)
Klas 0 0x22 (34d) 15.5W 17W
Klas 1 0x08 (8d) 4W 17W
Klas 2 0x0E (14d) 7W 17W
Klas 3 0x22 (34d) 15.5W 17W
Klas 4 0x40 (64d) 30W 32W
Asiyen Klas Valè Egzagòn/Desanm Minimòm PKOUPE Anviwònman (0x17 Bit 0 = 0) Minimòm PKOUPE Anviwònman(0x17 Bit 0 = 1)
Klas 5—4P SS 0x5A (90d) 45W 45W
Klas 6—4P SS 0x78 (120d) 60W 60W
Klas 7—4P SS 0x96 (150d) 75W 75W
Klas 8—4P SS 0xB4 (180d) 90W 90W
Klas 4+—Tip 1 limite 0x22 (34d) 15.5W 17W
NENPÒT 4P DS PD 0xB4 (180d) 90W 90W

0x2C-Chip Tanperati
Sa a se yon rejis pou lekti sèlman ki bay tanperati mouri a, ki baze sou fòmil sa a: 367 − {2 * (regVal_decimal)} (degre Celsius)

0x2E/0x2F—VMAIN Mezi

  • De rejis sa yo li sèlman, epi bay nivo VMAIN pa 14 bits, ak rezolisyon 64.4 mV pou chak bit.
  • Anrejistre 0x2E reprezante 8 bits LSB nan mezi a.
  • Anrejistre 0x2F reprezante 6 bit MSB yo, bit 6 ak 7 nan rejis sa a pa itilize.
  • Valè maksimòm ka mezire se 61V, VMAIN pi wo a 61V rapòte kòm 61V (0x3B3).
  • Example: VMAIN nan 55V yo bay kòm 0x356 (55V / 64.4 mV = 854).
  • Port Voltage ak Rejis Mezi Aktyèl yo (0x30 rive 0x3F)
  • Vol latage ak aktyèl chak pò yo bay pa kat rejis (de pou pò voltage ak de pou aktyèl).
  • De rejis aktyèl yo pou chak pò bay nivo aktyèl la pa 14 bits, ak rezolisyon 1 mA pou chak LSB. Valè maksimòm ki ka mezire se 1020 mA, aktyèl pi wo a nivo sa a rapòte kòm 1020 mA (0x3FC).
  • De voltage anrejistre pa pò bay voltage nivo pa 14 bits, ak rezolisyon 64.4 mV pou chak LSB. Valè maksimòm ka mezire se 61V, voltage pi wo pase nivo sa a rapòte kòm 61V (0x3B3).

0x30/0x31—Port 1 aktyèl mezi

  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Rejis 0x31 reprezante 6 bits MSB yo, bits 6 ak 7 nan rejis sa a pa itilize. 0x32/0x33—Port 1 Voltage Mezi
  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Anrejistre 0x31 reprezante 6 bit MSB yo, bit 6 ak 7 nan rejis sa a pa itilize. 0x34/0x35—Port 2 aktyèl mezi
  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Rejis 0x31 reprezante 6 bits MSB yo, bits 6 ak 7 nan rejis sa a pa itilize. 0x36/0x37—Port 2 Voltage Mezi
  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Anrejistre 0x31 reprezante 6 bit MSB yo, bit 6 ak 7 nan rejis sa a pa itilize.

0x38/0x39—Port 3 aktyèl mezi

  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Rejis 0x31 reprezante 6 bits MSB yo, bits 6 ak 7 nan rejis sa a pa itilize. 0x3A/0x3B—Port 3 Voltage Mezi
  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Anrejistre 0x31 reprezante 6 bit MSB yo, bit 6 ak 7 nan rejis sa a pa itilize. 0x3C/0x3D — Port 4 aktyèl mezi
  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Anrejistre 0x31 reprezante 6 bit MSB yo, bit 6 ak 7 nan rejis sa a pa itilize. 0x3E/0x3F—Port 4 Voltage Mezi
  • Anrejistre 0x30 reprezante 8 bits LSB mezi a.
  • Anrejistre 0x31 reprezante 6 bit MSB yo, bit 6 ak 7 nan rejis sa a pa itilize.
  • Rejis kontwòl aktyèl Port Inrush (0x40)

0x40—Inrush aktyèl kontwòl
Se sèlman bit 0–3 ki aktif, bit 4–7 yo pa itilize.

Chak bit mete yon pò:

  • Bit 0 mete pò 1
  • Bit 1 mete pò 2
  • Bit 2 mete pò 3
  • Bit 3 mete pò 4
  • 0: Si nan fen peryòd demaraj aktyèl aktyèl la toujou wo, pò a pa mache.
  • 1: Si nan fen peryòd demaraj aktyèl aktyèl la toujou wo, pò yo mache nòmalman.
  • Vèsyon mikrolojisyèl ak Rejis ID chip (0x41 ak 0x43)

0x41—Version Firmware

  • Rejis sa a se li sèlman.
  • Pou vèsyon ki pi resan an, kontakte Microchip.
  • 0x43—Silisyòm vèsyon ak Chip ID
  • Rejis sa a se li sèlman.
  • Bits 0…4 montre ID chip la.
  • Bits 5...7 montre vèsyon Silisyòm lan.
  • Pou vèsyon ki pi resan an, kontakte Microchip.
  • Rejis Mezi Siyati Pò (0x44 rive 0x4B)

0x44–0x47—Siyati Rezistans Mezire

  • Kat rejis sa yo li sèlman, epi yo bay rezistans ki mezire pandan deteksyon siyati a.
  • Anrejistre pa pò, 256Ω pa bit (480Ω pou kout, 65280Ω maksimòm).
  • 0x48–0x4B—Siyati ki mezire kapasite
  • Fonksyonalite Rejis Kat rejis sa yo li sèlman, epi yo bay kapasite yo mezire pandan deteksyon siyati a.
  • Anrejistre pou chak pò, ak yon rezolisyon 64 nF pou chak bit.

Rejis Estati Klasifikasyon Port (0x4C rive 0x4F)
Kat rejis sa yo li sèlman epi yo bay klas PD mande ak klas pò a. Tablo sa a bay lis tou de valè (mande ak asiyen).

Tablo 3-10. Valè yo mande ak plase yo

Valè nan Mande epi Asiyen Bits Klas Estati
0 0 0 0 Enkoni
0 0 0 1 Klas 1
0 0 1 0 Klas 2
0 0 1 1 Klas 3
0 1 0 0 Klas 4
0 1 0 1 NA
0 1 1 0 Klas 0
0 1 1 1 NA
1 0 0 0 Klas 5—4-Pè SS
1 0 0 1 Klas 6—4Pè SS
1 0 1 0 Klas 7—4-Pè SS
1 0 1 1 Klas 8 —4-Pè SS
1 1 0 0 NA
1 1 0 1 Klas 5—4-Pè DS
1 1 1 0 NA
1 1 1 1 NA

Nòt: 

  • SS = Single Siyati; DS = Doub Siyati.
  • Si PSE gen yon bidjè limite pou pouvwa epi li pa ka bay pouvwa PD a mande a, klas pò a kapab pi ba pase klas PD a mande a.

0x4C — Pò 1 Estati Klas

  • Bits 0…3 bay klas PD yo mande a. Bits 4…7 bay klas pò a asiyen. 0x4D — Pò 2 Estati Klas
  • Bits 0…3 bay klas PD yo mande a. Bits 4…7 bay klas pò a. 0x4E — Estati klas Port 3
  • Bits 0…3 bay klas PD yo mande a. Bits 4…7 bay klas pò a asiyen. 0x4F—Klas Estati Port 4
  • Bits 0…3 bay klas PD yo mande a. Bits 4…7 bay klas pò a asiyen.

 Anrejistre Estati AutoClass (0x51 rive 0x54)

  • Kat rejis sa yo li sèlman epi yo bay mezi AutoClass ak estati.
  • Bits 0…6 bay pouvwa a mezire pandan AutoClass yotage, ak yon rezolisyon 0.5W pou chak LSB. Bit 7 bay estati AutoClass la:
  • 0 = Mezi pa te fèt.
  • 1 = mezi AutoClass te konplete. 0x51 — Pò 1 Estati AutoClass
    • Bits 0…6 se klas PD yo mande yo.
    • Bit 7 se estati AutoClass.
  • 0x52 — Pò 2 Estati AutoClass
    • Bits 0…6 se klas PD yo mande yo.
    • Bit 7 se estati AutoClass.
  • 0x53 — Pò 3 Estati AutoClass
    • Bits 0…6 se klas PD yo mande yo.
    • Bit 7 se estati AutoClass.
  • 0x53 — Pò 3 Estati AutoClass
    • Bits 0…6 se klas PD yo mande yo.
    • Bit 7 se estati AutoClass.

 Istwa revizyon

Istwa revizyon an dekri chanjman ki te aplike nan dokiman an. Chanjman yo nan lis pa revizyon, kòmanse ak piblikasyon ki pi aktyèl la.

Revizyon Dat Deskripsyon
B 4/2023 Te ajoute seksyon 1. Otomòd Operasyon Organigram epi Figi 1-1
A 04/2023 Premye revizyon

Enfòmasyon sou Microchip

  • Microchip la Websit
    Microchip bay sipò sou entènèt atravè nou an websit nan www.microchip.com . Sa a websit ki itilize pou fè files ak enfòmasyon fasil disponib pou kliyan. Gen kèk nan kontni ki disponib yo enkli:
    •  Sipò pou pwodwi - Done fèy ak errata, nòt aplikasyon ak sample pwogram, resous konsepsyon, gid itilizatè a ak dokiman sipò pyès ki nan konpitè, dènye degaje lojisyèl ak lojisyèl achiv
    • Sipò teknik jeneral - Kesyon yo poze souvan (FAQs), demann sipò teknik, gwoup diskisyon sou entènèt, lis manm pwogram patnè konsepsyon Microchip.
    • Biznis Microchip - Seleksyon pwodwi ak gid kòmande, dènye communiqués pou laprès Microchip, lis seminè ak evènman, lis biwo lavant Microchip, distribitè ak reprezantan faktori.
  • Sèvis Notifikasyon Chanjman pwodwi
  • Sèvis notifikasyon chanjman pwodwi Microchip la ede kenbe kliyan yo kouran sou pwodwi Microchip yo. Abònen yo pral resevwa yon notifikasyon imel chak fwa gen chanjman, mizajou, revizyon oswa erè ki gen rapò ak yon fanmi pwodwi espesifik oswa zouti devlopman ki enterese yo.
  • Pou anrejistre, ale nan www.microchip.com/pcn epi swiv enstriksyon enskripsyon yo.
  • Sipò pou Kliyan
  • Itilizatè pwodwi Microchip ka resevwa asistans atravè plizyè chanèl:
    • Distribitè oswa Reprezantan
    • Biwo Komèsyal Lokal
    • Enjenyè solisyon entegre (ESE)
    • Sipò teknik
  • Kliyan yo ta dwe kontakte distribitè yo, reprezantan yo oswa ESE pou jwenn sipò. Biwo lavant lokal yo disponib tou pou ede kliyan yo. Yon lis biwo lavant ak lokal yo enkli nan dokiman sa a.
  • Gen sipò teknik ki disponib atravè la websit nan: www.microchip.com/support
  • Aparèy Microchip Kòd Pwoteksyon Karakteristik
  • Remake detay sa yo sou karakteristik pwoteksyon kòd sou pwodwi Microchip:
    • Pwodwi Microchip satisfè espesifikasyon yo nan Fich Done Microchip yo.
    • Microchip kwè ke fanmi li nan pwodwi yo an sekirite lè yo itilize nan fason ki gen entansyon an, nan espesifikasyon opere, ak nan kondisyon nòmal.
    • Microchip valè ak agresif pwoteje dwa pwopriyete entelektyèl li yo. Tantativ pou vyole karakteristik pwoteksyon kòd nan pwodwi Microchip se entèdi entèdi epi yo ka vyole Digital Millennium Copyright Act.
    • Ni Microchip ni okenn lòt manifakti semi-conducteurs ka garanti sekirite kòd li a. Pwoteksyon Kòd pa vle di ke nou garanti pwodwi a se "ki pa ka kase". Pwoteksyon Kòd toujou ap evolye. Microchip pran angajman pou li kontinye amelyore karakteristik pwoteksyon kòd pwodwi nou yo.
  • Avi Legal
  • Piblikasyon sa a ak enfòmasyon ki ladan l yo ka itilize sèlman ak pwodwi Microchip, tankou pou konsepsyon, teste, ak entegre pwodwi Microchip ak aplikasyon w lan. Sèvi ak enfòmasyon sa yo nan nenpòt lòt fason vyole kondisyon sa yo. Enfòmasyon konsènan aplikasyon pou aparèy yo bay sèlman pou konvenyans ou epi yo ka ranplase pa mizajou. Se responsablite w pou asire ke aplikasyon w lan satisfè espesifikasyon w yo. Kontakte biwo lavant Microchip lokal ou a pou plis sipò oswa, jwenn plis sipò nan www.microchip.com/en-us/support/design-help/client-support-services.
  • ENFÒMASYON SA A SE MICROCHIP "KÒM YO". MICROCHIP PA FÈ OKENN REPREZANTASYON OUBYEN GARANTI KI KIT EXPRESSO BYEN ENPLIKITE, EKRI OUBYEN ORAL, LEGAL OSWA ONYÈ, KI GENYEN AK ENFÒMASYON YO KI GENYEN MEN PA LIMITE A NENPÒT GARANTI ENPLIKITE SOU KI PA Vyolasyon, Komèsyal ak PATISIBILITE, AK PATISIBILITE. GARANTI KI GENYEN AK KONDISYON, KALITE, OSWA PERFORMANS LI.
  • MICROCHIP PAP RESPONSABLE POU NENPÒT PÈT ENDRÈK, ESPESYAL, PINITIF, AK ENSEDAN, OSWA KONSEKANS, DOGAJ, PRI, OSWA DEPANS KI GENYEN KELÈ AK ENFÒMASYON AN OSWA ITILIZ YO, KELANSAN SA KOZE, MENM SI PWOFÈ SA A. POSIBILITE OSWA DOmaj YO YO PREVIVWA. NAN PWOFÈ LA LWA OBLÈ, RESPONSABILITE TOTAL MICROCHIP A SOU TOUT REKLAMASYON NAN NENPÒT KI GENYEN AK ENFÒMASYON AN OSWA
  • ITILIZE LI PAP DEPASSE KANTITE FRÈ A, SI GEN YEN, OU TE PEYE DIRECTÈTMAN POU MICROCHIP POU ENFÒMASYON AN.
  • Itilizasyon aparèy Microchip nan aplikasyon pou sipò lavi ak/oswa sekirite se antyèman nan risk achtè a, epi achtè a dakò pou defann, dedomaje epi kenbe Microchip inonsan kont nenpòt ak tout domaj, reklamasyon, kostim, oswa depans ki soti nan itilizasyon sa a. Pa gen okenn lisans yo transmèt, implicitement oswa otreman, anba okenn dwa pwopriyete entelektyèl Microchip sof si sa di otreman.

Mak komèsyal yo

  • Non ak logo Microchip, logo Microchip, Adaptec, AVR, AVR logo, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStyluuchs, MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, ak XMEGA se mak anrejistre Microchip Technology Incorporated nan Etazini ak lòt peyi yo.
  • AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed ​​Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, ak ZL se mak anrejistre Microchip Technology Incorporated nan Etazini.
  • Sipresyon kle adjasan, AKS, Analog-pou-laj-dijital, Nenpòt kondansateur, AnyIn, AnyOut, Ogmante Chanjman, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM Matching, Dynamic Matching. , DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, Programmation seri nan sikwi, ICSP, INICnet, Paralèl Entelijan, IntelliMOS, Koneksyon Inter-Chip, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, , RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect, ak ZENA se mak komèsyal Microchip Technology Incorporated nan Etazini ak lòt peyi.
  • SQTP se yon mak sèvis nan Microchip Technology Incorporated nan Etazini
  • Logo Adaptec, Frequency on Demand, Silicon Storage Technology, ak Symmcom se mak ki anrejistre Microchip Technology Inc. nan lòt peyi yo.
  • GestIC se yon mak ki anrejistre Microchip Technology Germany II GmbH & Co. KG, yon sipòtè Microchip Technology Inc., nan lòt peyi yo.
  • Tout lòt mak ki mansyone isit la se pwopriyete konpayi respektif yo. © 2023, Microchip Technology Incorporated ak filiales li yo. Tout dwa rezève.
  • ISBN: 978-1-6683-2380-9
  • Sistèm Jesyon Kalite
  • Pou enfòmasyon konsènan Sistèm Jesyon Kalite Microchip, tanpri vizite www.microchip.com/quality.

Komèsyal ak sèvis atravè lemond

AMERIK

AZI / PASIFIK

  • Ostrali - Sydney
  • Tel: 61-2-9868-6733
  • Lachin - Beijing
  • Tel: 86-10-8569-7000
  • Lachin - Chengdu
  • Tel: 86-28-8665-5511
  • Lachin - Chongqing
  • Tel: 86-23-8980-9588
  • Lachin - Dongguan
  • Tel: 86-769-8702-9880
  • Lachin - Guangzhou
  • Tel: 86-20-8755-8029
  • Lachin - Hangzhou
  • Tel: 86-571-8792-8115
  • Lachin - Hong Kong SAR
  • Tel: 852-2943-5100
  • Lachin - Nankin
  • Tel: 86-25-8473-2460
  • Lachin - Kendao
  • Tel: 86-532-8502-7355
  • Lachin - Shanghai
  • Tel: 86-21-3326-8000
  • Lachin - Shenyang
  • Tel: 86-24-2334-2829
  • Lachin - Shenzhen
  • Tel: 86-755-8864-2200
  • Lachin - Suzhou
  • Tel: 86-186-6233-1526
  • Lachin - Wuhan
  • Tel: 86-27-5980-5300
  • Lachin - Xian
  • Tel: 86-29-8833-7252
  • Lachin - ksiamèn
  • Tel: 86-592-2388138
  • Lachin - Zhuhai
  • Tel: 86-756-3210040
  • Lend - Bangalore
  • Tel: 91-80-3090-4444
  • Lend - New Delhi
  • Tel: 91-11-4160-8631
  • Lend - Pune
  • Tel: 91-20-4121-0141
  • Japon - Osaka
  • Tel: 81-6-6152-7160
  • Japon - Tokyo
  • Tel: 81-3-6880- 3770
  • Kore di - Daegu
  • Tel: 82-53-744-4301
  • Kore di - Seoul
  • Tel: 82-2-554-7200
  • Malezi - Kuala Lumpur
  • Tel: 60-3-7651-7906
  • Malezi - Penang
  • Tel: 60-4-227-8870
  • Filipin - Manila
  • Tel: 63-2-634-9065
  • Singapore
  • Tel: 65-6334-8870
  • Taiwan - Hsin Chu
  • Tel: 886-3-577-8366
  • Taiwan - Kaohsiung
  • Tel: 886-7-213-7830
  • Taiwan - Taipei
  • Tel: 886-2-2508-8600
  • Thailand - Bangkok
  • Tel: 66-2-694-1351
  • Vyetnam - Ho Chi Minh
  • Tel: 84-28-5448-2100

EWÒP

  • Otrich – Wels
  • Tel: 43-7242-2244-39
  • Faks: 43-7242-2244-393
  • Denmark - Copenhagen
  • Tel: 45-4485-5910
  • Faks: 45-4485-2829
  • Fenlann – Espoo
  • Tel: 358-9-4520-820
  • Frans - Pari
  • Tel: 33-1-69-53-63-20
  • Fax: 33-1-69-30-90-79
  • Almay – Garching
  • Tel: 49-8931-9700
  • Almay – Haan
  • Tel: 49-2129-3766400
  • Almay - Heilbronn
  • Tel: 49-7131-72400
  • Almay - Karlsruhe
  • Tel: 49-721-625370
  • Almay - Minik
  • Tel: 49-89-627-144-0
  • Fax: 49-89-627-144-44
  • Almay - Rosenheim
  • Tel: 49-8031-354-560
  • Izrayèl - Ra'anana
  • Tel: 972-9-744-7705
  • Itali - Milan
  • Tel: 39-0331-742611
  • Faks: 39-0331-466781
  • Itali - Padova
  • Tel: 39-049-7625286
  • Netherlands - Drunen
  • Tel: 31-416-690399
  • Faks: 31-416-690340
  • Nòvèj - Trondheim
  • Tel: 47-72884388
  • Polòy - Warsaw
  • Tel: 48-22-3325737
  • Woumani - Bucharest
  • Tel: 40-21-407-87-50
  • Espay – Madrid
  • Tel: 34-91-708-08-90
  • Fax: 34-91-708-08-91
  • Syèd - Gothenberg
  • Tel: 46-31-704-60-40
  • Syèd - Stockholm
  • Tel: 46-8-5090-4654
  • UK - Wokingham
  • Tel: 44-118-921-5800
  • Faks: 44-118-921-5820

Gid itilizatè
© 2023 Microchip Technology Inc. ak filiales li yo

Dokiman / Resous

MICROCHIP PD77728 Auto Mode Enskri kat jeyografik [pdfManyèl Enstriksyon
DS00004761B, PD77728 oto mòd anrejistre kat jeyografik, PD77728, PD77728 anrejistre kat jeyografik, oto mòd anrejistre kat jeyografik, anrejistre kat jeyografik, kat jeyografik

Referans

Kite yon kòmantè

Adrès imel ou p ap pibliye. Jaden obligatwa yo make *