Intel Corporation, istwa - Intel Corporation, stilize kòm intel, se yon sosyete miltinasyonal Ameriken ak konpayi teknoloji ki gen katye jeneral nan Santa Clara ofisyèl yo. websit se Intel.com.
Ou ka jwenn yon anyè manyèl itilizatè ak enstriksyon pou pwodwi Intel anba a. Pwodwi Intel yo patante ak trademark anba mak la Intel Corporation.
Enfòmasyon pou kontakte:
Adrès: 2200 Mission College Blvd, Santa Clara, CA 95054, Etazini
Aprann kijan pou enjekte erè nan RAM konfigirasyon aparèy FPGA Intel yo ak UG-01173 Fault Injection FPGA IP Core User Guide. Gid sa a bay enstriksyon etap pa etap ak karakteristik pou similye erè mou ak tès repons sistèm yo. Konpatib ak Intel Arria® 10, Intel Cyclone® 10 GX, ak aparèy fanmi Stratix® V.
Aprann kijan pou rekipere epi estoke kontni mesaj ki anrejistre erè pou aparèy Intel FPGA avèk Error Message Register Unloader FPGA IP Core. Gid itilizatè sa a kouvri modèl sipòte, karakteristik, ak estimasyon pèfòmans. Optimize fonksyonalite aparèy ou an epi jwenn aksè nan enfòmasyon EMR an menm tan.
Aprann kijan pou itilize Nwayo IP ALTERA_CORDIC, ki gen fonksyon pwen fiks ak algorithm CORDIC. Gid itilizatè sa a bay deskripsyon fonksyonèl, paramèt, ak siyal pou jenerasyon kòd VHDL ak Verilog HDL. Sipòte DSP IP Core Device Family Intel a.
Aprann sou karakteristik ak benefis Intel BCH IP Nwayo a, ki gen ladan ankode oswa dekodeur ki gen gwo pèfòmans totalman paramètrize pou deteksyon ak koreksyon erè. Manyèl itilizatè sa a bay direktiv pou pi bon pratik jesyon pwojè, kreye scripts simulation IP ak Qsys endepandan de vèsyon, ak plis ankò. Eksplore enfòmasyon ki gen rapò ak achiv yo pou jwenn gid itilizatè pou vèsyon anvan yo nan BCH IP Core.
Aprann kijan pou kalibre I/O dinamikman avèk OCT Intel FPGA IP, ki disponib pou aparèy Intel Stratix® 10, Arria® 10, ak Cyclone® 10 GX. Manyèl itilizatè sa a bay enfòmasyon sou migrasyon soti nan aparèy anvan yo ak karakteristik sipò pou jiska 12 revokasyon sou-chip. Kòmanse ak OCT FPGA IP jodi a.
Gid Itilizatè UG-01155 IOPLL FPGA IP Nwayo a bay enstriksyon detaye sou fason pou konfigirasyon epi sèvi ak Intel® FPGA IP Core pou aparèy Arria® 10 ak Cyclone® 10 GX. Avèk sipò pou sis mòd fidbak revèy diferan ak jiska nèf siyal pwodiksyon revèy, nwayo IP sa a se yon zouti versatile pou konsèpteur FPGA. Gid ajou sa a pou Intel Quartus Prime Design Suite 18.1 kouvri tou chanjman faz dinamik PLL ak opinyon PLL adjasan pou mòd kaskad PLL.
Aprann tout bagay sou 4G Turbo-V Intel® FPGA IP ak manyèl itilizatè sa a. Avèk karakteristik tankou kòd Turbo ak FEC, akseleratè sa a pafè pou aplikasyon vRAN. Eksplore akseleratè downlink ak uplink, ansanm ak sipò fanmi aparèy.
Aprann sou OPAE FPGA Linux Device Driver Architecture pou platfòm Intel nan manyèl itilizatè sa a. Eksplore achitekti pyès ki nan konpitè, Virtualization, ak fonksyon FPGA Management Engine pou optimize pèfòmans ak jesyon pouvwa. Kòmanse ak chofè OPAE Intel FPGA jodi a.
Manyèl itilizatè sa a se pou AN 829 PCI Express* Avalon®-MM DMA Reference Design. Li montre pèfòmans Intel® Arria® 10, Cyclone® 10 GX, ak Stratix® 10 Hard IP pou PCIe* ak yon koòdone Avalon-MM ak yon kontwolè DMA pèfòmans segondè. Manyèl la gen ladann yon chofè lojisyèl Linux, dyagram blòk, ak mezi pèfòmans sistèm. Aprann plis sou evalyasyon pèfòmans pwotokòl PCIe ak konsepsyon referans sa a.
Aprann sou ASMI Parallel II Intel FPGA IP, yon nwayo IP avanse ki pèmèt aksè dirèk flash ak kontwòl enskri pou lòt operasyon yo. Manyèl itilizatè sa a kouvri tout fanmi aparèy Intel FPGA epi li sipòte nan vèsyon lojisyèl Quartus Prime 17.0 ak pi lwen. Jwenn plis enfòmasyon sou zouti pwisan sa a pou mizajou sistèm aleka ak depo nan Header SEU Sensitivity Map Files.