Microsemi UG0950 DDR AXI4 Arbiter IP
ព័ត៌មានអំពីផលិតផល
Microsemi DDR_AXI4_Arbiter គឺជាឧបករណ៍អនុវត្តផ្នែករឹងដែលត្រូវបានប្រើជាទូទៅនៅក្នុងកម្មវិធីវីដេអូ និងក្រាហ្វិក។ វាត្រូវបានរចនាឡើងដើម្បីគាំទ្រអត្រាទិន្នន័យទ្វេរដង (DDR) សមកាលកម្មថាមវន្តចូលប្រើអង្គចងចាំចៃដន្យ (SDRAM) សម្រាប់ដំណើរការលឿននៅក្នុងប្រព័ន្ធវីដេអូ។
ឧបករណ៍នេះត្រូវបានបំពាក់ដោយមុខងារសំខាន់ៗដូចជា ការពិពណ៌នាការរចនា ធាតុបញ្ចូល និងលទ្ធផល ប៉ារ៉ាម៉ែត្រនៃការកំណត់រចនាសម្ព័ន្ធ និងដ្យាក្រាមពេលវេលាសម្រាប់មុខងារប្រកបដោយប្រសិទ្ធភាព។
លក្ខណៈសំខាន់ៗ
- គាំទ្រ DDR SDRAM
- ការពិពណ៌នាការរចនាប្រកបដោយប្រសិទ្ធភាព
- ធាតុចូល និងទិន្នផលច្រើន។
- ប៉ារ៉ាម៉ែត្រកំណត់រចនាសម្ព័ន្ធសម្រាប់ការប្ដូរតាមបំណង
- ដ្យាក្រាមពេលវេលាសម្រាប់ការវាយតម្លៃការអនុវត្តត្រឹមត្រូវ។
គ្រួសារដែលគាំទ្រ
DDR_AXI4_Arbiter ត្រូវបានរចនាឡើងដើម្បីគាំទ្រក្រុមគ្រួសារជាច្រើនសម្រាប់កម្មវិធីវីដេអូ និងក្រាហ្វិក។
ការណែនាំអំពីការប្រើប្រាស់ផលិតផល
ដើម្បីប្រើឧបករណ៍ Microsemi DDR_AXI4_Arbiter សូមធ្វើតាមការណែនាំដំឡើងដែលមាននៅក្នុងសៀវភៅណែនាំអ្នកប្រើប្រាស់។ ឧបករណ៍គួរតែត្រូវបានដំឡើងដោយអ្នកបច្ចេកទេសដែលមានលក្ខណៈសម្បត្តិគ្រប់គ្រាន់ដើម្បីធានាបាននូវមុខងារត្រឹមត្រូវ។ នៅពេលដំឡើងរួច ឧបករណ៍អាចត្រូវបានកំណត់រចនាសម្ព័ន្ធដោយប្រើប៉ារ៉ាម៉ែត្រកំណត់រចនាសម្ព័ន្ធដែលមាននៅក្នុងសៀវភៅណែនាំអ្នកប្រើប្រាស់។ ដ្យាក្រាមពេលវេលាគួរតែត្រូវបានប្រើដើម្បីវាយតម្លៃដំណើរការរបស់ឧបករណ៍។ ក្នុងករណីមានបញ្ហា ឬសំណួរទាក់ទងនឹងឧបករណ៍ សូមទាក់ទងផ្នែកជំនួយផ្នែកលក់ Microsemi តាមរយៈព័ត៌មានទំនាក់ទំនងដែលបានផ្តល់។
Microsemi មិនធ្វើការធានា តំណាង ឬការធានាទាក់ទងនឹងព័ត៌មានដែលមាននៅទីនេះ ឬភាពសមស្របនៃផលិតផល និងសេវាកម្មរបស់វាសម្រាប់គោលបំណងជាក់លាក់ណាមួយឡើយ ហើយ Microsemi មិនទទួលខុសត្រូវអ្វីទាំងអស់ដែលកើតឡើងចេញពីកម្មវិធី ឬការប្រើប្រាស់ផលិតផល ឬសៀគ្វីណាមួយ។ ផលិតផលដែលបានលក់នៅទីនេះ និងផលិតផលផ្សេងទៀតដែលលក់ដោយ Microsemi ត្រូវបានទទួលរងនូវការធ្វើតេស្តមានកម្រិត ហើយមិនគួរត្រូវបានប្រើប្រាស់ដោយភ្ជាប់ជាមួយឧបករណ៍ ឬកម្មវិធីដែលសំខាន់ក្នុងបេសកកម្មឡើយ។ លក្ខណៈបច្ចេកទេសនៃការអនុវត្តណាមួយត្រូវបានគេជឿថាអាចទុកចិត្តបាន ប៉ុន្តែមិនត្រូវបានផ្ទៀងផ្ទាត់ទេ ហើយអ្នកទិញត្រូវតែអនុវត្ត និងបញ្ចប់ការអនុវត្តន៍ទាំងអស់ និងការធ្វើតេស្តផលិតផលផ្សេងទៀត តែម្នាក់ឯង និងរួមគ្នាជាមួយ ឬដំឡើងនៅក្នុងផលិតផលចុងក្រោយណាមួយ។ អ្នកទិញមិនត្រូវពឹងផ្អែកលើទិន្នន័យ និងលក្ខណៈបច្ចេកទេសនៃការអនុវត្ត ឬប៉ារ៉ាម៉ែត្រដែលផ្តល់ដោយ Microsemi ឡើយ។ វាជាទំនួលខុសត្រូវរបស់អ្នកទិញក្នុងការកំណត់ដោយឯករាជ្យនូវភាពសមស្របនៃផលិតផលណាមួយ និងដើម្បីសាកល្បង និងផ្ទៀងផ្ទាត់ដូចគ្នា។ ព័ត៌មានដែលផ្តល់ដោយ Microsemi ខាងក្រោមនេះត្រូវបានផ្តល់ជូន "ដូចដែលនៅមាន កន្លែងណា" និងជាមួយនឹងកំហុសទាំងអស់ ហើយហានិភ័យទាំងមូលដែលទាក់ទងនឹងព័ត៌មាននេះគឺទាំងស្រុងជាមួយអ្នកទិញ។ Microsemi មិនផ្តល់ដោយជាក់លាក់ ឬដោយប្រយោលដល់ភាគីណាមួយនូវសិទ្ធិប៉ាតង់ អាជ្ញាប័ណ្ណ ឬសិទ្ធិ IP ផ្សេងទៀតទេ ទោះជាទាក់ទងនឹងព័ត៌មាននោះដោយខ្លួនឯង ឬអ្វីដែលពិពណ៌នាដោយព័ត៌មានបែបនេះក៏ដោយ។ ព័ត៌មានដែលមាននៅក្នុងឯកសារនេះគឺជាកម្មសិទ្ធិរបស់ Microsemi ហើយ Microsemi រក្សាសិទ្ធិដើម្បីធ្វើការផ្លាស់ប្តូរណាមួយចំពោះព័ត៌មាននៅក្នុងឯកសារនេះ ឬចំពោះផលិតផល និងសេវាកម្មណាមួយនៅពេលណាមួយដោយមិនមានការជូនដំណឹងជាមុន។
អំពី Microsemi
Microsemi ដែលជាក្រុមហ៊ុនបុត្រសម្ព័ន្ធគ្រប់គ្រងទាំងស្រុងរបស់ Microchip Technology Inc. (Nasdaq: MCHP) ផ្តល់នូវផលប័ត្រដ៏ទូលំទូលាយនៃ semiconductor និងដំណោះស្រាយប្រព័ន្ធសម្រាប់លំហអាកាស និងការពារជាតិ ទំនាក់ទំនង មជ្ឈមណ្ឌលទិន្នន័យ និងទីផ្សារឧស្សាហកម្ម។ ផលិតផលរួមមានសៀគ្វីរួមបញ្ចូលគ្នានូវសញ្ញាចម្រុះអាណាឡូកដែលមានប្រសិទ្ធភាពខ្ពស់ និងរឹងដោយវិទ្យុសកម្ម, FPGAs, SoCs និង ASICs; ផលិតផលគ្រប់គ្រងថាមពល; ឧបករណ៍កំណត់ពេលវេលា និងសមកាលកម្ម និងដំណោះស្រាយពេលវេលាច្បាស់លាស់ កំណត់ស្តង់ដារពិភពលោកសម្រាប់ពេលវេលា។ ឧបករណ៍ដំណើរការសំឡេង; ដំណោះស្រាយ RF; សមាសធាតុដាច់ដោយឡែក; ការផ្ទុកសហគ្រាស និងដំណោះស្រាយទំនាក់ទំនង បច្ចេកវិទ្យាសុវត្ថិភាព និងការប្រឆាំង t ដែលអាចធ្វើមាត្រដ្ឋានបាន។amper ផលិតផល; ដំណោះស្រាយអ៊ីសឺរណិត; Power-over-Ethernet ICs និង midspans; ក៏ដូចជាសមត្ថភាព និងសេវាកម្មរចនាផ្ទាល់ខ្លួន។ ស្វែងយល់បន្ថែមនៅ www.microsemi.com.
ទីស្នាក់ការកណ្តាល Microsemi
ក្រុមហ៊ុន One Enterprise, Aliso Viejo,
CA 92656 សហរដ្ឋអាមេរិក
នៅសហរដ្ឋអាមេរិក៖ +1 ៨៦៦-៤៤៧-២១៩៤ នៅខាងក្រៅសហរដ្ឋអាមេរិក៖ +1 ៨៦៦-៤៤៧-២១៩៤ ការលក់៖ +1 ៨៦៦-៤៤៧-២១៩៤
ទូរសារ៖ +1 ៨៦៦-៤៤៧-២១៩៤
អ៊ីមែល៖ sales.support@microsemi.com
www.microsemi.com
© 2022 Microsemi ដែលជាក្រុមហ៊ុនបុត្រសម្ព័ន្ធគ្រប់គ្រងទាំងស្រុងរបស់ Microchip Technology Inc. រក្សាសិទ្ធិគ្រប់យ៉ាង។ Microsemi និងនិមិត្តសញ្ញា Microsemi គឺជាពាណិជ្ជសញ្ញាដែលបានចុះបញ្ជីរបស់សាជីវកម្ម Microsemi ។ ពាណិជ្ជសញ្ញា និងសញ្ញាសេវាកម្មផ្សេងទៀតទាំងអស់ គឺជាកម្មសិទ្ធិរបស់ម្ចាស់រៀងៗខ្លួន។
ប្រវត្តិកែប្រែ
ប្រវត្តិកែប្រែពិពណ៌នាអំពីការផ្លាស់ប្តូរដែលត្រូវបានអនុវត្តនៅក្នុងឯកសារ។ ការផ្លាស់ប្តូរត្រូវបានរាយបញ្ជីដោយការកែប្រែ ដោយចាប់ផ្តើមជាមួយនឹងការបោះពុម្ពផ្សាយបច្ចុប្បន្នបំផុត។
ការកែប្រែ 1.0
ការបោះពុម្ពលើកដំបូងនៃឯកសារនេះ។
សេចក្តីផ្តើម
ការចងចាំគឺជាផ្នែកសំខាន់មួយនៃកម្មវិធីវីដេអូ និងក្រាហ្វិកធម្មតា។ ពួកវាត្រូវបានប្រើសម្រាប់ផ្ទុកទិន្នន័យភីកសែលវីដេអូ។ មួយ buffering ទូទៅ ឧample បង្ហាញស៊ុមបណ្ដោះអាសន្នដែលទិន្នន័យភីកសែលវីដេអូពេញលេញសម្រាប់ស៊ុមត្រូវបានផ្ទុកនៅក្នុងអង្គចងចាំ។
អត្រាទិន្នន័យទ្វេរដង (DDR) សមកាលកម្មថាមវន្តចូលប្រើចៃដន្យអង្គចងចាំ (SDRAM) គឺជាការចងចាំមួយដែលត្រូវបានប្រើប្រាស់ជាទូទៅនៅក្នុងកម្មវិធីវីដេអូសម្រាប់ការផ្អាក។ SDRAM ត្រូវបានប្រើដោយសារតែល្បឿនរបស់វាដែលត្រូវការសម្រាប់ដំណើរការលឿននៅក្នុងប្រព័ន្ធវីដេអូ។
ការអនុវត្តផ្នែករឹង
ការពិពណ៌នាការរចនា
DDR AXI4 Arbiter ផ្តល់នូវចំណុចប្រទាក់មេ AXI4 ទៅកាន់ឧបករណ៍បញ្ជានៅលើបន្ទះឈីប DDR ។ អាជ្ញាកណ្តាលគាំទ្រដល់បណ្តាញសរសេររហូតដល់ប្រាំបី និងឆានែលអានចំនួនប្រាំបី។ ប្លុកនេះកំណត់រវាងបណ្តាញអានចំនួនប្រាំបី ដើម្បីផ្តល់នូវការចូលទៅកាន់ឆានែលអាន AXI តាមរបៀបបម្រើមុនគេ។ វិធីដូចគ្នាដែលប្លុកកំណត់រវាងប៉ុស្តិ៍សរសេរចំនួនប្រាំបី ដើម្បីផ្តល់នូវការចូលទៅកាន់ឆានែលសរសេរ AXI ក្នុងលក្ខណៈបម្រើមុនគេ។ បណ្តាញអាន និងសរសេរទាំងប្រាំបីមានអាទិភាពស្មើគ្នា។ ចំណុចប្រទាក់មេ AXI4 នៃ Arbiter IP អាចត្រូវបានកំណត់រចនាសម្ព័ន្ធសម្រាប់ទទឹងទិន្នន័យផ្សេងៗគ្នាចាប់ពី 32 ប៊ីតដល់ 512 ប៊ីត។
រូបខាងក្រោមបង្ហាញពីដ្យាក្រាម pin-out កម្រិតកំពូលនៃ DDR AXI4 Arbiter ។
ដ្យាក្រាមការបិទកម្រិតកំពូលសម្រាប់ចំណុចប្រទាក់អាជ្ញាកណ្តាលដើម
ដ្យាក្រាមប្លុកកម្រិតកំពូលសម្រាប់ចំណុចប្រទាក់ Arbiter Bus
ប្រតិបត្តិការអានត្រូវបានបង្កឡើងដោយការកំណត់សញ្ញាបញ្ចូល r(x)_req_i ខ្ពស់នៅលើឆានែលអានជាក់លាក់មួយ។ អាជ្ញាកណ្តាលឆ្លើយតបដោយការទទួលស្គាល់ នៅពេលដែលវារួចរាល់ដើម្បីបម្រើសំណើរអាន។ បន្ទាប់មកវាសamples អាសយដ្ឋាន AXI ចាប់ផ្តើម និងអានទំហំផ្ទុះដែលត្រូវបានបញ្ចូលពីមេខាងក្រៅ។ ឆានែលដំណើរការធាតុបញ្ចូល និងបង្កើតប្រតិបត្តិការ AXI ដែលត្រូវការដើម្បីអានទិន្នន័យពីអង្គចងចាំ DDR ។ ទិន្នផលទិន្នន័យដែលបានអានពី arbiter គឺជារឿងធម្មតាសម្រាប់គ្រប់បណ្តាញអាន។ កំឡុងពេលអានទិន្នន័យ ទិន្នន័យអានដែលមានសុពលភាពនៃឆានែលដែលត្រូវគ្នាឡើងខ្ពស់។ ចុងបញ្ចប់នៃប្រតិបត្តិការអានត្រូវបានបញ្ជាក់ដោយសញ្ញាដែលបានអានរួចរាល់ នៅពេលដែលបៃដែលបានស្នើសុំទាំងអស់ត្រូវបានផ្ញើចេញ។
ស្រដៀងគ្នាទៅនឹងប្រតិបត្តិការដែលបានអាន ប្រតិបត្តិការសរសេរត្រូវបានបង្កឡើងដោយការកំណត់សញ្ញាបញ្ចូល w(x)_req_i ខ្ពស់។ រួមជាមួយនឹងសញ្ញាស្នើសុំ អាសយដ្ឋានចាប់ផ្តើមសរសេរ និងប្រវែងផ្ទុះត្រូវតែផ្តល់ឱ្យក្នុងអំឡុងពេលសំណើ។ នៅពេលដែលអាជ្ញាកណ្តាលអាចរកបានដើម្បីបម្រើសំណើសរសេរ វាឆ្លើយតបដោយការផ្ញើសញ្ញាទទួលស្គាល់នៅលើឆានែលដែលត្រូវគ្នា។ បន្ទាប់មក អ្នកប្រើប្រាស់ត្រូវផ្តល់ទិន្នន័យសរសេរ រួមជាមួយនឹងទិន្នន័យដែលមានសុពលភាពនៅលើឆានែល។ ចំនួននាឡិកាដែលទិន្នន័យមានសុពលភាពខ្ពស់គួរតែត្រូវគ្នានឹងរយៈពេលផ្ទុះ។ អាជ្ញាកណ្តាលបញ្ចប់ប្រតិបត្តិការសរសេរ និងកំណត់សញ្ញាដែលសរសេររួចរាល់ខ្ពស់ ដែលបង្ហាញពីការបញ្ចប់ប្រតិបត្តិការសរសេរ។
ធាតុចូល និងលទ្ធផល
តារាងខាងក្រោមរាយបញ្ជីច្រកបញ្ចូល និងទិន្នផលនៃ DDR AXI4 Arbiter សម្រាប់ចំណុចប្រទាក់ Bus ។
ច្រកបញ្ចូល និងទិន្នផលសម្រាប់ចំណុចប្រទាក់ Arbiter Bus
ច្រកបញ្ចូល និងទិន្នផលសម្រាប់ចំណុចប្រទាក់អ្នកកាត់ដើមដើម
ប៉ារ៉ាម៉ែត្រកំណត់រចនាសម្ព័ន្ធ
តារាងខាងក្រោមរាយបញ្ជីប៉ារ៉ាម៉ែត្រកំណត់រចនាសម្ព័ន្ធដែលប្រើក្នុងការអនុវត្តផ្នែករឹងនៃ DDR AXI4 Arbiter ។ ទាំងនេះគឺជាប៉ារ៉ាម៉ែត្រទូទៅ ហើយអាចផ្លាស់ប្តូរបានដោយផ្អែកលើតម្រូវការកម្មវិធី។
ដ្យាក្រាមពេលវេលា
តួរលេខខាងក្រោមបង្ហាញពីការតភ្ជាប់នៃធាតុបញ្ចូលសំណើអាន និងសរសេរ អាសយដ្ឋានអង្គចងចាំចាប់ផ្តើម សរសេរធាតុបញ្ចូលពីមេខាងក្រៅ អាន ឬសរសេរការទទួលស្គាល់ និងអាន ឬសរសេរធាតុបញ្ចូលដែលផ្តល់ដោយអាជ្ញាកណ្តាល។
ដ្យាក្រាមកំណត់ពេលវេលាសម្រាប់សញ្ញាដែលប្រើក្នុងការសរសេរ/អានតាមរយៈចំណុចប្រទាក់ AXI4
រូបខាងក្រោមបង្ហាញពីការតភ្ជាប់រវាងការបញ្ចូលទិន្នន័យសរសេរពីមេខាងក្រៅ រួមជាមួយនឹងការបញ្ចូលទិន្នន័យត្រឹមត្រូវ។ នេះគឺដូចគ្នាសម្រាប់ប៉ុស្តិ៍សរសេរចំនួនប្រាំបី។
ដ្យាក្រាមកំណត់ពេលសម្រាប់សរសេរទៅក្នុងអង្គចងចាំខាងក្នុង
តួរលេខខាងក្រោមបង្ហាញពីការភ្ជាប់គ្នារវាងលទ្ធផលអានទិន្នន័យទៅកាន់មេខាងក្រៅ រួមជាមួយនឹងលទ្ធផលទិន្នន័យដែលមានសុពលភាពសម្រាប់បណ្តាញអានទាំងប្រាំបី។
ដ្យាក្រាមពេលវេលាសម្រាប់ទិន្នន័យដែលទទួលបានតាមរយៈ DDR AXI4 Arbiter សម្រាប់អានឆានែល
អាជ្ញាប័ណ្ណ
IP អាចត្រូវបានប្រើក្នុងរបៀប RTL ដោយគ្មានអាជ្ញាប័ណ្ណណាមួយឡើយ។
ការណែនាំអំពីការដំឡើង
ស្នូលត្រូវតែត្រូវបានដំឡើងទៅក្នុងកម្មវិធី Libero ។ វាត្រូវបានធ្វើដោយស្វ័យប្រវត្តិតាមរយៈមុខងារធ្វើបច្ចុប្បន្នភាពកាតាឡុកនៅក្នុង Libero ឬ CPZ file អាចត្រូវបានបន្ថែមដោយដៃដោយប្រើមុខងារបន្ថែមកាតាឡុក។ ម្តង CPZ file ត្រូវបានដំឡើងនៅក្នុង Libero ស្នូលអាចត្រូវបានកំណត់រចនាសម្ព័ន្ធ បង្កើត និងភ្លាមៗនៅក្នុង SmartDesign សម្រាប់ការដាក់បញ្ចូលក្នុងគម្រោង Libero ។
សម្រាប់ការណែនាំបន្ថែមអំពីការដំឡើងស្នូល ការផ្តល់អាជ្ញាប័ណ្ណ និងការប្រើប្រាស់ទូទៅ សូមមើល Libero SoC Online Help ។
ការប្រើប្រាស់ធនធាន
ប្លុក DDR AXI4 Arbiter ត្រូវបានអនុវត្តនៅលើកញ្ចប់ PolarFire® FPGA (MPF300T -1FCG1152E) សម្រាប់ប៉ុស្តិ៍សរសេរចំនួនបួន និងការកំណត់រចនាសម្ព័ន្ធឆានែលអានចំនួនបួន។
ធនធាន | ការប្រើប្រាស់ |
DFFs | 2822 |
4 បញ្ចូល LUTs | 2999 |
MACC | 0 |
LSRAM 18K | 13 |
usRAM 1K | 1 |
ឯកសារ/ធនធាន
![]() |
Microsemi UG0950 DDR AXI4 Arbiter IP [pdf] ការណែនាំអ្នកប្រើប្រាស់ UG0950 DDR AXI4 Arbiter IP, UG0950, DDR AXI4 Arbiter IP, AXI4 Arbiter IP, Arbiter IP |