intel FPGA ទាញយក Cable II Plug Connection
ការដំឡើង Intel® FPGA Download Cable II
ការយកចិត្តទុកដាក់៖ ឈ្មោះខ្សែទាញយកបានប្តូរទៅជា Intel® FPGA Download Cable II ។ ខ្លះ file ឈ្មោះអាចនៅតែសំដៅលើ USB-Blaster II ។
ការយកចិត្តទុកដាក់៖ លើកលែងតែមានការបញ្ជាក់ផ្សេងពីនេះ ការប្រើប្រាស់ពាក្យ 'cable' ឬ 'download cable' នឹងសំដៅជាពិសេសទៅលើ Intel FPGA Download Cable II ។
Intel FPGA Download Cable II ភ្ជាប់ច្រក USB នៅលើកុំព្យូទ័រម៉ាស៊ីនទៅកាន់ Intel FPGA ដែលបានម៉ោននៅលើបន្ទះសៀគ្វីដែលបានបោះពុម្ព។ ខ្សែ Intel FPGA Download Cable II បញ្ជូនទិន្នន័យពីម៉ាស៊ីនកុំព្យូទ័រទៅក្បាល 10-pin ស្តង់ដារដែលភ្ជាប់ទៅ FPGA ។ អ្នកអាចប្រើ Intel FPGA Download Cable II សម្រាប់ដូចខាងក្រោម៖
- ទាញយកទិន្នន័យការកំណត់រចនាសម្ព័ន្ធម្តងម្កាលទៅប្រព័ន្ធមួយកំឡុងពេលបង្កើតគំរូ
- ទិន្នន័យកម្មវិធីចូលទៅក្នុងប្រព័ន្ធកំឡុងពេលផលិត
- កូនសោស្តង់ដារអ៊ិនគ្រីបកម្រិតខ្ពស់ (AES) និងការសរសេរកម្មវិធីហ្វុយស៊ីប
ឧបករណ៍ និងប្រព័ន្ធដែលគាំទ្រ
អ្នកអាចប្រើ Intel FPGA Download Cable II ដើម្បីទាញយកទិន្នន័យកំណត់រចនាសម្ព័ន្ធទៅកាន់ឧបករណ៍ខាងក្រោម៖
- Intel Stratix® ស៊េរី FPGAs
- Intel Cyclone® ស៊េរី FPGAs
- CPLD ស៊េរី Intel MAX®
- Intel Arria® ស៊េរី FPGAs
អ្នកអាចអនុវត្តការសរសេរកម្មវិធីក្នុងប្រព័ន្ធនៃឧបករណ៍ខាងក្រោម៖
- ឧបករណ៍កំណត់រចនាសម្ព័ន្ធ EPC4, EPC8 និង EPC16 ប្រសើរឡើង
- ឧបករណ៍កំណត់រចនាសម្ព័ន្ធសៀរៀល EPCS1, EPCS4, EPCS16, EPCS64, និង EPCS/Q128, EPCQ256, EPCQ-L និង EPCQ512
Intel FPGA Download Cable II គាំទ្រប្រព័ន្ធគោលដៅដោយប្រើដូចខាងក្រោម៖
- 5.0-V TTL, 3.3-V LVTTL/LVCMOS
- ស្តង់ដារ I/O តែមួយពី 1.5 V ដល់ 3.3 V
តម្រូវការប្រភពថាមពល
- 5.0 V ពី Intel FPGA Download Cable II
- រវាង 1.5 V និង 5.0 V ពីបន្ទះសៀគ្វីគោលដៅ
តម្រូវការកម្មវិធី និងការគាំទ្រ
- វីនដូ 7/8/10 (32 ប៊ីត និង 64 ប៊ីត)
- Windows XP (32-bit និង 64-bit)
- Windows Server 2008 R2 (64 ប៊ីត)
- វេទិកា Linux ដូចជា Red Hat Enterprise 5
ចំណាំ៖
ប្រើកម្មវិធី Intel Quartus® Prime កំណែ 14.0 ឬថ្មីជាងនេះ ដើម្បីកំណត់រចនាសម្ព័ន្ធឧបករណ៍របស់អ្នក។ Intel Quartus Prime កំណែ 13.1 គាំទ្រភាគច្រើននៃសមត្ថភាពរបស់ Intel FPGA Download Cable II ។ ប្រសិនបើអ្នកប្រើកំណែនេះ សូមដំឡើងបំណះចុងក្រោយបំផុតសម្រាប់ភាពឆបគ្នាពេញលេញ។ Intel FPGA Download Cable II ក៏គាំទ្រឧបករណ៍ដូចខាងក្រោមៈ
- Intel Quartus Prime Programmer (និងកំណែឈរតែឯង)
- Intel Quartus Prime Signal Tap II Logic Analyzer (និងកំណែឈរតែឯង)
- JTAG និងឧបករណ៍បំបាត់កំហុសដែលគាំទ្រដោយ JTAG ម៉ាស៊ីនមេ។ សម្រាប់អតីតampលេ៖
- កុងសូលប្រព័ន្ធ
- ឧបករណ៍បំបាត់កំហុស Nios® II
- ឧបករណ៍បំបាត់កំហុស Arm * DS-5
ការដំឡើង Intel FPGA Download Cable II សម្រាប់ការកំណត់រចនាសម្ព័ន្ធ ឬកម្មវិធី
- ផ្តាច់ខ្សែថាមពលពីបន្ទះសៀគ្វី។
- ភ្ជាប់ Intel FPGA Download Cable II ទៅនឹងរន្ធ USB នៅលើកុំព្យូទ័ររបស់អ្នក និងទៅកាន់ច្រកខ្សែទាញយក។
- ភ្ជាប់ Intel FPGA Download Cable II ទៅនឹងក្បាល 10-pin នៅលើបន្ទះឧបករណ៍។
- ភ្ជាប់ខ្សែថាមពលឡើងវិញ ដើម្បីបញ្ចូលថាមពលទៅកាន់បន្ទះសៀគ្វី។
ខ្សែទាញយក Intel FPGA II
ចំណាំ៖
សម្រាប់ទំហំដោត និងបឋមកថា ឈ្មោះម្ជុល និងលក្ខខណ្ឌប្រតិបត្តិការ សូមមើលជំពូក Intel FPGA Download Cable II Specifications ។
ព័ត៌មានពាក់ព័ន្ធ
Intel FPGA Download Cable II Specifications នៅទំព័រ 8
ការដំឡើង Intel FPGA Download Cable II Driver នៅលើប្រព័ន្ធ Windows 7/8/10
អ្នកត្រូវតែមានសិទ្ធិគ្រប់គ្រងប្រព័ន្ធ (អ្នកគ្រប់គ្រង) ដើម្បីដំឡើងកម្មវិធីបញ្ជាខ្សែទាញយក។ កម្មវិធីបញ្ជាខ្សែសម្រាប់ទាញយកត្រូវបានរួមបញ្ចូលនៅក្នុងការដំឡើងកម្មវិធី Intel Quartus Prime ។ មុនពេលអ្នកចាប់ផ្តើមការដំឡើង សូមផ្ទៀងផ្ទាត់ថាកម្មវិធីបញ្ជាខ្សែដែលទាញយកមានទីតាំងនៅក្នុងថតរបស់អ្នក៖ \ \drivers\usb-blaster-ii.
- ភ្ជាប់ខ្សែទាញយកទៅរន្ធ USB របស់កុំព្យូទ័រអ្នក។ នៅពេលដោតចូលជាលើកដំបូង សារមួយលេចឡើងដែលបញ្ជាក់ថាកម្មវិធីកម្មវិធីបញ្ជាឧបករណ៍មិនត្រូវបានដំឡើងដោយជោគជ័យទេ។
- ពីកម្មវិធីគ្រប់គ្រងឧបករណ៍វីនដូ កំណត់ទីតាំងឧបករណ៍ផ្សេងទៀត ហើយចុចខាងស្តាំលើ USB-BlasterII ខាងលើ។
អ្នកត្រូវដំឡើងកម្មវិធីបញ្ជាសម្រាប់ចំណុចប្រទាក់នីមួយៗ៖ មួយសម្រាប់ JTAG ចំណុចប្រទាក់ និងមួយសម្រាប់ចំណុចប្រទាក់ System Console ។ - នៅលើម៉ឺនុយចុចខាងស្តាំ ចុច អាប់ដេតកម្មវិធីបញ្ជា។ កម្មវិធីកម្មវិធីបញ្ជាអាប់ដេត - ប្រអប់ USB BlasterII លេចឡើង។ 1. ការដំឡើង Intel® FPGA Download Cable II 683719 | 2019.10.23 ផ្ញើ
- ចុចរកមើលកុំព្យូទ័ររបស់ខ្ញុំសម្រាប់កម្មវិធីបញ្ជាដើម្បីបន្ត។
- ចុច រកមើល… ហើយរកមើលទីតាំងរបស់អ្នកបើកបរនៅលើប្រព័ន្ធរបស់អ្នក៖ \ \drivers\usb-blaster-ii. ចុចយល់ព្រម។
- ចុច Next ដើម្បីដំឡើង Driver ។
- ចុច ដំឡើង នៅពេលសួរថាតើអ្នកចង់ដំឡើងដែរឬទេ។ ឥឡូវនេះអ្នកគួរតែមាន JTAG ខ្សែបង្ហាញនៅក្នុងកម្មវិធីគ្រប់គ្រងឧបករណ៍។
- ឥឡូវដំឡើងកម្មវិធីបញ្ជាសម្រាប់ចំណុចប្រទាក់ផ្សេងទៀត។ ត្រលប់ទៅជំហានទី 2 ហើយដំណើរការម្តងទៀតសម្រាប់ឧបករណ៍ខ្សែដែលទាញយកផ្សេងទៀត។ នៅពេលអ្នកបញ្ចប់ អ្នកនឹងបន្ថែម USB-Blaster II (JTAG ចំណុចប្រទាក់) នៅក្រោម JTAG ខ្សែ។
ការដំឡើង Intel FPGA Download Cable II Driver នៅលើប្រព័ន្ធលីនុច
សម្រាប់លីនុច ខ្សែទាញយកគាំទ្រ Red Hat Enterprise 5, 6, និង 7។ ដើម្បីចូលប្រើខ្សែ កម្មវិធី Intel Quartus Prime ប្រើកម្មវិធីបញ្ជា Red Hat USB ដែលមានស្រាប់គឺ USB file ប្រព័ន្ធ (usbfs) ។ តាមលំនាំដើម root គឺជាអ្នកប្រើប្រាស់តែមួយគត់ដែលត្រូវបានអនុញ្ញាតឱ្យប្រើ usbfs ។ អ្នកត្រូវតែមានសិទ្ធិគ្រប់គ្រងប្រព័ន្ធ (root) ដើម្បីកំណត់រចនាសម្ព័ន្ធកម្មវិធីបញ្ជា Intel FPGA Download Cable II ។
- បង្កើត ក file ដាក់ឈ្មោះ /etc/udev/rules.d/51-usbblaster.rules ហើយបន្ថែមបន្ទាត់ខាងក្រោមទៅវា។ (ច្បាប់ file អាចមានរួចហើយ ប្រសិនបើអ្នកបានដំឡើងកំណែមុននេះ។ )
- Red Hat Enterprise 5 និងខ្ពស់ជាង Intel FPGA Download Cable II
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6010″, MODE=”0666″
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6810″, MODE=”0666″
ការប្រុងប្រយ័ត្ន៖ វាគួរតែមានតែបីបន្ទាត់ប៉ុណ្ណោះ។ fileមួយចាប់ផ្តើមដោយមតិយោបល់ និងពីរចាប់ផ្តើមដោយ BUS ។ កុំបន្ថែមការបំបែកបន្ទាត់បន្ថែមទៅ .rules file.
- Red Hat Enterprise 5 និងខ្ពស់ជាង Intel FPGA Download Cable II
- បញ្ចប់ការដំឡើងរបស់អ្នកដោយដំឡើងផ្នែករឹងនៃការសរសេរកម្មវិធីនៅក្នុងកម្មវិធី Intel Quartus Prime ។ ចូលទៅកាន់ផ្នែក "ការដំឡើង Intel FPGA Download Cable II Hardware ជាមួយ Intel Quartus Prime Software" ។
សម្រាប់ព័ត៌មានបន្ថែមអំពីការដំឡើងកម្មវិធីបញ្ជាខ្សែ សូមមើលទំព័រព័ត៌មានអំពីកម្មវិធីបញ្ជាខ្សែ និងអាដាប់ទ័រ។
ព័ត៌មានពាក់ព័ន្ធ
- ការដំឡើង Intel FPGA Download Cable II Hardware ជាមួយនឹង Intel Quartus Prime Software នៅទំព័រ 7
- ព័ត៌មានអំពីកម្មវិធីបញ្ជាខ្សែ និងអាដាប់ទ័រ
ការដំឡើង Intel FPGA Download Cable II Driver នៅលើប្រព័ន្ធ Windows XP
អ្នកត្រូវតែមានសិទ្ធិគ្រប់គ្រងប្រព័ន្ធ (អ្នកគ្រប់គ្រង) ដើម្បីដំឡើងកម្មវិធីបញ្ជាខ្សែទាញយក។ កម្មវិធីបញ្ជាខ្សែសម្រាប់ទាញយកត្រូវបានរួមបញ្ចូលនៅក្នុងការដំឡើងកម្មវិធី Intel Quartus Prime ។ មុនពេលអ្នកចាប់ផ្តើមការដំឡើង សូមផ្ទៀងផ្ទាត់ថាកម្មវិធីបញ្ជាខ្សែទាញយកមានទីតាំងនៅក្នុងថតរបស់អ្នក៖ \ \drivers\usb-blasterii ។
ការដំឡើង Intel FPGA Download Cable II Hardware ជាមួយនឹងកម្មវិធី Intel Quartus Prime
- ចាប់ផ្តើមកម្មវិធី Intel Quartus Prime ។
- ពី Tools menu ចុច Programmer ។
- ចុចលើ Hardware Setup។
- ចុចលើផ្ទាំងការកំណត់ផ្នែករឹង។
- ពីបញ្ជីផ្នែករឹងដែលបានជ្រើសរើសបច្ចុប្បន្ន សូមជ្រើសរើស Intel FPGA Download Cable II ។
- ចុចបិទ។
- នៅក្នុងបញ្ជីរបៀប សូមជ្រើសរើសរបៀបសរសេរកម្មវិធីដែលសមស្រប។ តារាងខាងក្រោមពិពណ៌នាអំពីរបៀបនីមួយៗ។
របៀបសរសេរកម្មវិធី
របៀប | ការពិពណ៌នាអំពីរបៀប |
ក្រុមសកម្មភាពសាកល្បងរួម (JTAG) | កម្មវិធី ឬកំណត់រចនាសម្ព័ន្ធឧបករណ៍ទាំងអស់ដែលគាំទ្រដោយកម្មវិធី Quartus Prime តាមរយៈ JTAG ការសរសេរកម្មវិធី។ |
ការសរសេរកម្មវិធីក្នុងរន្ធ | មិនត្រូវបានគាំទ្រដោយ Intel FPGA Download Cable II ទេ។ |
ការសរសេរកម្មវិធីស៊េរីអកម្ម | កំណត់រចនាសម្ព័ន្ធឧបករណ៍ទាំងអស់ដែលគាំទ្រដោយកម្មវិធី Quartus Prime ដោយមិនរាប់បញ្ចូលឧបករណ៍កំណត់រចនាសម្ព័ន្ធដែលប្រសើរឡើង (EPC) និងឧបករណ៍កំណត់រចនាសម្ព័ន្ធសៀរៀល (EPCS/Q)។ |
កម្មវិធីសៀរៀលសកម្ម | កម្មវិធីតែមួយ EPCS1, EPCS4, EPCS16, EPCS64, EPCS/Q128, EPCQ256, EPCQ-L និង EPCQ512 ។ |
សម្រាប់ជំនួយលម្អិតលើការប្រើប្រាស់ Quartus Prime Programmer សូមមើលការណែនាំអ្នកប្រើប្រាស់ Intel Quartus Prime Pro Edition: Programmer ឬ Intel Quartus Prime Standard Edition User Guide: Programmer ។
ព័ត៌មានពាក់ព័ន្ធ
- មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់ Intel Quartus Prime Pro Edition៖ អ្នកសរសេរកម្មវិធី
- មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់ Intel Quartus Prime Standard Edition៖ អ្នកសរសេរកម្មវិធី
Intel FPGA Download Cable II Specifications
វ៉ុលtagអ៊ីតម្រូវការ
ម្ជុល Intel FPGA Download Cable II VCC(TRGT) ត្រូវតែភ្ជាប់ទៅវ៉ុលជាក់លាក់មួយ។tage សម្រាប់ឧបករណ៍ដែលកំពុងត្រូវបានកម្មវិធី។ ភ្ជាប់ប្រដាប់ទប់ទប់ទល់ទៅនឹងការផ្គត់ផ្គង់ថាមពលដូចគ្នានឹង Intel FPGA Download Cable II : VCC(TRGT) ។
Intel FPGA Download Cable II VCC(TRGT) Pin Voltagអ៊ីតម្រូវការ
គ្រួសារឧបករណ៍ | Intel FPGA Download Cable II VCC Voltagអ៊ីត្រូវការ |
អារីយ៉ា GX | ដូចដែលបានបញ្ជាក់ដោយ VCCSEL |
Arria II GX | ដូចដែលបានបញ្ជាក់ដោយ VCCPD ឬ VCCIO របស់ធនាគារ 8C |
អារីយ៉ា វី | ដូចដែលបានបញ្ជាក់ដោយ VCCPD ធនាគារ 3A |
ក្រុមហ៊ុន Intel Arria ១០ | ដូចដែលបានបញ្ជាក់ដោយ VCCPGM ឬ VCCIO |
ព្យុះស៊ីក្លូន III | ដូចដែលបានបញ្ជាក់ដោយ VCCA ឬ VCCIO |
ព្យុះស៊ីក្លូន IV | ដូចដែលបានបញ្ជាក់ដោយ VCCIO. ធនាគារ 9 សម្រាប់ Cyclone IV GX និង Bank 1 សម្រាប់ឧបករណ៍ Cyclone IV E ។ |
ព្យុះស៊ីក្លូន V | ដូចដែលបានបញ្ជាក់ដោយ VCCPD ធនាគារ 3A |
EPC4, EPC8, EPC16 | ១២ វ |
EPCS1, EPCS4, EPCS16, EPCS64, EPCS128 | ១២ វ |
EPCS/Q16, EPCS/Q64, EPCS/Q128, EPCQ256, EPCQ512 | ១២ វ |
EPCQ-L | ១២ វ |
MAX II, MAX V | ដូចដែលបានបញ្ជាក់ដោយ VCCIO របស់ធនាគារ ១ |
Intel MAX 10 | ដូចដែលបានបញ្ជាក់ដោយ VCCIO |
Stratix II, Stratix II GX | ដូចដែលបានបញ្ជាក់ដោយ VCCSEL |
Stratix III, Stratix IV | ដូចដែលបានបញ្ជាក់ដោយ VCCPGM ឬ VCCPD |
Stratix V | ដូចដែលបានបញ្ជាក់ដោយ VCCPD ធនាគារ 3A |
ការតភ្ជាប់ខ្សែទៅក្តារ
ខ្សែ USB ស្តង់ដារភ្ជាប់ទៅរន្ធ USB នៅលើឧបករណ៍។
Intel FPGA ទាញយក Cable II Block Diagram
Intel FPGA Download Cable II Plug Connection
ដោត 10-pin ស្ត្រីភ្ជាប់ទៅនឹងក្បាលក្បាលបុរស 10-pin នៅលើបន្ទះសៀគ្វីដែលមានឧបករណ៍គោលដៅ។
Intel FPGA Download Cable II 10-Pin Female Plug Dimensions – Inches & Millimeters
Intel FPGA Download Cable II Dimension – Inches និង Millimeters
10-Pin II Female Plug Signal Names និងរបៀបសរសេរកម្មវិធី
ម្ជុល | របៀបសៀរៀលសកម្ម (AS) | របៀបសៀរៀលអកម្ម (PS) | JTAG របៀប | |||
ឈ្មោះសញ្ញា | ការពិពណ៌នា | ឈ្មោះសញ្ញា | ការពិពណ៌នា | ឈ្មោះសញ្ញា | ការពិពណ៌នា | |
1 | DCLK | ការកំណត់រចនាសម្ព័ន្ធនាឡិកា | DCLK | ការកំណត់រចនាសម្ព័ន្ធនាឡិកា | TCK | នាឡិកាសាកល្បង |
2 | GND | ដីសញ្ញា | GND | ដីសញ្ញា | GND | ដីសញ្ញា |
3 | CONF_DONE | ការកំណត់រចនាសម្ព័ន្ធរួចរាល់ | CONF_DONE | ការកំណត់រចនាសម្ព័ន្ធរួចរាល់ | ធី។ ឌី។ អូ | តេស្តលទ្ធផលទិន្នន័យ |
4 | VCC(TRGT) | គោលដៅផ្គត់ផ្គង់ថាមពល | VCC(TRGT) | គោលដៅផ្គត់ផ្គង់ថាមពល | VCC(TRGT) | គោលដៅផ្គត់ផ្គង់ថាមពល |
5 | nCONFIG | ការត្រួតពិនិត្យការកំណត់រចនាសម្ព័ន្ធ | nCONFIG | ការត្រួតពិនិត្យការកំណត់រចនាសម្ព័ន្ធ | TMS | របៀបសាកល្បង ជ្រើសរើសការបញ្ចូល |
6 | nCE | ដំណើរការបន្ទះឈីបគោលដៅ | – | – | PROC_RST | កំណត់ដំណើរការឡើងវិញ |
7 | ទិន្នន័យ | ទិន្នន័យសៀរៀលសកម្មចេញ | nSTATUS | ស្ថានភាពកំណត់រចនាសម្ព័ន្ធ | – | – |
8 | nCS | ជ្រើសរើសបន្ទះឈីបឧបករណ៍កំណត់រចនាសម្ព័ន្ធសៀរៀល | nCS | ជ្រើសរើសបន្ទះឈីបឧបករណ៍កំណត់រចនាសម្ព័ន្ធសៀរៀល | – | – |
9 | អេឌីអាយ | ទិន្នន័យសៀរៀលសកម្មនៅក្នុង | ទិន្ន័យ ០ | ទិន្នន័យសៀរៀលអកម្មនៅក្នុង | TDI | សាកល្បងការបញ្ចូលទិន្នន័យ |
10 | GND | ដីសញ្ញា | GND | ដីសញ្ញា | GND | ដីសញ្ញា |

និមិត្តសញ្ញា | ប៉ារ៉ាម៉ែត្រ | លក្ខខណ្ឌ | នាទី | អតិបរមា | ឯកតា |
VCC(TRGT) | ការផ្គត់ផ្គង់គោលដៅ voltage | ទាក់ទងនឹងដី | -0.5 | 6.5 | V |
VCC(USB) | ការផ្គត់ផ្គង់ USB វ៉ុលtage | ទាក់ទងនឹងដី | -0.5 | 6.0 | V |
បន្ត… |
និមិត្តសញ្ញា | ប៉ារ៉ាម៉ែត្រ | លក្ខខណ្ឌ | នាទី | អតិបរមា | ឯកតា |
II | ចរន្តបញ្ចូលចំហៀងគោលដៅ | ម្ជុលទី ១ | -100.0 | 100.0 | mA |
II (USB) | ចរន្តផ្គត់ផ្គង់ USB | V-BUS | – | 200.0 | mA |
Io | ទិសដៅទិន្នផលបច្ចុប្បន្ន | ម្ជុល: 1, 5, 6, 8, 9 | -50.0 | 50.0 | mA |
Intel FPGA Download Cable II លក្ខខណ្ឌប្រតិបត្តិការដែលបានណែនាំ
និមិត្តសញ្ញា | ប៉ារ៉ាម៉ែត្រ | លក្ខខណ្ឌ | នាទី | អតិបរមា | ឯកតា |
VCC(TRGT) | ការផ្គត់ផ្គង់គោលដៅ voltage, ប្រតិបត្តិការ 5.0-V | — | 4.75 | 5.25 | V |
ការផ្គត់ផ្គង់គោលដៅ voltage, ប្រតិបត្តិការ 3.3-V | — | 3.0 | 3.6 | V | |
ការផ្គត់ផ្គង់គោលដៅ voltage, ប្រតិបត្តិការ 2.5-V | — | 2.375 | 2.625 | V | |
ការផ្គត់ផ្គង់គោលដៅ voltage, ប្រតិបត្តិការ 1.8-V | — | 1.71 | 1.89 | V | |
ការផ្គត់ផ្គង់គោលដៅ voltage, ប្រតិបត្តិការ 1.5-V | — | 1.43 | 1.57 | V |
លក្ខខណ្ឌប្រតិបត្តិការរបស់ Intel FPGA ទាញយកខ្សែ II DC
និមិត្តសញ្ញា | ប៉ារ៉ាម៉ែត្រ | លក្ខខណ្ឌ | នាទី | អតិបរមា | ឯកតា |
VIH | វ៉ុលបញ្ចូលកម្រិតខ្ពស់tage | VCC(TRGT) >= 2.0 V | 0.7 x VCC(TRGT) | — | V |
វ៉ុលបញ្ចូលកម្រិតខ្ពស់tage | VCC(TRGT) < 2.0 V | 0.65 x VCC(TRGT) | — | V | |
វីល | វ៉ុលបញ្ចូលកម្រិតទាបtage | VCC(TRGT) >= 2.0 V | — | 0.3 x VCC(TRG
T) |
V |
វ៉ុលបញ្ចូលកម្រិតទាបtage | VCC(TRGT) >= 2.0 V | — | 0.2 x VCC(TRG
T) |
V | |
VOH | វ៉ុលទិន្នផលកម្រិតខ្ពស់ 5.0-Vtage | VCC(TRGT) = 4.5 V, IOH = -32 mA | 3.8 | — | V |
វ៉ុលទិន្នផលកម្រិតខ្ពស់ 3.3-Vtage | VCC(TRGT) = 3.0 V, IOH = -24 mA | 2.4 | — | V | |
វ៉ុលទិន្នផលកម្រិតខ្ពស់ 2.5-Vtage | VCC(TRGT) = 2.3 V, IOH = -12 mA | 1.9 | — | V | |
វ៉ុលទិន្នផលកម្រិតខ្ពស់ 1.8-Vtage | VCC(TRGT) = 1.65 V, IOH = -8 mA | 1.2 | — | V | |
វ៉ុលទិន្នផលកម្រិតខ្ពស់ 1.5-Vtage | VCC(TRGT) = 1.4 V, IOH = -6 mA | 1.0 | — | V | |
VOL | វ៉ុលទិន្នផលកម្រិតទាប 5.0-Vtage | VCC(TRGT) = 4.5 V, IOL = 32 mA | — | 0.55 | V |
វ៉ុលទិន្នផលកម្រិតទាប 3.3-Vtage | VCC(TRGT) = 3.0 V, IOL = 24 mA | — | 0.55 | V | |
វ៉ុលទិន្នផលកម្រិតទាប 2.5-Vtage | VCC(TRGT) = 2.3 V, IOL = 12 mA | — | 0.3 | V | |
វ៉ុលទិន្នផលកម្រិតទាប 1.8-Vtage | VCC(TRGT) = 1.65 V, IOL = 8 mA | — | 0.45 | V | |
វ៉ុលទិន្នផលកម្រិតទាប 1.5-Vtage | VCC(TRGT) = 1.4 V, IOL = 6 mA | — | 0.3 | V | |
ICC(TRGT) | ចរន្តប្រតិបត្តិការ (គ្មានបន្ទុក) | VCC(TRGT)=5.5 V | — | 316 | uA |
JTAG ការកំណត់ពេលវេលា និងទម្រង់រលក
Timing Waveform សម្រាប់ JTAG សញ្ញា (តាមទស្សនៈឧបករណ៍គោលដៅ)
JTAG ការកំណត់ពេលវេលាសម្រាប់ឧបករណ៍គោលដៅ
និមិត្តសញ្ញា | ប៉ារ៉ាម៉ែត្រ | នាទី | អតិបរមា | ឯកតា |
tJCP | រយៈពេលនាឡិកា TCK | 41.67 | — | ns |
tJCH | នាឡិកា TCK ពេលវេលាខ្ពស់។ | 20.83 | — | ns |
tJCL | TCK ម៉ោងទាប | 20.83 | — | ns |
tJPCO | JTAG ច្រកនាឡិកាទៅ JTAG លទ្ធផលបឋមកថា | — | ២.០ (២៣០ វី)
២.០ (២៣០ វី) |
ns |
បន្ត… |
និមិត្តសញ្ញា | ប៉ារ៉ាម៉ែត្រ | នាទី | អតិបរមា | ឯកតា |
tJPSU_TDI | JTAG ពេលវេលារៀបចំច្រក (TDI) | — | 24.42 | ns |
tJPSU_TMS | JTAG ពេលវេលារៀបចំច្រក (TMS) | — | 26.43 | ns |
tJPH | JTAG ពេលវេលាកាន់កំពង់ផែ | — | 17.25 | ns |
ពេលវេលាក្លែងធ្វើគឺផ្អែកលើគំរូពេលវេលាយឺត ដែលជាបរិយាកាសសេណារីយ៉ូដែលអាក្រក់បំផុត។ សម្រាប់ឧបករណ៍ជាក់លាក់ JTAG ព័ត៌មានអំពីពេលវេលា យោងទៅសន្លឹកទិន្នន័យឧបករណ៍ដែលពាក់ព័ន្ធ។
Intel FPGA ទាញយក Cable II កំណត់ពេលកំណត់
- ការផ្លាស់ប្តូរប្រេកង់ TCK នៅទំព័រ 14
- ឯកសារ៖ សន្លឹកទិន្នន័យ
ការផ្លាស់ប្តូរប្រេកង់ TCK
Intel FPGA Download Cable II មានប្រេកង់ TCK លំនាំដើម 24 MHz ។ កន្លែងដែលភាពសុចរិតនៃសញ្ញា និងពេលវេលារារាំងប្រតិបត្តិការនៅ 24 MHz សូមប្តូរប្រេកង់ TCK នៃខ្សែទាញយក៖
- បើកចំណុចប្រទាក់បន្ទាត់ពាក្យបញ្ជាជាមួយថត Intel Quartus Prime bin នៅក្នុងផ្លូវរបស់អ្នក (ឧទាហរណ៍ample, C:\ \ \quartus\bin64) ។
- វាយពាក្យបញ្ជាខាងក្រោមដើម្បីផ្លាស់ប្តូរប្រេកង់ TCK៖
- គឺជាខ្សែទាញយកដែលត្រូវកែប្រែ។
- គឺជាប្រេកង់ TCK ដែលចង់បាន។ ប្រើអត្រាគាំទ្រមួយដូចខាងក្រោម៖
- 4 MHz
- 16 MHz
- 6 MHz
- 24/n MHz (រវាង 10 KHz និង 6 MHz ដែល n តំណាងឱ្យលេខតម្លៃចំនួនគត់)
- គឺជាបុព្វបទឯកតាសម្រាប់ប្រេកង់ (ឧទាហរណ៍ M សម្រាប់ MHz) ។
ប្រេកង់ TCK លៃតម្រូវដោយស្វ័យប្រវត្តិសម្រាប់ Intel FPGA ទាញយកខ្សែ II
TCK Frequency Auto-Adjust គឺជាមុខងារថ្មីមួយដែលត្រូវបានអនុវត្តនៅក្នុងការចេញផ្សាយ Intel Quartus Prime 19.1 Pro សម្រាប់ Intel FPGA Download Cable II ។ លក្ខណៈពិសេសនេះផ្តល់នូវភាពងាយស្រួល និងការពារការកំណត់ប្រេកង់ TCK មិនត្រឹមត្រូវ ដែលអាចបណ្តាលឱ្យមានការបរាជ័យឧបករណ៍យឺតក្នុងអំឡុងពេល JTAG ប្រតិបត្តិការ។ មុខងារកែតម្រូវដោយស្វ័យប្រវត្តិត្រូវបានបើកជាលំនាំដើម។ ដើម្បីបិទមុខងារកែតម្រូវដោយស្វ័យប្រវត្តិ អ្នកអាចប្រើចំណុចប្រទាក់បន្ទាត់ពាក្យបញ្ជា ឬ Programmer GUI ។ ស្ថានភាពនៃលក្ខណៈពិសេសត្រូវបានកំណត់ឡើងវិញទៅលំនាំដើម (បើកដំណើរការ) នៅពេលដែលខ្សែត្រូវបានភ្ជាប់ឡើងវិញ ឬ JTAG ម៉ាស៊ីនមេត្រូវបានចាប់ផ្តើមឡើងវិញ។ មុខងារលៃតម្រូវដោយស្វ័យប្រវត្តិតែងតែអនុវត្តប្រេកង់ល្អបំផុតដែលអាចគាំទ្រនៅលើ J បច្ចុប្បន្នTAG ខ្សែសង្វាក់ផ្អែកលើការធ្វើតេស្ត BYPASS ។ ប្រសិនបើអ្នកបញ្ជាក់ប្រេកង់ TCK មុខងារកែតម្រូវដោយស្វ័យប្រវត្តិឈប់នៅប្រេកង់ TCK ដែលបានបញ្ជាក់ជាមួយនឹងលក្ខខណ្ឌដែលការធ្វើតេស្ត BYPASS កំពុងឆ្លងកាត់នៅប្រេកង់។ បើមិនដូច្នោះទេ មុខងារកែតម្រូវដោយស្វ័យប្រវត្តិនៅតែបន្ត ហើយនឹងឈប់នៅប្រេកង់ទាប ដែលការធ្វើតេស្ត BYPASS កំពុងឆ្លងកាត់។ មុខងារថ្មីនេះអាចអនុវត្តបានតែនៅពេលដែលទាំង Intel Quartus Prime និង JTAG ម៉ាស៊ីនមេស្ថិតនៅក្នុងកំណែ 19.1 ។ ប្រសិនបើអ្នកប្រើ Intel Quartus Prime 19.1 ជាមួយ JTAG ម៉ាស៊ីនមេ (មុនកំណែ 19.1) មុខងារលៃតម្រូវដោយស្វ័យប្រវត្តិមិនមានទេ។
ចំណាំ៖ ការលៃតម្រូវប្រេកង់ TCK ដោយស្វ័យប្រវត្តិត្រូវបានរចនាឡើងដោយផ្អែកលើរឹង JTAG ខ្សែសង្វាក់ស្កេន។ សម្រាប់និម្មិត JTAG ខ្សែសង្វាក់ស្កែន ប្រេកង់ TCK បន្ទាប់ពីការកែតម្រូវដោយស្វ័យប្រវត្តិអាចនៅតែត្រូវការការកែតម្រូវបន្ថែមពីអ្នកប្រើប្រាស់ដើម្បីជោគជ័យ JTAG ប្រតិបត្តិការ។
កម្មវិធី GUI
ប្រអប់ធីកត្រូវបានបន្ថែមនៅក្នុងប្រអប់ "ការដំឡើងផ្នែករឹង" របស់អ្នកសរសេរកម្មវិធី ដើម្បីបើក/បិទមុខងារកែតម្រូវប្រេកង់។ ប្រអប់ធីកត្រូវបានបើកនៅពេលដែលមុខងារកែតម្រូវប្រេកង់ដោយស្វ័យប្រវត្តិមាន។ បើមិនដូច្នោះទេវាមានពណ៌ប្រផេះ។ ប្រសិនបើមុខងារកែតម្រូវប្រេកង់ដោយស្វ័យប្រវត្តិត្រូវបានបើក នោះតម្លៃប្រេកង់ TCK ដែលបានកែតម្រូវថ្មីនឹងត្រូវបានបង្ហាញនៅក្រោមប្រអប់សាររបស់អ្នកសរសេរកម្មវិធី GUI ។
កម្មវិធី GUI (ការកំណត់ផ្នែករឹង → ផ្ទាំងការកំណត់ផ្នែករឹង)
ព័ត៌មានបន្ថែម
- ការកំណត់វីនដូមិនត្រឹមត្រូវ ឬបញ្ហាមិនស្គាល់មួយចំនួនជាមួយកម្មវិធីបញ្ជា Intel FPGA Download Cable II
- កំណែរបស់ JTAG- កម្មវិធីដែលទាក់ទងដូចជា Jtagconfig ឬ Jtagserver មិនត្រូវគ្នានឹងកំណែរបស់កម្មវិធី Intel Quartus Prime ទេ។
- កំណែរបស់ Intel FPGA Download Cable II driver គឺចាស់ មិនត្រឹមត្រូវ ឬខូច
- បើកប្រអប់បញ្ចូលពាក្យបញ្ជារបស់ Windows OS
- ប្រតិបត្តិពាក្យបញ្ជាខាងក្រោម៖
- ប្រសិនបើកំណែនៅក្នុងសារមិនត្រូវគ្នានឹងកំណែ Intel Quartus Prime ដែលអ្នកប្រើ អ្នកត្រូវតែកែប្រែអថេរប្រព័ន្ធអ្នកប្រើប្រាស់សម្រាប់គណនី Windows របស់អ្នក ឬអថេរប្រព័ន្ធ។
- ទៅ \quartus\bin64 សម្រាប់ Intel Quartus Prime ។ ទៅ \qprogrammer\bin64 ឬ \qprogrammer\quartus\bin64 សម្រាប់ឧបករណ៍ Intel Quartus Prime Programmer ។
- ប្រតិបត្តិពាក្យបញ្ជាខាងក្រោម៖ qreg.exe –force –jtag -setqdir
- Intel ណែនាំអ្នកឱ្យផ្ទៀងផ្ទាត់អថេរបរិស្ថានដោយប្រើនីតិវិធីកំណត់ដោយដៃដែលបានពន្យល់នៅក្នុងផ្នែកខាងក្រោម។
ការកំណត់ដោយដៃ
- បើក Environment Variables window នៃ Windows OS Windows Settings > វាយ “Environment” ទៅក្នុងផ្ទៃស្វែងរក > ជ្រើសរើស Edit the system environment variables
- ពិនិត្យមើលថាតើអថេរផ្លូវមាន %QUARTUS_ROOTDIR%\bin64 នៅក្នុងអថេរប្រព័ន្ធ ឬអថេរអ្នកប្រើប្រាស់សម្រាប់គណនីរបស់អ្នក។ ប្រសិនបើមិនមានទេ សូមបន្ថែម %QUARTUS_ROOTDIR%\bin64
- ពិនិត្យមើលថាតើអថេរ QUARTUS_ROOTDIR ស្ថិតនៅក្នុងផ្លូវត្រឹមត្រូវដែលថត bin64 កំណត់ទីតាំង Directory សម្រាប់ Intel Quartus Prime៖ \quartus Directory សម្រាប់ Intel Quartus Prime Programmer tool: < Quartus Prime Programmer install folder>\qprogrammer or < Quartus Prime Programmer install directory>\qprogrammer\quartus
- ប្រសិនបើអ្នកសម្គាល់ឃើញអថេរទាំងនេះនៅក្នុងអថេរប្រព័ន្ធទាំងពីរ ឬអថេរអ្នកប្រើប្រាស់សម្រាប់គណនីរបស់អ្នក ក្រុមហ៊ុន Intel ណែនាំឱ្យលុបមួយក្នុងចំណោមពួកវា។
- ចាប់ផ្ដើមកុំព្យូទ័ររបស់អ្នកឡើងវិញ ហើយពិនិត្យមើលកំណែ jtagកំណត់រចនាសម្ព័ន្ធដោយប្រើជំហានទី 1 និងទី 2
Jtagsការកំណត់ erver
- បើកប្រអប់បញ្ចូលពាក្យបញ្ជា Windows OS
- ប្រតិបត្តិពាក្យបញ្ជាខាងក្រោម៖ jtagconfig -serverinfo ឧample output message ត្រូវបានដំឡើង JTAG ម៉ាស៊ីនមេគឺ ' \quartus \bin64\jtagserver.exe' អ្នកគ្រប់គ្រងសេវាកម្មរាយការណ៍ថាម៉ាស៊ីនមេកំពុងដំណើរការផ្លូវរបាយការណ៍របស់ម៉ាស៊ីនមេ៖ \quartus \bin64\jtagsម៉ាស៊ីនមេ erver.exe រាយការណ៍កំណែ៖ កំណែ 18.1.1 Build 646 04/11/2019 SJ Standard Edition ម៉ាស៊ីនភ្ញៀវពីចម្ងាយត្រូវបានបិទ (គ្មានពាក្យសម្ងាត់)
- កំណត់អថេរបរិស្ថានឱ្យបានត្រឹមត្រូវតាមជំហានដែលបានពិពណ៌នានៅក្នុង jtagconfig ការកំណត់កំណែនៅក្នុងផ្នែកខាងលើ។
- ប្រតិបត្តិពាក្យបញ្ជាខាងក្រោម
- ចាប់ផ្ដើមកុំព្យូទ័ររបស់អ្នកឡើងវិញ
ដំឡើង/ដំឡើងកម្មវិធីបញ្ជា Intel FPGA Download Cable II ឡើងវិញ
- ភ្ជាប់ Intel FPGA Download Cable ឬ Intel FPGA Download Cable II របស់អ្នក។
- បើកបង្អួចកម្មវិធីគ្រប់គ្រងឧបករណ៍របស់ Windows OS Windows Settings> វាយ "Device Manager" ទៅក្នុងផ្នែកស្វែងរក> ជ្រើសរើស Device Manager
- ស្វែងរក Intel FPGA Download Cable II នៅក្រោម JTAG cables ឬ Intel FPGA Download Cable នៅក្រោមឧបករណ៍បញ្ជា Universal Serial Bus
- ជ្រើសរើស Intel FPGA Download Cable ឬ Intel FPGA Download Cable II
- ចុចកណ្ដុរស្ដាំហើយជ្រើសរើសឧបករណ៍លុបចេញពីម៉ឺនុយបរិបទ
- បើកដំណើរការលុបកម្មវិធីបញ្ជាសម្រាប់ឧបករណ៍នេះ ហើយចុច លុប
- ប្រសិនបើអ្នកឃើញខ្សែទាញយក Intel FPGA ឬ Intel FPGA Download Cable II ផ្សេងទៀត សូមលុបវាចោលផងដែរ។
- ដំឡើងកម្មវិធីបញ្ជាឡើងវិញតាមជំហាននៅក្នុងផ្នែក ដំណើរការដោះស្រាយបញ្ហា Windows សម្រាប់ Intel FPGA Download Cable II នៅទំព័រ 18
ដំណើរការដោះស្រាយបញ្ហាសម្រាប់កំហុសនៅពេលស្កេនផ្នែករឹង គ្មានឧបករណ៍
អ្នកប្រហែលជាឃើញកំហុសនេះនៅពេលភ្ជាប់ខ្សែទាញយកច្រើនទៅកុំព្យូទ័ររបស់អ្នកហើយប្រតិបត្តិ jtagពាក្យបញ្ជា config ។ កំហុសនៅពេលស្កេនផ្នែករឹង – គ្មានឧបករណ៍ វាត្រូវការពេលវេលាកំណត់ជាក់លាក់សម្រាប់កុំព្យូទ័ររបស់អ្នកដើម្បីបញ្ចប់ការរាប់បញ្ចូលឧបករណ៍ USB បន្ទាប់ពីភ្ជាប់ឧបករណ៍ USB ។ ឧបករណ៍ USB កាន់តែច្រើនត្រូវបានភ្ជាប់ ពេលវេលាកាន់តែច្រើនត្រូវបានទាមទារសម្រាប់ការរាប់បញ្ចូលឧបករណ៍ USB ។ កំហុសខាងលើកើតឡើងនៅពេលដែល jtagពាក្យបញ្ជា config ត្រូវបានប្រតិបត្តិ មុនពេលកុំព្យូទ័ររបស់អ្នកបញ្ចប់ការរាប់បញ្ចូលឧបករណ៍ USB ដើម្បីទទួលស្គាល់ខ្សែទាញយកទាំងអស់ដែលបានភ្ជាប់។ កំហុសហាក់ដូចជាកើតឡើងតែនៅពេលដែល jtagពាក្យបញ្ជា config ត្រូវបានប្រតិបត្តិភ្លាមៗបន្ទាប់ពីខ្សែទាញយកជាច្រើនត្រូវបានភ្ជាប់
នីតិវិធីដោះស្រាយបញ្ហា
អ្នកត្រូវរង់ចាំមួយរយៈរហូតដល់កុំព្យូទ័ររបស់អ្នកបញ្ចប់ការរាប់បញ្ចូលឧបករណ៍ USB បន្ទាប់ពី Intel FPGA Download Cable II របស់អ្នកត្រូវបានភ្ជាប់។ អ្នកអាចប្រើកម្មវិធីគ្រប់គ្រងឧបករណ៍នៅលើ Windows ឬ lsusb command នៅលើ Linux ដើម្បីពិនិត្យមើលថាតើ Intel FPGA Download Cable II របស់អ្នកត្រូវបានទទួលស្គាល់នៅលើកុំព្យូទ័ររបស់អ្នកដែរឬទេ។ សម្រាប់ Windows៖ បើកកម្មវិធីគ្រប់គ្រងឧបករណ៍ ហើយពិនិត្យមើលថាតើ Intel FPGA Download Cable II (JTAG ចំណុចប្រទាក់) នៅក្រោម JTAG cables ឬ Intel FPGA Download Cable នៅក្រោម Universal Serial Bus controller ត្រូវបានរាយបញ្ជី។ សម្រាប់លីនុច៖ បើកសែលពាក្យបញ្ជា វាយ lsusb ហើយពិនិត្យមើលថាតើឧបករណ៍ដែលមានលេខសម្គាល់ 09fb:6001, 09fb:6002, 09fb:6003, 09fb:6010 ឬ 09fb:6810 ត្រូវបានរាយបញ្ជី។
សេចក្តីថ្លែងការណ៍បញ្ជាក់
ការអនុលោមតាម RoHS
តារាងខាងក្រោមរាយបញ្ជីសារធាតុគ្រោះថ្នាក់ដែលរួមបញ្ចូលជាមួយ Intel FPGA Download Cable II ។ តម្លៃនៃ 0 បង្ហាញថាការប្រមូលផ្តុំសារធាតុគ្រោះថ្នាក់នៅក្នុងវត្ថុធាតុដូចគ្នាទាំងអស់នៅក្នុងផ្នែកគឺទាបជាងកម្រិតដែលពាក់ព័ន្ធដូចដែលបានបញ្ជាក់ដោយស្តង់ដារ SJ/T11363-2006 ។
សារធាតុគ្រោះថ្នាក់ និងការប្រមូលផ្តុំ
ឈ្មោះផ្នែក | នាំមុខ (Pb) | កាដ្យូម (ស៊ីឌី) | Hexvelent Chromium (Cr6+) | បារត (Hg) | ប៉ូលីប្រូមីន d biphenyls (PBB) | ប៉ូលីប្រូមីន d diphenyl Ethers (PBDE) |
សមាសធាតុអេឡិចត្រូនិច | 0 | 0 | 0 | 0 | 0 | 0 |
បន្ទះសៀគ្វីដែលមានប្រជាជន | 0 | 0 | 0 | 0 | 0 | 0 |
ដំណើរការផលិត | 0 | 0 | 0 | 0 | 0 | 0 |
ការវេចខ្ចប់ | 0 | 0 | 0 | 0 | 0 | 0 |
វិញ្ញាបនប័ត្រ USB 2.0
ផលិតផលនេះត្រូវបានបញ្ជាក់ USB 2.0 ។
ការប្រុងប្រយ័ត្ននៃការអនុលោមតាម CE EMI
ផលិតផលនេះត្រូវបានចែកចាយដោយអនុលោមតាមស្តង់ដារពាក់ព័ន្ធដែលកំណត់ដោយសេចក្តីបង្គាប់ 2004/108/EC ។ ដោយសារតែលក្ខណៈនៃឧបករណ៍តក្កវិជ្ជាដែលអាចសរសេរកម្មវិធីបាន វាអាចទៅរួចសម្រាប់អ្នកប្រើប្រាស់ផលិតផលនេះដើម្បីកែប្រែវាតាមរបៀបបង្កើតការជ្រៀតជ្រែកអេឡិចត្រូម៉ាញ៉េទិច (EMI) ដែលលើសពីដែនកំណត់ដែលបានបង្កើតឡើងសម្រាប់ឧបករណ៍នេះ។ EMI ណាមួយដែលបង្កឡើងជាលទ្ធផលនៃការកែប្រែចំពោះសម្ភារៈដែលបានបញ្ជូនគឺជាការទទួលខុសត្រូវទាំងស្រុងរបស់អ្នកប្រើប្រាស់។ A. ពត៌មានបន្ថែម 683719 | 2019.10.23 Intel
ប្រវត្តិកែប្រែ
កែប្រែប្រវត្តិនៃ Intel FPGA Download Cable II មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់
កំណែឯកសារ | ការផ្លាស់ប្តូរ |
2019.10.23 | បានបន្ថែមផ្នែកខាងក្រោម៖
• ដំណើរការដោះស្រាយបញ្ហា Windows សម្រាប់ Intel FPGA Download Cable II នៅទំព័រ 18 • នីតិវិធីដោះស្រាយបញ្ហាសម្រាប់កំហុសនៅពេលស្កេនផ្នែករឹង - គ្មានឧបករណ៍ នៅទំព័រ 20 |
2019.04.01 | បានបន្ថែមជំពូកថ្មី។ ប្រេកង់ TCK លៃតម្រូវដោយស្វ័យប្រវត្តិសម្រាប់ Intel FPGA ទាញយកខ្សែ II |
2018.04.19 | បានធ្វើបច្ចុប្បន្នភាព 10-Pin ឈ្មោះសញ្ញាដោតស្រី និងរបៀបសរសេរកម្មវិធី នៅទំព័រ 10 |
កែប្រែប្រវត្តិនៃ Intel FPGA Download Cable II មគ្គុទ្ទេសក៍អ្នកប្រើប្រាស់
កាលបរិច្ឆេទ | កំណែ | ការផ្លាស់ប្តូរ |
ខែតុលា ឆ្នាំ 2016 | 2016.10.28 | ឈ្មោះ USB-Blaster II បានប្តូរទៅជា Intel FPGA Download Cable II ។ |
ខែធ្នូ ឆ្នាំ 2015 | 2015.12.11 | ផ្នែកដែលបានធ្វើបច្ចុប្បន្នភាព៖
• ឧបករណ៍ និងប្រព័ន្ធដែលគាំទ្រ • ការដំឡើងផ្នែករឹង USB-Blaster II ជាមួយនឹងកម្មវិធី Quartus II • វ៉ុលtagអ៊ីតម្រូវការ • 10-Pin Female Plug Signal Names និងរបៀបសរសេរកម្មវិធី |
ខែកញ្ញា ឆ្នាំ 2014 | 1.2 | • បានបន្ថែមថា ខ្សែទាញយក USB-II គាំទ្រ Advanced Encryption Standard (AES) key និង fuse programming។
• បានបន្ថែមពណ៌ LED ពណ៌ស្វាយទៅរូបភាព 1-1 ដែលគាំទ្រការប្រើប្រាស់ខ្សែច្រើន។ • បានបញ្ជាក់សេចក្តីយោងឆ្លងដែលចង្អុលទៅកាន់ឧបករណ៍ជាក់លាក់ JTAG ព័ត៌មានអំពីពេលវេលា។ |
ខែមិថុនា ឆ្នាំ 2014 | 1.1 | • បានបន្ថែមតារាងពណ៌ LED ទៅរូបភាព 1-1 ។
• បានបន្ថែម “JTAG ផ្នែកកំណត់ពេលវេលា និងទម្រង់រលក។ • បានបន្ថែមផ្នែក "ការផ្លាស់ប្តូរប្រេកង់ TCK" ។ |
ខែមករា ឆ្នាំ 2014 | 1.0 | ការចេញផ្សាយដំបូង។ |
ឯកសារ/ធនធាន
![]() |
intel FPGA ទាញយក Cable II Plug Connection [pdf] ការណែនាំអ្នកប្រើប្រាស់ FPGA ទាញយក Cable II Plug Connection, Cable II Plug Connection, Plug Connection |