Intel FPGA Download Cable II Plug Connection
Nastavení kabelu pro stahování Intel® FPGA II
Pozor: Název stahovacího kabelu se změnil na Intel® FPGA Download Cable II . Nějaký file názvy mohou stále odkazovat na USB-Blaster II.
Pozor: Pokud není uvedeno jinak, jakékoli použití výrazů „kabel“ nebo „kabel pro stahování“ se konkrétně vztahuje na kabel Intel FPGA Download Cable II.
Intel FPGA Download Cable II propojuje USB port na hostitelském počítači s Intel FPGA namontovaným na desce s plošnými spoji. Intel FPGA Download Cable II odesílá data z hostitelského PC do standardní 10pinové hlavičky připojené k FPGA. Kabel Intel FPGA Download Cable II můžete použít pro následující:
- Iterativně stahujte konfigurační data do systému během prototypování
- Programujte data do systému během výroby
- Programování klíče a pojistek Advanced Encryption Standard (AES).
Podporovaná zařízení a systémy
Ke stažení konfiguračních dat do následujících zařízení můžete použít kabel Intel FPGA Download Cable II:
- FPGA řady Intel Stratix®
- FPGA řady Intel Cyclone®
- CPLD řady Intel MAX®
- FPGA řady Intel Arria®
V systému můžete programovat následující zařízení:
- Zařízení pro rozšířenou konfiguraci EPC4, EPC8 a EPC16
- Zařízení sériové konfigurace EPCS1, EPCS4, EPCS16, EPCS64 a EPCS/Q128, EPCQ256, EPCQ-L a EPCQ512
Intel FPGA Download Cable II podporuje cílové systémy pomocí následujících:
- 5.0 V TTL, 3.3 V LVTTL/LVCMOS
- Jednostranné I/O standardy od 1.5 V do 3.3 V
Požadavky na zdroj napájení
- 5.0 V z kabelu Intel FPGA Download Cable II
- Mezi 1.5 V a 5.0 V z cílové desky plošných spojů
Softwarové požadavky a podpora
- Windows 7/8/10 (32bitový a 64bitový)
- Windows XP (32bitový a 64bitový)
- Windows Server 2008 R2 (64bitový)
- Linuxové platformy, jako je Red Hat Enterprise 5
Poznámka:
Ke konfiguraci zařízení použijte software Intel Quartus® Prime verze 14.0 nebo novější. Intel Quartus Prime verze 13.1 podporuje většinu funkcí kabelu Intel FPGA Download Cable II. Pokud používáte tuto verzi, nainstalujte si nejnovější opravu pro plnou kompatibilitu. Intel FPGA Download Cable II také podporuje následující nástroje:
- Intel Quartus Prime Programmer (a samostatná verze)
- Logický analyzátor Intel Quartus Prime Signal Tap II (a samostatná verze)
- JTAG a ladicí nástroje podporované JTAG Server. Napřampten:
- Systémová konzole
- Debugger Nios® II
- Ladicí program Arm* DS-5
Instalace kabelu Intel FPGA Download Cable II pro konfiguraci nebo programování
- Odpojte napájecí kabel od obvodové desky.
- Připojte kabel Intel FPGA Download Cable II k portu USB na vašem počítači ak portu pro stahování kabelu.
- Připojte kabel Intel FPGA Download Cable II k 10pinovému konektoru na desce zařízení.
- Znovu připojte napájecí kabel a znovu připojte napájení k desce plošných spojů.
Stahovací kabel Intel FPGA II
Poznámka:
Rozměry zástrčky a konektoru, názvy kolíků a provozní podmínky naleznete v kapitole Specifikace kabelu Intel FPGA ke stažení.
Související informace
Specifikace Intel FPGA Download Cable II na straně 8
Instalace ovladače Intel FPGA Download Cable II na systémy Windows 7/8/10
Chcete-li nainstalovat ovladače kabelu ke stažení, musíte mít oprávnění správce systému (administrátor). Ovladače kabelu ke stažení jsou součástí instalace softwaru Intel Quartus Prime. Před zahájením instalace ověřte, zda je ovladač kabelu ke stažení umístěn ve vašem adresáři: \ \drivers\usb-blaster-ii.
- Připojte kabel pro stahování k portu USB počítače. Při prvním připojení se zobrazí zpráva, že software ovladače zařízení nebyl úspěšně nainstalován.
- Ve Správci zařízení Windows vyhledejte Další zařízení a klepněte pravým tlačítkem na horní USB-BlasterII.
Musíte nainstalovat ovladače pro každé rozhraní: jeden pro JTAG rozhraní a jeden pro rozhraní systémové konzoly. - V nabídce klepněte pravým tlačítkem myši na příkaz Aktualizovat software ovladače. Zobrazí se dialogové okno Aktualizace softwaru ovladače – USB BlasterII. 1. Nastavení kabelu Intel® FPGA Download Cable II 683719 | 2019.10.23 Odeslat
- Pokračujte kliknutím na Vyhledat v počítači software ovladače.
- Klikněte na Procházet… a vyhledejte umístění ovladače ve vašem systému: \ \drivers\usb-blaster-ii. Klepněte na tlačítko OK.
- Klepnutím na tlačítko Další nainstalujte ovladač.
- Až budete dotázáni, zda chcete nainstalovat, klepněte na Instalovat. Nyní byste měli mít JTAG kabel zobrazený ve Správci zařízení.
- Nyní nainstalujte ovladač pro druhé rozhraní. Vraťte se ke kroku 2 a zopakujte postup pro ostatní kabelová zařízení pro stahování. Až budete hotovi, přidáte USB-Blaster II (JTAG rozhraní) pod JTAG kabely.
Instalace ovladače Intel FPGA Download Cable II na systémy Linux
Pro Linux kabel ke stažení podporuje Red Hat Enterprise 5, 6 a 7. Pro přístup ke kabelu používá software Intel Quartus Prime vestavěné USB ovladače Red Hat, USB file systém (usbfs). Ve výchozím nastavení je root jediným uživatelem, který může používat usbfs. Ke konfiguraci ovladačů Intel FPGA Download Cable II musíte mít oprávnění správce systému (root).
- Vytvořte a file s názvem /etc/udev/rules.d/51-usbblaster.rules a přidejte k němu následující řádky. (Pravidla . file může již existovat, pokud jste nainstalovali dřívější verzi.)
- Red Hat Enterprise 5 a vyšší Intel FPGA Download Cable II
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6010″, MODE=”0666″
SUBSYSTEMS==”usb”, ATTRS{idVendor}==”09fb”, ATTRS{idProduct}==”6810″, MODE=”0666″
Pozor: V tomto by měly být pouze tři řádky file, jeden začíná komentářem a dva začínají BUS. Nepřidávejte do .pravidel další konce řádků file.
- Red Hat Enterprise 5 a vyšší Intel FPGA Download Cable II
- Dokončete instalaci nastavením programovacího hardwaru v softwaru Intel Quartus Prime. Přejděte k části „Nastavení hardwaru Intel FPGA Download Cable II pomocí softwaru Intel Quartus Prime“.
Další informace o instalaci ovladače kabelu ke stažení naleznete na stránce Informace o ovladačích kabelu a adaptéru.
Související informace
- Nastavení hardwaru Intel FPGA Download Cable II pomocí softwaru Intel Quartus Prime na straně 7
- Informace o ovladačích kabelu a adaptéru
Instalace ovladače Intel FPGA Download Cable II v systémech Windows XP
Chcete-li nainstalovat ovladač kabelu ke stažení, musíte mít oprávnění správce systému (administrátor). Ovladače kabelu ke stažení jsou součástí instalace softwaru Intel Quartus Prime. Před zahájením instalace ověřte, zda je ovladač kabelu ke stažení umístěn ve vašem adresáři: \ \drivers\usb-blasterii.
Nastavení hardwaru Intel FPGA Download Cable II pomocí softwaru Intel Quartus Prime
- Spusťte software Intel Quartus Prime.
- V nabídce Nástroje klepněte na položku Programátor.
- Klepněte na Nastavení hardwaru.
- Klepněte na kartu Nastavení hardwaru.
- Ze seznamu Aktuálně vybraný hardware vyberte Intel FPGA Download Cable II.
- Klepněte na tlačítko Zavřít.
- V seznamu Režim vyberte vhodný režim programování. Níže uvedená tabulka popisuje jednotlivé režimy.
Režimy programování
Režim | Popis režimu |
Společná testovací akční skupina (JTAG) | Programuje nebo konfiguruje všechna zařízení podporovaná softwarem Quartus Prime prostřednictvím JTAG programování. |
In-Socket Programování | Není podporováno kabelem Intel FPGA Download Cable II. |
Pasivní sériové programování | Konfiguruje všechna zařízení podporovaná softwarem Quartus Prime s výjimkou zařízení pro rozšířenou konfiguraci (EPC) a zařízení pro sériovou konfiguraci (EPCS/Q). |
Aktivní sériové programování | Programuje jedno zařízení EPCS1, EPCS4, EPCS16, EPCS64, EPCS/Q128, EPCQ256, EPCQ-L a EPCQ512. |
Podrobnou nápovědu k používání programu Quartus Prime Programmer naleznete v uživatelské příručce Intel Quartus Prime Pro Edition: Programmer nebo v uživatelské příručce Intel Quartus Prime Standard Edition: Programmer.
Související informace
- Uživatelská příručka Intel Quartus Prime Pro Edition: Programátor
- Uživatelská příručka Intel Quartus Prime Standard Edition: Programátor
Specifikace Intel FPGA Download Cable II
svtage Požadavky
Pin Intel FPGA Download Cable II VCC(TRGT) musí být připojen ke konkrétnímu voltage pro programované zařízení. Připojte pull-up rezistory ke stejnému napájecímu zdroji jako Intel FPGA Download Cable II: VCC(TRGT).
Intel FPGA Download Cable II VCC(TRGT) Pin Voltage Požadavky
Rodina zařízení | Intel FPGA Download Cable II VCC Voltage Povinné |
Arria GX | Jak upřesnil VCCSEL |
Arria II GX | Jak upřesnil VCCPD nebo VCCIO banky 8C |
Arria V | Jak upřesnil VCCPD Banka 3A |
Intel Arria 10 | Jak upřesnil VCCPGM nebo VCCIO |
Cyklon III | Jak upřesnil VCCA nebo VCCIO |
Cyklon IV | Jak upřesnil VCCIO. Svod 9 pro Cyclone IV GX a svod 1 pro zařízení Cyclone IV E. |
Cyklon V | Jak upřesnil VCCPD Banka 3A |
EPC4, EPC8, EPC16 | 3.3 V |
EPCS1, EPCS4, EPCS16, EPCS64, EPCS128 | 3.3 V |
EPCS/Q16, EPCS/Q64, EPCS/Q128, EPCQ256, EPCQ512 | 3.3 V |
EPCQ-L | 1.8 V |
MAX II, MAX V | Jak upřesnil VCCIO banky 1 |
Intel MAX 10 | Jak upřesnil VCCIO |
Stratix II, Stratix II GX | Jak upřesnil VCCSEL |
Stratix III, Stratix IV | Jak upřesnil VCCPGM nebo VCCPD |
Stratix V | Jak upřesnil VCCPD Banka 3A |
Připojení kabelem k desce
K portu USB na zařízení se připojuje standardní kabel USB.
Intel FPGA Download Cable II Block Diagram
Intel FPGA Download Cable II Plug Connection
10kolíková zásuvka se připojuje k 10kolíkové zástrčce na desce plošných spojů obsahující cílové zařízení.
Intel FPGA Download Cable II 10pinová zásuvka Rozměry – palce a milimetry
Intel FPGA Download Cable II Dimension – palce a milimetry
Názvy signálů a režimy programování 10-pin II samice
Kolík | Aktivní sériový (AS) režim | Pasivní sériový režim (PS). | JTAG Režim | |||
Název signálu | Popis | Název signálu | Popis | Název signálu | Popis | |
1 | DCLK | Konfigurační hodiny | DCLK | Konfigurační hodiny | TCK | Testovací hodiny |
2 | GND | Signální zem | GND | Signální zem | GND | Signální zem |
3 | CONF_DONE | Konfigurace hotová | CONF_DONE | Konfigurace hotová | TDO | Test výstupu dat |
4 | VCC(TRGT) | Cílové napájení | VCC(TRGT) | Cílové napájení | VCC(TRGT) | Cílové napájení |
5 | nCONFIG | Ovládání konfigurace | nCONFIG | Ovládání konfigurace | TMS | Testovací režim Vyberte vstup |
6 | nCE | Aktivace cílového čipu | – | – | PROC_RST | Resetování procesoru |
7 | DATAOUT | Aktivní sériová data ven | nSTATUS | Stav konfigurace | – | – |
8 | nCS | Výběr čipu sériového konfiguračního zařízení | nCS | Výběr čipu sériového konfiguračního zařízení | – | – |
9 | ASDI | Aktivní sériová data v | ÚDAJE0 | Pasivní sériová data v | TDI | Testovací zadávání dat |
10 | GND | Signální zem | GND | Signální zem | GND | Signální zem |

Symbol | Parametr | Podmínky | Min | Max | Jednotka |
VCC(TRGT) | Cílová dodávka svtage | S ohledem na zem | –0.5 | 6.5 | V |
VCC (USB) | USB napájení objtage | S ohledem na zem | –0.5 | 6.0 | V |
pokračování… |
Symbol | Parametr | Podmínky | Min | Max | Jednotka |
II | Vstupní proud na cílové straně | Kolík 7 | –100.0 | 100.0 | mA |
II (USB) | USB napájecí proud | V-BUS | – | 200.0 | mA |
Io | Výstupní proud na cílové straně | Piny: 1, 5, 6, 8, 9 | –50.0 | 50.0 | mA |
Doporučené provozní podmínky Intel FPGA Download Cable II
Symbol | Parametr | Podmínky | Min | Max | Jednotka |
VCC(TRGT) | Cílová dodávka svtage, provoz 5.0 V | — | 4.75 | 5.25 | V |
Cílová dodávka svtage, provoz 3.3 V | — | 3.0 | 3.6 | V | |
Cílová dodávka svtage, provoz 2.5 V | — | 2.375 | 2.625 | V | |
Cílová dodávka svtage, provoz 1.8 V | — | 1.71 | 1.89 | V | |
Cílová dodávka svtage, provoz 1.5 V | — | 1.43 | 1.57 | V |
Intel FPGA Download Cable II DC Provozní podmínky
Symbol | Parametr | Podmínky | Min | Max | Jednotka |
VIH | Vysokoúrovňový vstupní objtage | VCC(TRGT) >= 2.0 V | 0.7 x VCC (TRGT) | — | V |
Vysokoúrovňový vstupní objtage | VCC(TRGT) < 2.0 V | 0.65 x VCC (TRGT) | — | V | |
VIL | Nízkoúrovňový vstupní objtage | VCC(TRGT) >= 2.0 V | — | 0.3 x VCC (TRG
T) |
V |
Nízkoúrovňový vstupní objtage | VCC(TRGT) >= 2.0 V | — | 0.2 x VCC (TRG
T) |
V | |
VOH | 5.0-V vysokoúrovňový výstupní objtage | VCC(TRGT) = 4.5 V, IOH = -32 mA | 3.8 | — | V |
3.3-V vysokoúrovňový výstupní objtage | VCC(TRGT) = 3.0 V, IOH = -24 mA | 2.4 | — | V | |
2.5-V vysokoúrovňový výstupní objtage | VCC(TRGT) = 2.3 V, IOH = -12 mA | 1.9 | — | V | |
1.8-V vysokoúrovňový výstupní objtage | VCC(TRGT) = 1.65 V, IOH = -8 mA | 1.2 | — | V | |
1.5-V vysokoúrovňový výstupní objtage | VCC(TRGT) = 1.4 V, IOH = -6 mA | 1.0 | — | V | |
VOL | 5.0-V nízkoúrovňový výstupní objtage | VCC(TRGT) = 4.5 V, IOL = 32 mA | — | 0.55 | V |
3.3-V nízkoúrovňový výstupní objtage | VCC(TRGT) = 3.0 V, IOL = 24 mA | — | 0.55 | V | |
2.5-V nízkoúrovňový výstupní objtage | VCC(TRGT) = 2.3 V, IOL = 12 mA | — | 0.3 | V | |
1.8-V nízkoúrovňový výstupní objtage | VCC(TRGT) = 1.65 V, IOL = 8 mA | — | 0.45 | V | |
1.5-V nízkoúrovňový výstupní objtage | VCC(TRGT) = 1.4 V, IOL = 6 mA | — | 0.3 | V | |
ICC(TRGT) | Provozní proud (bez zatížení) | VCC(TRGT)=5.5 V | — | 316 | uA |
JTAG Omezení časování a průběhy
Časový průběh pro JTAG Signály (z pohledu cílového zařízení)
JTAG Časová omezení pro cílové zařízení
Symbol | Parametr | Min | Max | Jednotka |
tJCP | Období hodin TCK | 41.67 | — | ns |
tJCH | TCK hodiny nejvyšší čas | 20.83 | — | ns |
tJCL | Nízký čas hodin TCK | 20.83 | — | ns |
tJPCO | JTAG přístavní hodiny do JTAG Výstup záhlaví | — | 5.46 (2.5 V)
2.66 (1.5 V) |
ns |
pokračování… |
Symbol | Parametr | Min | Max | Jednotka |
tJPSU_TDI | JTAG čas nastavení portu (TDI) | — | 24.42 | ns |
tJPSU_TMS | JTAG čas nastavení portu (TMS) | — | 26.43 | ns |
tJPH | JTAG čas držení přístavu | — | 17.25 | ns |
Simulované časování je založeno na modelu pomalého časování, což je prostředí nejhoršího scénáře. Pro konkrétní zařízení JTAG informace o časování naleznete v příslušném technickém listu zařízení.
Intel FPGA Download Cable II Časová omezení
- Změna frekvence TCK na straně 14
- Dokumentace: Technické listy
Změna frekvence TCK
Intel FPGA Download Cable II má výchozí frekvenci TCK 24 MHz. Pokud integrita signálu a časování brání provozu na 24 MHz, změňte frekvenci TCK stahování kabelu:
- Otevřete rozhraní příkazového řádku s adresářem Intel Quartus Prime bin ve vaší cestě (napřample, C:\ \ \quartus\bin64).
- Chcete-li změnit frekvenci TCK, zadejte následující příkaz:
- je stahovací kabel, který má být upraven.
- je požadovaná frekvence TCK. Použijte jednu z následujících podporovaných sazeb:
- 4 MHz
- 16 MHz
- 6 MHz
- 24/n MHz (mezi 10 kHz a 6 MHz, kde n představuje celé číslo)
- je jednotková předpona frekvence (např. M pro MHz).
TCK Frekvence Auto-Adjust pro Intel FPGA Download Cable II
TCK Frequency Auto-Adjust je nová funkce implementovaná ve verzi Intel Quartus Prime 19.1 Pro pro Intel FPGA Download Cable II. Tato funkce poskytuje pohodlí a zabraňuje nesprávnému nastavení frekvence TCK, které by mohlo způsobit pomalejší selhání zařízení během JTAG operace. Funkce automatického nastavení je ve výchozím nastavení povolena. Chcete-li zakázat funkci automatického nastavení, můžete použít rozhraní příkazového řádku nebo GUI programátoru. Stav funkce se resetuje na výchozí (povoleno), když se kabel znovu připojí nebo se JTAG server se restartuje. Funkce automatického přizpůsobení vždy použije optimální frekvenci, kterou může podporovat aktuální JTAG řetěz na základě testů BYPASS. Pokud jste zadali frekvenci TCK, funkce automatického nastavení se zastaví na zadané frekvenci TCK s podmínkou, že testy BYPASS projdou na frekvenci. V opačném případě bude funkce automatického nastavení pokračovat a zastaví se na nižší frekvenci, kterou procházejí testy BYPASS. Tato nová funkce je použitelná pouze v případě, že Intel Quartus Prime i JTAG servery jsou ve verzi 19.1. Pokud používáte Intel Quartus Prime 19.1 se starším JTAG serveru (před verzí 19.1), funkce automatického nastavení není k dispozici.
Poznámka: Automatické nastavení frekvence TCK je navrženo na základě tvrdého JTAG skenovací řetězec. Pro virtuálního JTAG skenovacího řetězce, frekvence TCK po automatickém nastavení může stále vyžadovat další nastavení ze strany uživatele pro úspěšné JTAG operace.
GUI programátora
V dialogovém okně „Hardware Setup“ programátoru je přidáno zaškrtávací políčko pro zapnutí/vypnutí funkce úpravy frekvence. Zaškrtávací políčko je aktivní, když je k dispozici funkce automatického nastavení frekvence. Jinak je zašedlý. Pokud je povolena funkce automatického nastavení frekvence, zobrazí se nová upravená hodnota frekvence TCK pod zprávou GUI programátoru.
GUI programátoru (Nastavení hardwaru → karta Nastavení hardwaru)
Další informace
- Nesprávné nastavení systému Windows nebo nějaký neznámý problém s ovladačem Intel FPGA Download Cable II
- Verze JTAGsouvisející software jako Jtagconfig nebo Jtagsneodpovídají verzi softwaru Intel Quartus Prime
- Verze ovladače Intel FPGA Download Cable II je stará, není správná nebo je poškozená
- Otevřete příkazový řádek operačního systému Windows
- Proveďte následující příkaz:
- Pokud verze ve zprávě neodpovídá verzi Intel Quartus Prime, kterou používáte, musíte upravit uživatelské systémové proměnné pro váš účet Windows nebo systémové proměnné.
- Přejít na \quartus\bin64 pro Intel Quartus Prime. Přejít na \qprogrammer\bin64 nebo \qprogrammer\quartus\bin64 pro nástroj Intel Quartus Prime Programmer.
- Spusťte následující příkaz: qreg.exe –force –jtag –setqdir
- Společnost Intel doporučuje ověřit proměnné prostředí pomocí postupu ručního nastavení vysvětleného v části níže.
Ruční nastavení
- Otevřete okno Proměnné prostředí v operačním systému Windows Nastavení Windows > Do vyhledávací oblasti zadejte „Prostředí“ > zvolte Upravit systémové proměnné prostředí
- Zkontrolujte, zda má proměnná Path v Systémových proměnných nebo Uživatelských proměnných pro váš účet %QUARTUS_ROOTDIR%\bin64. Pokud není přítomen, přidejte %QUARTUS_ROOTDIR%\bin64
- Zkontrolujte, zda je proměnná QUARTUS_ROOTDIR ve správné cestě, ve které složka bin64 nachází adresář pro Intel Quartus Prime: \quartus Directory for Intel Quartus Prime Programmer tool: < instalační složka Quartus Prime Programmer>\qprogrammer nebo < Quartus Prime Programmer instalační adresář>\qprogrammer\quartus
- Pokud si všimnete těchto proměnných v obou systémových proměnných nebo uživatelských proměnných pro váš účet, společnost Intel doporučuje jednu z nich odstranit.
- Restartujte počítač a zkontrolujte verzi jtagnakonfigurujte pomocí kroků 1 a 2
JtagsNastavení erver
- Otevřete příkazový řádek operačního systému Windows
- Proveďte následující příkaz: jtagconfig –serverinfo Exampvýstupní zpráva je nainstalována JTAG server je ' \quartus \bin64\jtagserver.exe' Server zpráv správce služeb je spuštěn Cesta zpráv serveru: \quartus \bin64\jtagsVerze zpráv serveru erver.exe: Verze 18.1.1 Sestavení 646 04. 11. 2019 SJ Standard Edition Vzdálení klienti jsou zakázáni (bez hesla)
- Nastavte proměnné prostředí správně podle kroků popsaných v jtagnastavení verze konfigurace ve výše uvedených částech.
- Proveďte následující příkazy
- Restartujte počítač
Nainstalujte/znovu nainstalujte ovladač Intel FPGA Download Cable II
- Připojte kabel Intel FPGA Download Cable nebo Intel FPGA Download Cable II
- Otevřete okno Správce zařízení v operačním systému Windows Nastavení Windows > Do oblasti hledání zadejte „Správce zařízení“ > Zvolte Správce zařízení
- Najděte Intel FPGA Download Cable II pod JTAG kabely nebo kabel Intel FPGA Download Cable pod řadiči Universal Serial Bus
- Vyberte kabel Intel FPGA Download Cable nebo Intel FPGA Download Cable II
- Klikněte pravým tlačítkem a z kontextové nabídky vyberte Odinstalovat zařízení
- Povolte Odstranit software ovladače pro toto zařízení a klikněte na Odinstalovat
- Pokud vidíte jiný kabel Intel FPGA Download Cable nebo Intel FPGA Download Cable II, odinstalujte jej také
- Znovu nainstalujte ovladače podle kroků v části Postup při odstraňování problémů se systémem Windows pro Intel FPGA Download Cable II na straně 18
Postup při odstraňování problémů pro chybu při skenování hardwaru Žádná zařízení
Tato chyba se může zobrazit při připojení více kabelů pro stahování k počítači a provádění jtagpříkaz config. Chyba při skenování hardwaru – žádná zařízení Po připojení zařízení USB trvá počítači určitou omezenou dobu, než dokončí výčet zařízení USB. Čím více zařízení USB je připojeno, tím více času je zapotřebí pro výčet zařízení USB. Výše uvedená chyba nastane, když jtagconfig se provede dříve, než váš počítač dokončí výčet zařízení USB, aby rozpoznal všechny připojené kabely pro stahování. Zdá se, že k chybě dochází pouze tehdy, když jtagPříkaz config se provede ihned po připojení více kabelů pro stahování
Postup při odstraňování problémů
Po připojení kabelu Intel FPGA Download Cable II musíte chvíli počkat, než počítač dokončí výčet zařízení USB. Pomocí Správce zařízení v systému Windows nebo pomocí příkazu lsusb v systému Linux můžete zkontrolovat, zda je váš počítač Intel FPGA Download Cable II rozpoznán. Pro Windows: Otevřete Správce zařízení a zkontrolujte, zda Intel FPGA Download Cable II (JTAG rozhraní) pod JTAG kabely nebo Intel FPGA Download Cable pod řadičem Universal Serial Bus. Pro Linux: Otevřete příkazový shell, zadejte lsusb a zkontrolujte, zda je v seznamu uvedeno zařízení s ID 09fb:6001, 09fb:6002, 09fb:6003, 09fb:6010 nebo 09fb:6810.
Certifikační prohlášení
Soulad s RoHS
Níže uvedená tabulka obsahuje seznam nebezpečných látek obsažených v kabelu Intel FPGA Download Cable II. Hodnota 0 znamená, že koncentrace nebezpečné látky ve všech homogenních materiálech v dílech je pod příslušnou prahovou hodnotou stanovenou normou SJ/T11363-2006.
Nebezpečné látky a koncentrace
Název dílu | Olovo (Pb) | Kadmium (CD) | Hexavelentní chrom (Cr6+) | Rtuť (Hg) | Polybrominát d bifenyly (PBB) | Polybrominát d difenylethery (PBDE) |
Elektronické komponenty | 0 | 0 | 0 | 0 | 0 | 0 |
Obsazená obvodová deska | 0 | 0 | 0 | 0 | 0 | 0 |
Výrobní proces | 0 | 0 | 0 | 0 | 0 | 0 |
Balení | 0 | 0 | 0 | 0 | 0 | 0 |
Certifikace USB 2.0
Tento produkt má certifikaci USB 2.0.
Upozornění na shodu CE EMI
Tento produkt je dodáván v souladu s příslušnými normami stanovenými směrnicí 2004/108/ES. Vzhledem k povaze programovatelných logických zařízení je možné, aby je uživatel tohoto produktu upravil tak, aby generoval elektromagnetické rušení (EMI), které překračuje limity stanovené pro toto zařízení. Jakékoli EMI způsobené v důsledku úprav dodaného materiálu je výhradní odpovědností uživatele. A. Další informace 683719 | 2019.10.23 Intel
Historie revizí
Historie revizí uživatelské příručky Intel FPGA Download Cable II
Verze dokumentu | Změny |
2019.10.23 | Přidány následující sekce:
• Postup při odstraňování problémů se systémem Windows pro kabel pro stahování Intel FPGA II na straně 18 • Postup při odstraňování problémů pro chybu při skenování hardwaru – žádná zařízení na straně 20 |
2019.04.01 | Přidána nová kapitola TCK Frekvence Auto-Adjust pro Intel FPGA Download Cable II |
2018.04.19 | Aktualizováno Názvy signálů 10pinových zásuvek a režimy programování na straně 10 |
Historie revizí uživatelské příručky Intel FPGA Download Cable II
Datum | Verze | Změny |
října 2016 | 2016.10.28 | Název USB-Blaster II se změnil na Intel FPGA Download Cable II. |
prosince 2015 | 2015.12.11 | Aktualizované sekce:
• Podporovaná zařízení a systémy • Nastavení hardwaru USB-Blaster II pomocí softwaru Quartus II • Svtage Požadavky • Názvy signálů 10pinových zásuvek a režimy programování |
září 2014 | 1.2 | • Přidáno, že kabel pro stahování USB-II podporuje programování klíče a pojistek Advanced Encryption Standard (AES).
• Do obrázku 1-1 byla přidána purpurová barva LED, která podporuje použití více kabelů. • Objasněný křížový odkaz ukazující na J. konkrétní zařízeníTAG informace o načasování. |
června 2014 | 1.1 | • Přidána tabulka barev LED na obrázek 1-1.
• Přidáno „JTAG Omezení časování a průběhy“. • Přidána sekce „Změna frekvence TCK“. |
ledna 2014 | 1.0 | Počáteční vydání. |
Dokumenty / zdroje
![]() |
Intel FPGA Download Cable II Plug Connection [pdfUživatelská příručka FPGA Download Cable II Plug Connection, Cable II Plug Connection, Plug Connection |