Kintex-7 FPGA
បន្ទះស្នូល
AC7K325B
សៀវភៅណែនាំអ្នកប្រើប្រាស់
កំណត់ត្រាកំណែ
កំណែ | កាលបរិច្ឆេទ | ចេញផ្សាយដោយ | ការពិពណ៌នា |
បប ១.០ | ៨៦៦-៤៤៧-២១៩៤ | Rachel Zhou | ការចេញផ្សាយដំបូង |
ផ្នែកទី 1: ការណែនាំអំពីបន្ទះស្នូល AC7K325B
AC7K325B (គំរូក្តារស្នូលដូចគ្នាខាងក្រោម) បន្ទះស្នូល FPGA វាត្រូវបានផ្អែកលើបន្ទះឈីបស៊េរី XILINX Kintex-7 XC7K325 XC7K325TFFG900100T ។ បន្ទះស្នូលប្រើបន្ទះឈីប 4MB DDR512 របស់ 3 Micron MT41J256M16HA-125 ដែលមានទំហំផ្ទុកសរុប 2GB ។ លើសពីនេះទៀត 128MBit QSPI FLASH ត្រូវបានរួមបញ្ចូលផងដែរនៅលើបន្ទះស្នូលសម្រាប់ការកំណត់រចនាសម្ព័ន្ធការផ្ទុកចាប់ផ្ដើម និងប្រព័ន្ធ។ files.
ឧបករណ៍ភ្ជាប់ board-to-board ចំនួន 7 នៃ core board AC325K276B ពង្រីក 92 IOs ដែលក្នុងនោះ 17 IO កម្រិត BANK18 និង BANK16 អាចត្រូវបានកែប្រែដោយការជំនួសបន្ទះឈីប LDO នៅលើ core board ដើម្បីបំពេញតាមតម្រូវការរបស់អ្នកប្រើ ដោយគ្មានកម្រិត interface ។ លើសពីនេះ បន្ទះស្នូលក៏បានពង្រីកចំណុចប្រទាក់ GTX transceiver ល្បឿនលឿនចំនួន 80 គូផងដែរ។ សម្រាប់អ្នកប្រើប្រាស់ដែលត្រូវការ IO ច្រើន បន្ទះស្នូលនេះនឹងក្លាយជាជម្រើសដ៏ល្អ។ និងផ្នែកតភ្ជាប់ IO, បន្ទះឈីប FPGA ទៅចំណុចប្រទាក់រវាងប្រវែងស្មើគ្នានិងដំណើរការឌីផេរ៉ង់ស្យែល, និងទំហំក្រុមប្រឹក្សាភិបាលស្នូលគឺមានតែ 60 * XNUMX (មម) សមរម្យណាស់សម្រាប់ការអភិវឌ្ឍបន្ទាប់បន្សំ។
ផ្នែកទី 2៖ បន្ទះឈីប FPGA
ដូចដែលបានរៀបរាប់ខាងលើ ម៉ូដែល FPGA ដែលយើងប្រើគឺ XC7K325T-2FFG900I ដែលជាកម្មសិទ្ធិរបស់ស៊េរី KINTEX-7 របស់ Xilinx ។ កម្រិតល្បឿនគឺ 2 ហើយកម្រិតសីតុណ្ហភាពគឺជាកម្រិតឧស្សាហកម្ម។ ម៉ូដែលនេះគឺជាកញ្ចប់ FGG900 ដែលមានម្ជុល 900 ។ ច្បាប់ដាក់ឈ្មោះបន្ទះឈីប Xilinx KINTEX-7 FPGA ដូចខាងក្រោម
ប៉ារ៉ាម៉ែត្រចម្បងនៃបន្ទះឈីប FPGA XC7K325T មានដូចខាងក្រោម
ឈ្មោះ | ប៉ារ៉ាម៉ែត្រជាក់លាក់ |
ក្រឡាតក្កវិជ្ជា | 326,080 |
ចំណិត | 50,950 |
ស្បែកជើងផ្ទាត់ CLB | 407,600 |
រារាំង RAM (kb) | 16,020 |
ចំណិត DSP | 840 |
PCIe Gen2 | 1 |
XADC | 1 XADC, 12bit, 1Mbps AD |
ឧបករណ៍បញ្ជូន GTP | 16 GTP, 12.5Gb/s អតិបរមា |
ល្បឿនថ្នាក់ | -2 |
កម្រិតសីតុណ្ហភាព | ឧស្សាហកម្ម |
ផ្នែកទី 3៖ DDR3 DRAM
បន្ទះស្នូល FPGA AC7K325B ត្រូវបានបំពាក់ដោយបន្ទះឈីប Micron 4Gbit (512MB) DDR3 ចំនួនបួន ម៉ូដែល MT41J256M16HA-125 (អាចប្រើបានជាមួយ MT41K256M16HA-125) ។ DDR3 SDRAM ចំនួនបួនបង្កើតជាទទឹងឡានក្រុង 64 ប៊ីត។ ដោយសារតែបន្ទះសៀគ្វី DDR4 ចំនួន 3 ត្រូវបានភ្ជាប់ទៅនឹងច្រក HP នៃ FPGA នោះ ល្បឿនប្រតិបត្តិការអតិបរមានៃ DDR3 SDRAM អាចឈានដល់ 800MHz (អត្រាទិន្នន័យ 1600Mbps) ។ ប្រព័ន្ធអង្គចងចាំ DDR3 ចំនួនបួនត្រូវបានភ្ជាប់ដោយផ្ទាល់ទៅចំណុចប្រទាក់ BANK32, BANK33 និង BANK34 នៃ FPGA ។ ការកំណត់រចនាសម្ព័ន្ធជាក់លាក់នៃ DDR3 SDRAM ត្រូវបានបង្ហាញនៅក្នុងតារាង 3-1 ខាងក្រោម។
លេខប៊ីត | ម៉ូដែលបន្ទះឈីប | សមត្ថភាព | រោងចក្រ |
U4, U5, U6, U7 | MT41K256M16HA-125 ឬ MT41J256M16HA-125 |
256M x 16 ប៊ីត | មីក្រូន |
តារាង 3-1៖ ការកំណត់រចនាសម្ព័ន្ធ DDR3 SDRAM
ការរចនាផ្នែករឹងនៃ DDR3 តម្រូវឱ្យមានការពិចារណាយ៉ាងតឹងរឹងអំពីភាពត្រឹមត្រូវនៃសញ្ញា។ យើងបានពិចារណាយ៉ាងពេញលេញនូវការផ្គូផ្គង resistor/terminal resistance, trace impedance control, និង trace length control in circuit design and PCB design ដើម្បីធានាបាននូវប្រតិបត្តិការដែលមានល្បឿនលឿន និងស្ថេរភាពនៃ DDR3 ។
ការកំណត់ម្ជុល DDR3 DRAM៖
ឈ្មោះសុទ្ធ | ឈ្មោះ FPGA PIN | FPGA P/N |
DDR3_D0 | IO_L13P_T2_MRCC_32 | AD18 |
DDR3_D1 | IO_L16N_T2_32 | AB18 |
DDR3_D2 | IO_L14P_T2_SRCC_32 | AD17 |
DDR3_D3 | IO_L17P_T2_32 | AB19 |
DDR3_D4 | IO_L14N_T2_SRCC_32 | AD16 |
DDR3_D5 | IO_L17N_T2_32 | AC19 |
DDR3_D6 | IO_L13N_T2_MRCC_32 | AE18 |
DDR3_D7 | IO_L18P_T2_32 | AB17 |
DDR3_D8 | IO_L8P_T1_32 | AG19 |
DDR3_D9 | IO_L7N_T1_32 | AK19 |
DDR3_D10 | IO_L10P_T1_32 | AD19 |
DDR3_D11 | IO_L7P_T1_32 | AJ19 |
DDR3_D12 | IO_L11P_T1_SRCC_32 | AF18 |
DDR3_D13 | IO_L8N_T1_32 | AH19 |
DDR3_D14 | IO_L10N_T1_32 | AE19 |
DDR3_D15 | IO_L11N_T1_SRCC_32 | AG18 |
DDR3_D16 | IO_L1N_T0_32 | AK15 |
DDR3_D17 | IO_L5N_T0_32 | AJ17 |
DDR3_D18 | IO_L2N_T0_32 | AH15 |
DDR3_D19 | IO_L4P_T0_32 | AF15 |
DDR3_D20 | IO_L4N_T0_32 | AG14 |
DDR3_D21 | IO_L5P_T0_32 | AH17 |
DDR3_D22 | IO_L2P_T0_32 | AG15 |
DDR3_D23 | IO_L1P_T0_32 | AK16 |
DDR3_D24 | IO_L19P_T3_32 | AE15 |
DDR3_D25 | IO_L24P_T3_32 | Y16 |
DDR3_D26 | IO_L22P_T3_32 | AC14 |
DDR3_D27 | IO_L20P_T3_32 | AA ៦ |
DDR3_D28 | IO_L23P_T3_32 | AA ៦ |
DDR3_D29 | IO_L22N_T3_32 | AD14 |
DDR3_D30 | IO_L23N_T3_32 | AA ៦ |
DDR3_D31 | IO_L20N_T3_32 | AB15 |
DDR3_D32 | IO_L22N_T3_34 | AK6 |
DDR3_D33 | IO_L23P_T3_34 | AJ8 |
DDR3_D34 | IO_L22P_T3_34 | AJ6 |
DDR3_D35 | IO_L19P_T3_34 | AF8 |
DDR3_D36 | IO_L24N_T3_34 | AK4 |
DDR3_D37 | IO_L23N_T3_34 | AK8 |
DDR3_D38 | IO_L24P_T3_34 | AK5 |
DDR3_D39 | IO_L20N_T3_34 | AG7 |
DDR3_D40 | IO_L10P_T1_34 | AE4 |
DDR3_D41 | IO_L8N_T1_34 | AF1 |
DDR3_D42 | IO_L11P_T1_SRCC_34 | AE5 |
DDR3_D43 | IO_L8P_T1_34 | AE1 |
DDR3_D44 | IO_L12P_T1_MRCC_34 | AF6 |
DDR3_D45 | IO_L10N_T1_34 | AE3 |
DDR3_D46 | IO_L11N_T1_SRCC_34 | AF5 |
DDR3_D47 | IO_L7N_T1_34 | AF2 |
DDR3_D48 | IO_L13P_T2_MRCC_34 | AH4 |
DDR3_D49 | IO_L16N_T2_34 | AJ2 |
DDR3_D50 | IO_L14N_T2_SRCC_34 | AH5 |
DDR3_D51 | IO_L13N_T2_MRCC_34 | AJ4 |
DDR3_D52 | IO_L16P_T2_34 | AH2 |
DDR3_D53 | IO_L17N_T2_34 | AK1 |
DDR3_D54 | IO_L14P_T2_SRCC_34 | AH6 |
DDR3_D55 | IO_L17P_T2_34 | AJ1 |
DDR3_D56 | IO_L2P_T0_34 | AC2 |
DDR3_D57 | IO_L4P_T0_34 | AC5 |
DDR3_D58 | IO_L1N_T0_34 | AD3 |
DDR3_D59 | IO_L6P_T0_34 | AC7 |
DDR3_D60 | IO_L5N_T0_34 | AE6 |
DDR3_D61 | IO_L5P_T0_34 | AD6 |
DDR3_D62 | IO_L2N_T0_34 | AC1 |
DDR3_D63 | IO_L4N_T0_34 | AC4 |
DDR3_DM0 | IO_L16P_T2_32 | AA ៦ |
DDR3_DM1 | IO_L12P_T1_MRCC_32 | AF17 |
DDR3_DM2 | IO_L6P_T0_32 | AE16 |
DDR3_DM3 | IO_L24N_T3_32 | Y15 |
DDR3_DM4 | IO_L20P_T3_34 | AF7 |
DDR3_DM5 | IO_L7P_T1_34 | AF3 |
DDR3_DM6 | IO_L18P_T2_34 | AJ3 |
DDR3_DM7 | IO_L1P_T0_34 | AD4 |
DDR3_DQS0_P | IO_L15P_T2_DQS_32 | Y19 |
DDR3_DQS0_N | IO_L15N_T2_DQS_32 | Y18 |
DDR3_DQS1_P | IO_L9P_T1_DQS_32 | AJ18 |
DDR3_DQS1_N | IO_L9N_T1_DQS_32 | AK18 |
DDR3_DQS2_P | IO_L3P_T0_DQS_32 | AH16 |
DDR3_DQS2_N | IO_L3N_T0_DQS_32 | AJ16 |
DDR3_DQS3_P | IO_L21P_T3_DQS_32 | AC16 |
DDR3_DQS6_N | IO_L15N_T2_DQS_34 | AH1 |
DDR3_DQS7_P | IO_L3P_T0_DQS_34 | AD2 |
DDR3_DQS7_N | IO_L3N_T0_DQS_34 | AD1 |
DDR3_A0 | IO_L1P_T0_33 | AA ៦ |
DDR3_A1 | IO_L1N_T0_33 | AB12 |
DDR3_A2 | IO_L2P_T0_33 | AA ៦ |
DDR3_A3 | IO_L2N_T0_33 | AB8 |
DDR3_A4 | IO_L3P_T0_DQS_33 | AB9 |
DDR3_A5 | IO_L3N_T0_DQS_33 | AC9 |
DDR3_A6 | IO_L6N_T0_VREF_33 | AB13 |
DDR3_A7 | IO_L4N_T0_33 | Y10 |
DDR3_A8 | IO_L5P_T0_33 | AA ៦ |
DDR3_A9 | IO_L5N_T0_33 | AA ៦ |
DDR3_A10 | IO_L6P_T0_33 | AA ៦ |
DDR3_A11 | IO_L8P_T1_33 | AD8 |
DDR3_A12 | IO_L7P_T1_33 | AB10 |
DDR3_A13 | IO_L7N_T1_33 | AC10 |
DDR3_A14 | IO_L15P_T2_DQS_33 | AJ9 |
DDR3_BA0 | IO_L8N_T1_33 | AE8 |
DDR3_BA1 | IO_L9P_T1_DQS_33 | AC12 |
DDR3_BA2 | IO_L9N_T1_DQS_33 | AC11 |
DDR3_WE | IO_L10P_T1_33 | AD9 |
DDR3_RAS | IO_L10N_T1_33 | AE9 |
DDR3_CAS | IO_L11P_T1_SRCC_33 | AE11 |
DDR3_S0 | IO_L11N_T1_SRCC_33 | AF11 |
DDR3_CKE0 | IO_L12P_T1_MRCC_33 | AD12 |
DDR3_ODT | IO_L12N_T1_MRCC_33 | AD11 |
DDR3_CLK0_P | IO_L13P_T2_MRCC_33 | AG10 |
DDR3_CLK0_N | IO_L13N_T2_MRCC_33 | AH10 |
DDR3_RESET | IO_L4P_T0_33 | Y11 |
ផ្នែកទី 4: QSPI Flash
បន្ទះស្នូល FPGA AX7K325 ត្រូវបានបំពាក់ដោយ 128MBit QSPI FLASH ហើយម៉ូដែលគឺ W25Q128A ដែលប្រើវ៉ុល 3.3V CMOStagអ៊ីស្តង់ដារ។ ដោយសារតែលក្ខណៈមិនប្រែប្រួលនៃ QSPI FLASH វាអាចត្រូវបានប្រើជាឧបករណ៍ចាប់ផ្ដើមសម្រាប់ប្រព័ន្ធដើម្បីរក្សាទុករូបភាពចាប់ផ្ដើមនៃប្រព័ន្ធ។ ម៉ូដែលជាក់លាក់ និងប៉ារ៉ាម៉ែត្រពាក់ព័ន្ធនៃ QSPI FLASH ត្រូវបានបង្ហាញក្នុងតារាង 4-1 ។
មុខតំណែង | គំរូ | សមត្ថភាព | រោងចក្រ |
U14 | N25Q128 | 128M ប៊ីត | ណូម៉ូនីក |
តារាង 4-1: លក្ខណៈបច្ចេកទេស QSPI FLASH
QSPI FLASH ត្រូវបានភ្ជាប់ទៅម្ជុលពិសេសរបស់ BANK0 និង BANK14 នៃបន្ទះឈីប FPGA ។ ម្ជុលនាឡិកាត្រូវបានភ្ជាប់ទៅ CCLK0 នៃ BANK0 ហើយទិន្នន័យផ្សេងទៀត និងសញ្ញាជ្រើសរើសបន្ទះឈីបត្រូវបានភ្ជាប់ទៅ D00 ~ D03 និង FCS pin របស់ BANK14 រៀងគ្នា។ រូបភាពទី 4-1 បង្ហាញពីការតភ្ជាប់ផ្នែករឹងរបស់ QSPI Flash ។
ការចាត់តាំង QSPI Flash pin៖
ឈ្មោះសុទ្ធ | ឈ្មោះ FPGA PIN | FPGA P/N |
FPGA_CCLK | CCLK_0 | B10 |
FLASH_CE_B | IO_L6P_T0_FCS_B_14 | U19 |
FLASH_D0 | IO_L1P_T0_D00_MOSI_14 | P24 |
FLASH_D1 | IO_L1N_T0_D01_DIN_14 | R25 |
FLASH_D2 | IO_L2P_T0_D02_14 | R20 |
FLASH_D3 | IO_L2N_T0_D03_14 | R21 |
ផ្នែកទី 5៖ ការកំណត់រចនាសម្ព័ន្ធនាឡិកា
បន្ទះស្នូល AC7K325B ត្រូវបានបំពាក់ដោយគ្រីស្តាល់ឌីផេរ៉ង់ស្យែលសកម្ម Sitime ពីរដែលមួយគឺ 200MHz ម៉ូដែលគឺ SiT9102-200.00MHz ដែលជានាឡិកាសំខាន់របស់ប្រព័ន្ធសម្រាប់ FPGA និងប្រើដើម្បីបង្កើតនាឡិកាបញ្ជា DDR3 ។ មួយទៀតគឺ 125MHz ម៉ូដែលគឺ SiT9102 -125MHz ការបញ្ចូលនាឡិកាយោងសម្រាប់ឧបករណ៍បញ្ជូន GTP ។
ផ្នែកទី 5.1: 200Mhz នាឡិកាឌីផេរ៉ង់ស្យែលសកម្ម
G1 ក្នុងរូបភាពទី 5-2 គឺជាគ្រីស្តាល់ឌីផេរ៉ង់ស្យែលសកម្ម 200M ដែលផ្តល់ប្រភពនាឡិកាប្រព័ន្ធក្រុមប្រឹក្សាអភិវឌ្ឍន៍។ ទិន្នផលគ្រីស្តាល់ត្រូវបានភ្ជាប់ទៅម្ជុលនាឡិកាសកល BANK33 MRCC នៃ FPGA ។ នាឡិកាឌីផេរ៉ង់ស្យែល 200Mhz នេះអាចត្រូវបានប្រើដើម្បីជំរុញឧបករណ៍បញ្ជា DDR3 និងតក្កវិជ្ជាអ្នកប្រើប្រាស់នៅក្នុង FPGA ។
ការចាត់ចែងម្ជុលនាឡិកាឌីផេរ៉ង់ស្យែល 200Mhz
ឈ្មោះសញ្ញា | លេខសម្ងាត់ FPGA |
SYS_CLK_P | AE10 |
SYS_CLK_N | AF10 |
ផ្នែកទី 5.2៖ នាឡិកាយោង GTX
G2 នៅក្នុងរូបភាពទី 5-3 គឺជាគ្រីស្តាល់ឌីផេរ៉ង់ស្យែលសកម្ម 125Mhz ។ នាឡិកាយោងត្រូវបានភ្ជាប់ទៅនឹងការបញ្ចូលនាឡិកាយោង REFCLK1P / REFCLK1N នៃ BANK117 ។ ដ្យាក្រាមគ្រោងការណ៍នៃប្រភពនាឡិកានេះត្រូវបានបង្ហាញក្នុងរូបភាពទី 5-3
នាឡិកាយោង GTX
ឈ្មោះសុទ្ធ | លេខសម្ងាត់ FPGA |
BANK117_CLK1_P | J8 |
BANK117_CLK1_N | J7 |
ផ្នែកទី 6: អំពូល LED នៅលើបន្ទះស្នូល
មានភ្លើង LED ពណ៌ក្រហមចំនួន 2 នៅលើបន្ទះស្នូល AC7K325B FPGA ដែលមួយក្នុងនោះជាភ្លើងចង្អុលបង្ហាញថាមពល (PWR) មួយគឺអំពូល LED កំណត់រចនាសម្ព័ន្ធ (រួចរាល់)។ នៅពេលដែលបន្ទះស្នូលត្រូវបានផ្តល់ថាមពលសូចនាករថាមពលនឹងបំភ្លឺ; នៅពេលដែល FPGA ត្រូវបានកំណត់រចនាសម្ព័ន្ធ LED នឹងបំភ្លឺ។ ដ្យាក្រាមគ្រោងការណ៍នៃការតភ្ជាប់ផ្នែករឹងរបស់អំពូល LED ត្រូវបានបង្ហាញក្នុងរូបភាព 6-1:
ផ្នែកទី 7៖ ការផ្គត់ផ្គង់ថាមពល
វ៉ុលផ្គត់ផ្គង់ថាមពលtage នៃបន្ទះស្នូល AC7K325B គឺ DC5V ដែលត្រូវបានផ្គត់ផ្គង់ដោយការភ្ជាប់បន្ទះក្រុមហ៊ុនដឹកជញ្ជូន។ ដ្យាក្រាមគ្រោងការណ៍នៃការរចនាការផ្គត់ផ្គង់ថាមពលនៅលើបន្ទះស្នូលត្រូវបានបង្ហាញក្នុងរូបភាព 7-1 ខាងក្រោម៖
+ 5V បង្កើតថាមពលស្នូល FPGA 1.0V តាមរយៈបន្ទះឈីបថាមពល DCDC MYMGK1R820FRSR។ ចរន្តទិន្នផលរបស់ MYMGK1R820FRSR គឺខ្ពស់រហូតដល់ 20A ដែលឆ្ងាយនឹងវ៉ុលស្នូលtage តម្រូវការបច្ចុប្បន្ន។ ថាមពល + 5V ត្រូវបានបង្កើតឡើងដោយបន្ទះឈីប DCDC ETA1471 ដើម្បីបង្កើតប្រភពថាមពលចំនួនបួន៖ + 1.5V, + 3.3V, +1.8V,+ 1.5V និង MGTAVTT ។ + 1.0V ដែលប្រើដោយ GTX transceiver ត្រូវបានបង្កើតឡើងដោយបន្ទះឈីប DCDC ETA8156។ ថាមពលជំនួយ GTX + 1.8V តាមរយៈបន្ទះឈីប LDO SPX3819-1-8 ។ វ៉ុល VTT និង VREFtages សម្រាប់ DDR3 ត្រូវបានបង្កើតឡើងដោយ TPS51200។ លើសពីនេះទៀត SPX3819M5-3-3 ពីរត្រូវបានប្រើដើម្បីបង្កើតថាមពល IO របស់ BANK17 និង BANK18 ។ អ្នកប្រើប្រាស់អាចផ្លាស់ប្តូរបន្ទះឈីប LDO ដើម្បីធ្វើឱ្យ IO បញ្ចូល និងទិន្នផលរបស់ធនាគារទាំងពីរនេះទៅជាវ៉ុលផ្សេងទៀត។tage ស្តង់ដារ។
ដោយសារតែការផ្គត់ផ្គង់ថាមពលរបស់ FPGA តម្រូវឱ្យមានលំដាប់នៃការបើកថាមពល នៅក្នុងការរចនាសៀគ្វី យោងទៅតាមតម្រូវការថាមពលរបស់បន្ទះឈីប លំដាប់នៃការបើកថាមពលគឺ + 1.0V-> + 1.8V-> (+ 1.5 V, + 3.3V, VCCIO17, VCCIO18, ធានាថាបន្ទះឈីបដំណើរការត្រឹមត្រូវ។
ផ្នែកទី 8: វិមាត្រទំហំ
ផ្នែកទី 9: ការចាត់តាំង pin board to Board Connectors
បន្ទះស្នូលពង្រីកឧបករណ៍ភ្ជាប់ពង្រីកល្បឿនលឿនសរុបចំនួន 120 និងប្រើឧបករណ៍ភ្ជាប់អន្តរក្តារ 29-Pin ចំនួនបួន (J32 ~ J5) ដើម្បីភ្ជាប់ទៅក្រុមប្រឹក្សាភិបាល។ ឧបករណ៍ភ្ជាប់ប្រើ AXK2137A29YG របស់ Panasonic ។ ក្នុងចំណោមពួកគេ J30 ត្រូវបានភ្ជាប់ទៅ GTX transceiver signal, JXNUMX ត្រូវបានភ្ជាប់ទៅ JTAGហើយ IOs របស់ BANK17 និង BANK18, J31 ត្រូវបានភ្ជាប់ទៅ IO របស់ BANK15 និង BANK16, J32 ត្រូវបានភ្ជាប់ទៅ IO របស់ BANK12 និង BANK13 និង + 5V ថាមពល។
ការកំណត់ការកំណត់របស់ឧបករណ៍ភ្ជាប់ J29
J29 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA | J29 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA |
1 | BANK115_TX0_N | Y1 | 2 | BANK115_RX0_N | AA ៦ |
3 | BANK115_TX0_P | Y2 | 4 | BANK115_RX0_P | AA ៦ |
5 | GND | – | 6 | GND | – |
7 | BANK115_TX1_N | V1 | 8 | BANK115_RX1_N | Y5 |
9 | BANK115_TX1_P | V2 | 10 | BANK115_RX1_P | Y6 |
11 | GND | – | 12 | GND | – |
13 | BANK115_TX2_N | U3 | 14 | BANK115_RX2_N | W3 |
15 | BANK115_TX2_P | U4 | 16 | BANK115_RX2_P | W4 |
17 | GND | – | 18 | GND | – |
19 | BANK115_TX3_N | T1 | 20 | BANK115_RX3_N | V5 |
21 | BANK115_TX3_P | T2 | 22 | BANK115_RX3_P | V6 |
23 | GND | – | 24 | GND | – |
25 | BANK115_CLK0_N | R7 | 26 | BANK115_CLK1_N | U7 |
27 | BANK115_CLK0_P | R8 | 28 | BANK115_CLK1_N | U8 |
29 | GND | – | 30 | GND | – |
31 | BANK116_TX0_N | P1 | 32 | BANK116_RX0_N | T5 |
33 | BANK116_TX0_P | P2 | 34 | BANK116_RX0_P | T6 |
35 | GND | – | 36 | GND | – |
37 | BANK116_TX1_N | N3 | 38 | BANK116_RX1_N | R3 |
39 | BANK116_TX1_P | N4 | 40 | BANK116_RX1_P | R4 |
41 | GND | – | 42 | GND | – |
43 | BANK116_TX2_N | M1 | 44 | BANK116_RX2_N | P5 |
45 | BANK116_TX2_P | M2 | 46 | BANK116_RX2_P | P6 |
47 | GND | – | 48 | GND | – |
49 | BANK116_TX3_N | L3 | 50 | BANK116_RX3_N | M5 |
51 | BANK116_TX3_P | L4 | 52 | BANK116_RX3_P | M6 |
53 | GND | – | 54 | GND | – |
55 | BANK116_CLK0_N | L7 | 56 | BANK116_CLK1_N | N7 |
57 | BANK116_CLK0_P | L8 | 58 | BANK116_CLK1_P | N8 |
59 | GND | – | 60 | GND | – |
61 | BANK117_TX0_N | K1 | 62 | BANK118_TX0_N | D1 |
63 | BANK117_TX0_P | K2 | 64 | BANK118_TX0_P | D2 |
65 | GND | – | 66 | GND | – |
67 | BANK117_RX0_N | K5 | 68 | BANK118_RX0_N | E3 |
69 | BANK117_RX0_P | K6 | 70 | BANK118_RX0_P | E4 |
71 | GND | – | 72 | GND | – |
73 | BANK117_TX1_N | J3 | 74 | BANK118_TX1_N | C3 |
75 | BANK117_TX1_P | J4 | 76 | BANK118_TX1_P | C4 |
77 | GND | – | 78 | GND | – |
79 | BANK117_RX1_N | H5 | 80 | BANK118_RX1_N | D5 |
81 | BANK117_RX1_P | H6 | 82 | BANK118_RX1_P | D6 |
83 | GND | – | 84 | GND | – |
85 | BANK117_TX2_N | H1 | 86 | BANK118_TX2_N | B1 |
87 | BANK117_TX2_P | H2 | 88 | BANK118_TX2_P | B2 |
89 | GND | – | 90 | GND | – |
91 | BANK117_RX2_N | G3 | 92 | BANK118_RX2_N | B5 |
93 | BANK117_RX2_P | G4 | 94 | BANK118_RX2_P | B6 |
95 | GND | – | 96 | GND | – |
97 | BANK117_TX3_N | F1 | 98 | BANK118_TX3_N | A3 |
99 | BANK117_TX3_P | F2 | 100 | BANK118_TX3_P | A4 |
101 | GND | – | 102 | GND | – |
103 | BANK117_RX3_N | F5 | 104 | BANK118_RX3_N | A7 |
105 | BANK117_RX3_P | F6 | 106 | BANK118_RX3_P | A8 |
107 | GND | – | 108 | GND | – |
109 | BANK117_CLK0_N | G7 | 110 | BANK118_CLK0_N | C7 |
111 | BANK117_CLK0_P | G8 | 112 | BANK118_CLK0_P | C8 |
113 | GND | – | 114 | GND | – |
115 | 116 | BANK118_CLK1_N | E7 | ||
117 | 118 | ||||
119 | GND | – | 120 | GND | – |
ការកំណត់ការកំណត់របស់ឧបករណ៍ភ្ជាប់ J30
J30 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA | J30 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA |
1 | B18_L5_P | K៦៥៦ | 2 | B18_L3_P | L12 |
3 | B18_L5_N | J14 | 4 | B18_L3_N | L13 |
5 | B18_L6_P | L11 | 6 | B18_L2_P | L15 |
7 | B18_L6_N | K៦៥៦ | 8 | B18_L2_N | K៦៥៦ |
9 | GND | – | 10 | GND | – |
11 | B18_L7_P | H15 | 12 | B18_L1_P | L16 |
13 | B18_L7_N | G15 | 14 | B18_L1_N | K៦៥៦ |
15 | B18_L8_P | J11 | 16 | B18_L4_P | K៦៥៦ |
17 | B18_L8_N | J12 | 18 | B18_L4_N | J13 |
19 | GND | – | 20 | GND | – |
21 | B18_L9_P | J16 | 22 | B18_L12_P | G13 |
23 | B18_L9_N | H16 | 24 | B18_L12_N | F13 |
25 | B18_L16_P | F11 | 26 | B18_L10_P | H11 |
27 | B18_L16_N | អ៊ី២៦ | 28 | B18_L10_N | H12 |
29 | GND | – | 30 | GND | – |
31 | B18_L18_P | D11 | 32 | B18_L20_P | អ៊ី២៦ |
33 | B18_L18_N | C11 | 34 | B18_L20_N | អ៊ី២៦ |
35 | B18_L15_P | C12 | 36 | B18_L11_P | H14 |
37 | B18_L15_N | B12 | 38 | B18_L11_N | G14 |
39 | GND | – | 40 | GND | – |
41 | B18_L23_P | C15 | 42 | B18_L21_P | D14 |
43 | B18_L23_N | B15 | 44 | B18_L21_N | C14 |
45 | B18_L17_P | ក៣១ | 46 | B18_L22_P | B13 |
47 | B18_L17_N | ក៣១ | 48 | B18_L22_N | ក៣១ |
49 | GND | – | 50 | GND | – |
51 | B18_L24_P | B14 | 52 | B17_L5_N | L18 |
53 | B18_L24_N | ក៣១ | 54 | B17_L5_P | L17 |
55 | B18_L19_P | F15 | 56 | B17_L15_P | D16 |
57 | B18_L19_N | អ៊ី២៦ | 58 | B17_L15_N | C16 |
59 | GND | – | 60 | GND | – |
61 | B17_L17_P | C17 | 62 | B17_L14_P | អ៊ី២៦ |
63 | B17_L17_N | B17 | 64 | B17_L14_N | D19 |
65 | B17_L1_P | K៦៥៦ | 66 | B17_L20_P | ក៣១ |
67 | B17_L1_N | J18 | 68 | B17_L20_N | ក៣១ |
69 | GND | – | 70 | GND | – |
71 | B17_L22_N | ក៣១ | 72 | B17_L21_P | ក៣១ |
73 | B17_L22_P | B18 | 74 | B17_L21_N | ក៣១ |
75 | B17_L8_P | D21 | 76 | B17_L13_P | D17 |
77 | B17_L8_N | C21 | 78 | B17_L13_N | D18 |
79 | GND | – | 80 | GND | – |
81 | B17_L24_P | C19 | 82 | B17_L23_N | ក៣១ |
83 | B17_L24_N | B19 | 84 | B17_L23_P | B22 |
85 | B17_L18_N | F17 | 86 | B17_L12_P | F20 |
87 | B17_L18_P | G17 | 88 | B17_L12_N | អ៊ី២៦ |
89 | GND | – | 90 | GND | – |
91 | B17_L19_N | B20 | 92 | B17_L11_N | អ៊ី២៦ |
93 | B17_L19_P | C20 | 94 | B17_L11_P | F21 |
95 | B17_L10_N | C22 | 96 | B17_L9_N | F22 |
97 | B17_L10_P | D22 | 98 | B17_L9_P | G22 |
99 | GND | – | 100 | GND | – |
101 | B17_L16_N | F18 | 102 | B17_L7_P | H21 |
103 | B17_L16_P | G18 | 104 | B17_L7_N | H22 |
105 | B17_L2_N | G20 | 106 | B17_L3_N | H17 |
107 | B17_L2_P | H20 | 108 | B17_L3_P | J17 |
109 | GND | – | 110 | GND | – |
111 | B17_L4_N | H19 | 112 | FPGA_TCK | អ៊ី២៦ |
113 | B17_L4_P | J19 | 114 | FPGA_TMS | F10 |
115 | B17_L6_P | K៦៥៦ | 116 | FPGA_TDO | G10 |
117 | B17_L6_N | K៦៥៦ | 118 | FPGA_TDI | H10 |
119 | GND | – | 120 | GND | – |
ការកំណត់ការកំណត់របស់ឧបករណ៍ភ្ជាប់ J31
J31 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA | J31 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA |
1 | B16_L12_N | B25 | 2 | B16_L8_P | C24 |
3 | B16_L12_P | C25 | 4 | B16_L8_N | B24 |
5 | B16_L10_N | ក៣១ | 6 | B16_L16_N | C30 |
7 | B16_L10_P | ក៣១ | 8 | B16_L16_P | D29 |
9 | GND | – | 10 | GND | – |
11 | B16_L11_N | C26 | 12 | B16_L7_N | ក៣១ |
13 | B16_L11_P | D26 | 14 | B16_L7_P | B27 |
15 | B16_L13_N | C27 | 16 | B16_L18_N | អ៊ី២៦ |
17 | B16_L13_P | D27 | 18 | B16_L18_P | អ៊ី២៦ |
19 | GND | – | 20 | GND | – |
21 | B16_L21_P | G27 | 22 | B16_L14_N | D28 |
23 | B16_L21_N | F27 | 24 | B16_L14_P | អ៊ី២៦ |
25 | B16_L20_N | F28 | 26 | B16_L22_N | F30 |
27 | B16_L20_P | G28 | 28 | B16_L22_P | G29 |
29 | GND | – | 30 | GND | – |
31 | B16_L9_P | B28 | 32 | B16_L5_P | F26 |
33 | B16_L9_N | ក៣១ | 34 | B16_L5_N | អ៊ី២៦ |
35 | B16_L15_P | C29 | 36 | B16_L24_N | G30 |
37 | B16_L15_N | B29 | 38 | B16_L24_P | H30 |
39 | GND | – | 40 | GND | – |
41 | B16_L19_N | H25 | 42 | B16_L23_N | H27 |
43 | B16_L19_P | H24 | 44 | B16_L23_P | H26 |
45 | B16_L1_N | ក៣១ | 46 | B16_L17_P | B30 |
47 | B16_L1_P | B23 | 48 | B16_L17_N | ក៣១ |
49 | GND | – | 50 | GND | – |
51 | B16_L2_P | អ៊ី២៦ | 52 | B16_L3_N | អ៊ី២៦ |
53 | B16_L2_N | D23 | 54 | B16_L3_P | F25 |
55 | B16_L6_N | G24 | 56 | B16_L4_P | អ៊ី២៦ |
57 | B16_L6_P | G23 | 58 | B16_L4_N | D24 |
59 | GND | – | 60 | GND | – |
61 | B15_L14_N | L28 | 62 | B15_L7_N | H29 |
63 | B15_L14_P | M28 | 64 | B15_L7_P | J29 |
65 | B15_L10_N | J26 | 66 | B15_L8_N | J28 |
67 | B15_L10_P | K៦៥៦ | 68 | B15_L8_P | J27 |
69 | GND | – | 70 | GND | – |
71 | B15_L1_N | J24 | 72 | B15_L24_N | M23 |
73 | B15_L1_P | J23 | 74 | B15_L24_P | M22 |
75 | B15_L18_N | N26 | 76 | B15_L3_N | K៦៥៦ |
77 | B15_L18_P | N25 | 78 | B15_L3_P | K៦៥៦ |
79 | GND | – | 80 | GND | – |
81 | B15_L2_N | L23 | 82 | B15_L21_N | N24 |
83 | B15_L2_P | L22 | 84 | B15_L21_P | P23 |
85 | B15_L13_P | K៦៥៦ | 86 | B15_L12_N | K៦៥៦ |
87 | B15_L13_N | K៦៥៦ | 88 | B15_L12_P | L25 |
89 | GND | – | 90 | GND | – |
91 | B15_L22_N | P22 | 92 | B15_L20_N | N22 |
93 | B15_L22_P | P21 | 94 | B15_L20_P | N21 |
95 | B15_L15_N | M30 | 96 | B15_L9_N | K៦៥៦ |
97 | B15_L15_P | M29 | 98 | B15_L9_P | L30 |
99 | GND | – | 100 | GND | – |
101 | B15_L19_N | N20 | 102 | B15_L5_N | J22 |
103 | B15_L19_P | N19 | 104 | B15_L5_P | J21 |
105 | B15_L17_N | N30 | 106 | B15_L6_N | L20 |
107 | B15_L17_P | N29 | 108 | B15_L6_P | M20 |
109 | GND | – | 110 | GND | – |
111 | B15_L11_N | L27 | 112 | B15_L16_N | M27 |
113 | B15_L11_P | L26 | 114 | B15_L16_P | N27 |
115 | B15_L23_N | M25 | 116 | B15_L4_P | L21 |
117 | B15_L23_P | M24 | 118 | B15_L4_N | K៦៥៦ |
119 | GND | – | 120 | GND | – |
ការកំណត់ការកំណត់របស់ឧបករណ៍ភ្ជាប់ J32
J32 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA | J32 ម្ជុល | ឈ្មោះសញ្ញា | ម្ជុល FPGA |
1 | B13_L16_P | AE30 | 2 | B13_L10_N | AB30 |
3 | B13_L16_N | AF30 | 4 | B13_L10_P | AB29 |
5 | B13_L23_N | AF27 | 6 | B13_L9_P | AD29 |
7 | B13_L23_P | AF26 | 8 | B13_L9_N | AE29 |
9 | GND | U14 | 10 | GND | U14 |
11 | B13_L14_P | AE28 | 12 | B13_L6_P | AA ៦ |
13 | B13_L14_N | AF28 | 14 | B13_L6_N | AB25 |
15 | B13_L13_P | AG29 | 16 | B13_L5_N | AB28 |
17 | B13_L13_N | AH29 | 18 | B13_L5_P | AA ៦ |
19 | GND | U14 | 20 | GND | U14 |
21 | B13_L18_P | AG30 | 22 | B13_L2_N | W28 |
23 | B13_L18_N | AH30 | 24 | B13_L2_P | W27 |
25 | B13_L21_N | AG28 | 26 | B13_L8_P | Y30 |
27 | B13_L21_P | AG27 | 28 | B13_L8_N | AA ៦ |
29 | GND | U14 | 30 | GND | U14 |
31 | B13_L15_N | AK30 | 32 | B13_L11_N | AD28 |
33 | B13_L15_P | AK29 | 34 | B13_L11_P | AD27 |
35 | B13_L17_N | AJ29 | 36 | B13_L7_N | AC30 |
37 | B13_L17_P | AJ28 | 38 | B13_L7_P | AC29 |
39 | GND | U14 | 40 | GND | U14 |
41 | B13_L20_N | AK28 | 42 | B13_L12_N | AC27 |
43 | B13_L20_P | AJ27 | 44 | B13_L12_P | AB27 |
45 | B13_L22_N | AH27 | 46 | B13_L1_P | Y26 |
47 | B13_L22_P | AH26 | 48 | B13_L1_N | AA ៦ |
49 | GND | U14 | 50 | GND | U14 |
51 | B13_L24_N | AK26 | 52 | B13_L4_N | Y29 |
53 | B13_L24_P | AJ26 | 54 | B13_L4_P | W29 |
55 | B13_L19_N | AD26 | 56 | B13_L3_N | AA ៦ |
57 | B13_L19_P | AC26 | 58 | B13_L3_P | Y28 |
59 | GND | U14 | 60 | GND | U14 |
61 | B12_L12_P | AD23 | 62 | B12_L9_N | AD24 |
63 | B12_L12_N | AE24 | 64 | B12_L9_P | AC24 |
65 | B12_L16_P | AE25 | 66 | B12_L8_N | AD22 |
67 | B12_L16_N | AF25 | 68 | B12_L8_P | AC22 |
69 | GND | U14 | 70 | GND | U14 |
71 | B12_L13_P | AF22 | 72 | B12_L7_N | AC25 |
73 | B12_L13_N | AG23 | 74 | B12_L7_P | AB24 |
75 | B12_L18_P | AG25 | 76 | B12_L4_N | AA ៦ |
77 | B12_L18_N | AH25 | 78 | B12_L4_P | AA ៦ |
79 | GND | U14 | 80 | GND | U14 |
81 | B12_L15_N | AK25 | 82 | B12_L1_P | Y23 |
83 | B12_L15_P | AJ24 | 84 | B12_L1_N | Y24 |
85 | B12_L17_N | AK24 | 86 | B12_L2_P | Y21 |
87 | B12_L17_P | AK23 | 88 | B12_L2_N | AA ៦ |
89 | GND | U14 | 90 | GND | U14 |
91 | B12_L14_N | AH24 | 92 | B12_L6_P | AA ៦ |
93 | B12_L14_P | AG24 | 94 | B12_L6_N | AB20 |
95 | B12_L20_N | AH22 | 96 | B12_L10_N | AE21 |
97 | B12_L20_P | AG22 | 98 | B12_L10_P | AD21 |
99 | GND | U14 | 100 | GND | U14 |
101 | B12_L19_N | AF21 | 102 | B12_L3_P | AB22 |
103 | B12_L19_P | AF20 | 104 | B12_L3_N | AB23 |
105 | B12_L11_N | AF23 | 106 | B12_L5_P | AC20 |
107 | B12_L11_P | AE23 | 108 | B12_L5_N | AC21 |
109 | GND | – | 110 | GND | – |
111 | +5V | – | 112 | +5V | – |
113 | +5V | – | 114 | +5V | – |
115 | +5V | – | 116 | +5V | – |
117 | +5V | – | 118 | +5V | – |
119 | +5V | – | 120 | +5V | – |
ឯកសារ/ធនធាន
![]() |
បន្ទះស្នូល ALINX AC7K325B Kintex 7 FPGA [pdf] សៀវភៅណែនាំអ្នកប្រើប្រាស់ AC7K325B, AC7K325B Kintex 7 FPGA Core Board, Kintex 7 FPGA Core Board, ក្រុមប្រឹក្សាស្នូល FPGA, ក្រុមប្រឹក្សាស្នូល, ក្រុមប្រឹក្សាភិបាល |