GOWIN GW1NRF Seri Bluetooth FPGA
Copyright © 2019 Guangdong Gowin Semiconductor Corporation. Tout dwa rezève. , LittleBee, ak GOWIN se mak komèsyal nan Guangdong Gowin Semiconductor Corporation epi yo anrejistre nan Lachin, US Patant ak Trademark Office, ak lòt peyi yo. Tout lòt mo ak logo idantifye kòm mak oswa mak sèvis yo se pwopriyete detantè respektif yo. Okenn pati nan dokiman sa a pa ka repwodui oswa transmèt nan nenpòt fòm oswa pa nenpòt ki siy, elektwonik, mekanik, fotokopi, anrejistreman oswa otreman, san konsantman alekri anvan GOWINSEMI.
Limit responsabilite nou
GOWINSEMI pa sipoze okenn responsablite epi li pa bay okenn garanti (swa eksprime oswa implicite) epi li pa responsab pou nenpòt domaj ki fèt sou pyès ki nan konpitè, lojisyèl, done, oswa pwopriyete w ki soti nan itilizasyon materyèl yo oswa pwopriyete entelektyèl eksepte jan sa endike nan Tèm ak Kondisyon GOWINSEMI yo. nan Vann. GOWINSEMI ka fè chanjman nan dokiman sa a nenpòt ki lè san avètisman alavans. Nenpòt moun ki konte sou dokiman sa a ta dwe kontakte GOWINSEMI pou dokiman aktyèl la ak èrta.
Istwa revizyon
Dat | Version | Deskripsyon |
11/12/2019 | 1.0E | Premye vèsyon pibliye. |
Objektif
Manyèl sa a gen yon entwodiksyon nan seri GW1NRF nan
Pwodwi Bluetooth FPGA ansanm ak yon definisyon broch yo, lis nimewo PIN, distribisyon broch, ak dyagram pake.
Dènye gid itilizatè yo disponib sou GOWINSEMI la Websit. Ou ka jwenn dokiman ki gen rapò yo nan www.gowinsemi.com:
- DS891, GW1NRF seri de pwodwi Bluetooth FPGA Fèy Done
- UG290, Gowin FPGA Products Programming and Configuration User Guide
- UG893, GW1NRF seri de Bluetooth FPGA pwodwi pake ak Pinout
- UG892, GW1NRF-4B Pinout
Tèminoloji ak Abreviyasyon yo
Tèminoloji ak abrevyasyon yo itilize nan manyèl sa a se jan yo montre nan Tablo 1-1 anba a.
Tablo 1-1 Abreviyasyon ak tèminoloji
Tèminoloji ak Abreviyasyon yo | Non konplè |
FPGA | Field Programmable Gate Array |
SIP | Sistèm nan pake |
GPIO | Gowin pwogramasyon IO |
QN48 | QFN48 |
QN48E | QFN48E |
Sipò ak Feedback
Gowin Semiconductor bay kliyan sipò teknik konplè. Si w gen nenpòt kesyon, kòmantè, oswa sijesyon, tanpri ou lib pou kontakte nou dirèkteman nan fason sa yo.
Websit: www.gowinsemi.com.cn
Imèl: support@gowinsemi.com
Plis paseview
Seri pwodwi FPGA GW1NRF yo se pwodwi premye jenerasyon nan fanmi LittleBee® epi reprezante yon fòm SoC FPGA. Seri GW1NRF nan pwodwi FPGA entegre 32 bits hardcore processeur ak sipòte Bluetooth 5.0 Low Energy radyo. Yo gen inite lojik abondan, IOs, bati-an B-SRAM ak resous DSP, modil jesyon pouvwa, ak modil sekirite. Seri GW1NRF bay konsomasyon pouvwa ki ba, enstantane sou, pri ki ba, ki pa temèt, sekirite segondè, pakè divès kalite, ak itilizasyon fleksib.
Pake PB-gratis
Seri GW1NRF pwodwi Bluetooth FPGA yo PB gratis nan liy ak direktiv anviwònman ROHS Inyon Ewopeyen an. Sibstans yo itilize nan seri GW1NRF nan pwodwi Bluetooth FPGA yo an konfòmite konplè ak estanda IPC-1752 yo.
Pake, Max. Enfòmasyon I/O itilizatè, ak LVDS Paris
Tablo 2-1 pake, Max. Enfòmasyon I/O itilizatè, ak LVDS Paris
Pake | Anplasman (mm) | Gwosè (mm) | GW1NRF-4B |
QN48 | 0.4 | 6 x 6 | 25(4) |
QN48E | 0.4 | 6 x 6 | 25(4) |
Remake byen!
- Nan manyèl sa a, abrevyasyon yo itilize pou fè referans a kalite pake yo. Gade 1.3 Tèminoloji ak Abreviyasyon yo.
- Gade seri GW1NRF nan Fich Done pwodwi Bluetooth FPGA pou plis detay.
- J laTAGSEL_N ak JTAG broch pa ka itilize kòm I/O ansanm. Done ki nan tablo sa a se lè yo chaje kat JTAG broch (TCK, TDI, TDO, ak TMS) yo itilize kòm I/O;
Pouvwa PIN
Tablo 2-2 Lòt Pin nan seri GW1NRF
VCC | VCCO0 | VCCO1 | VCCO2 |
VCCO3 | VCCX | VSS |
Kantite PIN
Kantite broch GW1NRF-4B
Tablo 2-3 Kantite GW1NRF-4BPins
Kalite PIN | GW1NRF-4B | ||
QN48 | QN48E | ||
I/O Single fen / Pè diferans / LVDS1 |
BANK0 | 9/4/0 | 9/4/0 |
BANK1 | 4/1/1 | 4/1/1 | |
BANK2 | 8/4/3 | 8/4/3 | |
BANK3 | 4/1/0 | 4/1/0 | |
Max. I/O itilizatè 2 | 25 | 25 | |
Pè diferans | 10 | 10 | |
Vrè pwodiksyon LVDS | 4 | 4 | |
VCC | 2 | 2 | |
VCCX | 1 | 1 | |
VCCO0/VCCO33 | 1 | 1 | |
VCCO1/VCCO23 | 1 | 1 | |
VSS | 2 | 1 | |
MODE0 | 0 | 0 | |
MODE1 | 0 | 0 | |
MODE2 | 0 | 0 | |
JTAGSEL_N | 1 | 1 |
Remake byen!
- Nimewo a nan yon sèl fen / diferans / LVDS I / O gen ladan broch CLK ak broch download;
- J laTAGSEL_N ak JTAG broch pa ka itilize kòm I/O ansanm. Done ki nan tablo sa a se lè yo chaje kat JTAG broch (TCK, TDI, TDO, ak TMS) yo itilize kòm I/O; Lè mòd [2:0] = 001, JTAGSEL_N ak kat JTAG broch (TCK, TDI, TDO, ak TMS) ka itilize kòm GPIO ansanm, ak Max la. itilizatè I/O plis youn.
- Pin multiplexage.
Definisyon PIN
Kote broch yo nan seri GW1NRF pwodwi Bluetooth FPGA yo varye selon diferan pakè yo. Tablo 2-4 bay yon detay souview nan itilizatè I/O, broch milti-fonksyon, broch dedye, ak lòt broch.
Tablo 2-4 Definisyon Pins yo nan seri GW1NRF pwodwi Bluetooth FPGA yo
Non PIN | I/O | Deskripsyon |
Max. I/O itilizatè | ||
IO[Fen][Nimewo Ranje/Kolòn][A/B] |
I/O |
[Fen] endike kote zepeng la, ki gen ladan L (gòch) R (adwat) B (anba), ak T (anwo) [Nimewo Ranje/Kolòn] endike nimewo Ranje/Kolòn PIN la. Si [Fen] se T (anwo) oswa B (anba), peny la endike nimewo kolòn CFU ki koresponn lan. Si [Fen] se L (gòch) oswa R (adwat), peny la endike nimewo Ranje CFU ki koresponn lan. [A/B] endike enfòmasyon pè siyal diferans. |
Broch milti-fonksyon | ||
IO[Fen][Nimewo Ranje/Kolòn][A/B]/MMM |
/MMM reprezante youn oswa plis nan lòt fonksyon anplis ke se I/O itilizatè jeneral. Broch sa yo ka itilize kòm itilizatè I/O lè a
fonksyon yo pa itilize. |
|
RECONFIG_N | Mwen, entèn fèb
rale-up |
Kòmanse nouvo mòd GowinCONFIG lè batman kè ba |
PARE |
I/O |
Nivo segondè endike aparèy la ka pwograme ak konfigirasyon kounye a
Nivo ki ba endike aparèy la pa ka pwograme ak konfigirasyon kounye a |
FÈ |
I/O |
Nivo segondè endike pwogram siksè ak konfigirasyon
Nivo ki ba endike enkonplè oswa echwe pou pwogram ak konfigirasyon |
FASTRD_N /D3 |
I/O |
Nan mòd MSPI, FASTRD_N yo itilize kòm pò vitès aksè Flash. Low endike mòd aksè Flash gwo vitès; segondè endike mòd aksè regilye Flash.
Done pò D3 nan mòd CPU |
MCLK /D4 | I/O | Revèy pwodiksyon MCLK nan mòd MSPI Done pò D4 nan mòd CPU |
MCS_N /D5 | I/O | Pèmèt siyal MCS_N nan mòd MSPI, aktif-ba
Done pò D5 nan mòd CPU |
MI /D7 |
I/O |
MISO nan mòd MSPI: Mèt done antre / esklav done pwodiksyon
Done pò D7 nan mòd CPU |
MO /D6 |
I/O |
MISO nan mòd MSPI: Mèt done pwodiksyon / esklav done D '
Done pò D6 nan mòd CPU |
SSPI_CS_N/D0 |
I/O |
Pèmèt siyal SSPI_CS_N nan mod SSPI, aktif-ba, Entèn Fèb Pull Up
Done pò D0 nan mòd CPU |
SO /D1 | I/O | MISO nan mòd MSPI: Mèt done antre / Done esklav |
I/O BANK Entwodiksyon
Gen kat I/O Bank nan seri GW1NRF pwodwi FPGA yo. Distribisyon I/O BANK nan seri GW1NRF nan pwodwi Bluetooth FPGA se jan yo montre nan Figi 2-1.
Figi 2-1GW1NRF seri Bluetooth FPGA pwodwi I/O Bank Distribisyon
Manyèl sa a bay yon souview nan distribisyon an view nan broch yo nan seri a GW1NRF nan pwodwi Bluetooth FPGA. Kat I/O Bank ki fòme seri GW1NRF nan pwodwi Bluetooth FPGA yo make ak kat koulè diferan.
Yo itilize plizyè senbòl pou I/O itilizatè a, pouvwa, ak tè. Divès senbòl ak koulè yo itilize pou divès broch yo defini jan sa a:
” la vle di I/O nan BANK0. Koulè ranpli a chanje ak BANK la;
” la vle di I/O nan BANK1. Koulè ranpli a chanje ak BANK la;
” la vle di I/O nan BANK2. Koulè ranpli a chanje ak BANK la;
” la vle di I/O nan BANK3. Koulè ranpli a chanje ak BANK la;
” la vle di VCC, VCCX, ak VCCO. Koulè ranpli a pa chanje;
” la vle di VSS, koulè ranpli a pa chanje;
” la vle di NC;
” la vle di BLE, koulè ranpli a pa chanje.
View nan Distribisyon Pin
View nan GW1NRF-4B Pins Distribisyon
View nan QN48 Pins Distribisyon
View nan QN48E Pins Distribisyon
Dyagram pake
Deskripsyon pake QN48 (6mm x 6mm)
Senbòl |
MILIMÈT | ||
MIN | NOM | MAX | |
A | 0.75 | 0.85 | 0.85 |
A1 | 0.02 | 0.05 | |
b | 0.15 | 0.20 | 0.25 |
c | 0.18 | 0.20 | 0.23 |
D | 5.90 | 6.00 | 6.10 |
D2 | 4.10 | 4.20 | 4.30 |
e | 0.40 BSC | ||
Ne | 4.40BSC | ||
Nd | 4.40BSC | ||
E | 5.90 | 6.00 | 6.10 |
E2 | 4.10 | 4.20 | 4.30 |
L | 0.35 | 0.40 | 0.45 |
h | 0.30 | 0.35 | 0.40 |
L/F载体尺寸
(MIL) |
177 * 177 |
Dokiman / Resous
![]() |
GOWIN GW1NRF Seri Bluetooth FPGA [pdfGid Itilizatè UG893-1.0E, GW1NRF Seri, Bluetooth FPGA, GW1NRF Seri Bluetooth FPGA |