Revisión do chip ESPRESSIF ESP32 v3.0
Cambio de deseño na revisión do chip v3.0
Espressif lanzou un cambio a nivel de obleas nos produtos da serie ESP32 (revisión do chip v3.0). Este documento describe as diferenzas entre a revisión do chip v3.0 e as revisións do chip ESP32 anteriores. Abaixo amósanse os principais cambios de deseño na revisión do chip v3.0:
- Corrección de erros da caché de PSRAM: solucionado "Cando a CPU accede á SRAM externa nunha secuencia determinada, poden producirse erros de lectura e escritura". Pódense atopar detalles do problema no elemento 3.9 en Errata SoC da serie ESP32.
- Solucionado "Cando cada CPU le certos espazos de enderezos diferentes ao mesmo tempo, pode ocorrer un erro de lectura". Pódense atopar detalles do problema no elemento 3.10 en Errata SoC da serie ESP32.
- Estabilidade optimizada do oscilador de cristal de 32.768 KHz, o problema foi informado polo cliente de que hai unha baixa probabilidade de que baixo a revisión do chip de hardware v1.0, o oscilador de cristal de 32.768 KHz non puidese iniciarse correctamente.
- Solucionáronse os problemas de inxección de fallos relativos ao arranque seguro e ao cifrado flash. Referencia: Aviso de seguridade sobre inxección de fallos e proteccións eFuse
(CVE-2019-17391) e Aviso de seguridade de Espressif sobre a inxección de fallos e o arranque seguro (CVE-2019-15894) - Mellora: cambiou a taxa de baudios mínima admitida polo módulo TWAI de 25 kHz a 12.5 kHz.
- Permitiuse desactivar permanentemente o modo de arranque de descarga programando o novo bit eFuse UART_DOWNLOAD_DIS. Cando este bit está programado en 1, non se pode usar o modo de arranque de descarga e o arranque fallará se se establecen os pinos de correa para este modo. Programa este bit escribindo no bit 27 de EFUSE_BLK0_WDATA0_REG e le este bit lendo o bit 27 de EFUSE_BLK0_RDATA0_REG. A desactivación de escritura para este bit compártese coa desactivación de escritura para o campo eFuse de flash_crypt_cnt.
Impacto nos proxectos do cliente
Esta sección está destinada a axudar aos nosos clientes a comprender o impacto do uso da revisión do chip v3.0 nun deseño novo ou a substitución da versión anterior do SoC pola revisión do chip v3.0 no deseño existente.
Caso de uso 1: actualización de hardware e software
Este é o caso de uso no que se está a iniciar o novo proxecto ou a actualización para hardware e software nun proxecto existente é unha opción posible. Neste caso, o proxecto pode beneficiarse da protección contra ataques de inxección de fallos e tamén pode sacar adiantetage do mecanismo de arranque seguro máis recente e corrección de erros da caché de PSRAM cun rendemento PSRAM lixeiramente mellorado.
- Cambios no deseño de hardware:
Siga a última directriz de deseño de hardware de Espressif. Para a optimización do problema de estabilidade do oscilador de cristal de 32.768 KHz, consulte a sección Oscilador de cristal para obter máis información. - Cambios no deseño do software:
1) Seleccione Configuración mínima para Rev3: Vaia a menuconfig > Config. componente > Específico de ESP32 e configure a opción de Revisión ESP32 mínima soportada en "Rev 3".
2) Versión de software: recoméndase usar o arranque seguro baseado en RSA desde ESP-IDF v4.1 e posterior. A versión de lanzamento de ESP-IDF v3.X tamén pode funcionar coa aplicación con arranque seguro orixinal V1.
Caso de uso 2: só actualización de hardware
Este é o caso de uso no que os clientes teñen un proxecto existente que pode permitir a actualización de hardware pero o software debe seguir sendo o mesmo en todas as revisións de hardware. Neste caso, o proxecto beneficia de ataques de seguranza por inxección de fallos, corrección de erros da caché PSRAM e problema de estabilidade do oscilador de cristal de 32.768 KHz. O rendemento PSRAM segue sendo o mesmo.
- Cambios no deseño de hardware:
Siga as últimas directrices de deseño de hardware de Espressif. - Cambios no deseño do software:
O cliente pode seguir usando o mesmo software e binario para os produtos despregados. O mesmo binario da aplicación funcionará tanto na revisión do chip v1.0 como na revisión do chip v3.0.
Especificación da etiqueta
A etiqueta do ESP32-D0WD-V3 móstrase a continuación:
A etiqueta de ESP32-D0WDQ6-V3 móstrase a continuación:
Información de pedido
Para solicitar produtos, consulte: ESP Product Selector.
Aviso de exención de responsabilidade e copyright
Información deste documento, incluíndo URL referencias, está suxeita a cambios sen previo aviso.
ESTE DOCUMENTO PROPORCIÓNSE TAL COMO SEN GARANTÍAS NINGUNHA, INCLUIDA NINGUNHA GARANTÍA DE COMERCIABILIDADE, NON INFRACCIÓN, IDONEIDADE PARA CALQUERA PROPÓSITO PARTICULAR, OU NINGUNHA GARANTÍA DERIVADA DE CALQUERA PROPOSTA, ESPECIFICACIÓN OU S.AMPLE.
Declinan toda responsabilidade, incluída a responsabilidade pola infracción de calquera dereito de propiedade, relacionada co uso da información deste documento. Non se conceden licenzas expresas ou implícitas, por exclusión ou doutra forma, de ningún dereito de propiedade intelectual. O logotipo de Wi-Fi Alliance Member é unha marca comercial de Wi-Fi Alliance. O logotipo de Bluetooth é unha marca rexistrada de Bluetooth SIG.
Todos os nomes comerciais, marcas comerciais e marcas rexistradas mencionados neste documento son propiedade dos seus respectivos propietarios, polo que se recoñecen.
Copyright © 2022 Espressif Inc. Todos os dereitos reservados.
Equipo Espressif IoT www.espressif.com
Documentos/Recursos
![]() |
Revisión do chip ESPRESSIF ESP32 v3.0 [pdfGuía do usuario Revisión de chip ESP32 v3.0, ESP32, Revisión de chip v3.0, Chip ESP32 |