ESPRESSIF ESP32 Chip Revision v3.0
Pagbag-o sa Disenyo sa Pagbag-o sa Chip v3.0
Ang Espressif nagpagawas ug usa ka wafer-level nga kausaban sa ESP32 Series sa mga produkto (chip revision v3.0). Kini nga dokumento naghulagway sa mga kalainan tali sa chip revision v3.0 ug sa miaging ESP32 chip revisions. Sa ubos mao ang nag-unang mga kausaban sa disenyo sa chip revision v3.0:
- Pag-ayo sa Bug sa Cache sa PSRAM: Naayo "Kung ma-access sa CPU ang eksternal nga SRAM sa usa ka piho nga pagkasunod-sunod, mahimong mahitabo ang mga sayup sa pagbasa ug pagsulat.". Ang mga detalye sa isyu makita sa aytem 3.9 sa ESP32 Series SoC Errata.
- Giayo "Kung ang matag CPU magbasa sa pipila nga lainlaing mga lugar sa adres nga dungan, mahimo’g mahitabo ang usa ka sayup sa pagbasa." Ang mga detalye sa isyu makita sa aytem 3.10 sa ESP32 Series SoC Errata.
- Gi-optimize ang 32.768 KHz crystal oscillator stability, ang isyu gitaho sa kliyente nga adunay gamay nga posibilidad nga ubos sa chip revision v1.0 hardware, ang 32.768 KHz crystal oscillator dili makasugod sa husto.
- Giayo ang mga isyu sa pag-injection sa Fault bahin sa luwas nga boot ug flash encryption. Reference: Security Advisory bahin sa fault injection ug eFuse protection
(CVE-2019-17391) & Espressif Security Advisory Bahin sa Fault Injection ug Secure Boot (CVE-2019-15894) - Pag-uswag: Giusab ang minimum nga baud rate nga gisuportahan sa TWAI module gikan sa 25 kHz ngadto sa 12.5 kHz.
- Gitugotan ang Download Boot mode nga permanenteng ma-disable pinaagi sa pagprograma sa bag-ong eFuse bit UART_DOWNLOAD_DIS. Kung kini nga gamay giprograma sa 1, ang Download Boot mode dili magamit ug ang pag-boot mapakyas kung ang mga strapping pin gitakda alang niini nga mode. Software program niini nga gamay pinaagi sa pagsulat ngadto sa bit 27 sa EFUSE_BLK0_WDATA0_REG, ug basaha kini nga gamay pinaagi sa pagbasa sa bit 27 sa EFUSE_BLK0_RDATA0_REG. Isulat ang disable alang niini nga bit gipaambit sa write disable para sa lash_crypt_cnt eFuse field.
Epekto sa Mga Proyekto sa Kustomer
Kini nga seksyon gituyo aron matabangan ang among mga kustomer nga masabtan ang epekto sa paggamit sa chip revision v3.0 sa usa ka bag-ong disenyo o pag-ilis sa mas daan nga bersyon sa SoC sa chip revision v3.0 sa kasamtangan nga disenyo.
Gamita ang Kaso 1: Pag-upgrade sa Hardware ug Software
Kini ang kaso sa paggamit diin ang bag-ong proyekto gisugdan o pag-upgrade alang sa hardware ug software sa usa ka kasamtangan nga proyekto usa ka posible nga kapilian. Sa ingon nga kaso, ang proyekto mahimong makabenepisyo gikan sa proteksyon batok sa pag-atake sa fault injection ug mahimo usab nga makuha ang advantage sa mas bag-o nga luwas nga mekanismo sa boot ug PSRAM cache bug fix nga adunay gamay nga gipaayo nga performance sa PSRAM.
- Mga Kausaban sa Disenyo sa Hardware:
Palihug sunda ang pinakabag-o nga Espressif Hardware Design Guideline. Para sa 32.768 KHz crystal oscillator stability issue optimization, palihog tan-awa ang Section Crystal Oscillator para sa dugang impormasyon. - Mga Kausaban sa Disenyo sa Software:
1) Pilia ang Minimum nga configuration sa Rev3: Adto sa menuconfig > Conponent config > ESP32-specific, ug itakda ang Minimum Supported ESP32 Revision nga opsyon sa “Rev 3”.
2) Bersyon sa software: Irekomendar ang paggamit sa RSA-based secure boot gikan sa ESP-IDF v4.1 ug sa ulahi. Ang ESP-IDF v3.X Release nga bersyon mahimo usab nga magamit sa aplikasyon nga adunay orihinal nga luwas nga boot V1.
Gamita ang Kaso 2: Pag-upgrade sa Hardware Lamang
Kini ang kaso sa paggamit diin ang mga kostumer adunay naglungtad nga proyekto nga mahimong magtugot sa pag-upgrade sa hardware apan ang software kinahanglan nga magpabilin nga parehas sa mga pagbag-o sa hardware. Sa kini nga kaso ang proyekto makakuha og kaayohan sa seguridad aron madaot ang mga pag-atake sa pag-injection, PSRAM cache bug fix ug 32.768KHz crystal oscillator stability nga isyu. Ang pasundayag sa PSRAM nagpadayon nga nagpabilin nga pareho.
- Mga Kausaban sa Disenyo sa Hardware:
Palihug sunda ang pinakabag-o nga Espressif Hardware Design Guideline. - Mga Kausaban sa Disenyo sa Software:
Ang kliyente mahimong magpadayon sa paggamit sa parehas nga software ug binary alang sa gipakatap nga mga produkto. Ang parehas nga binary nga aplikasyon magamit sa duha nga pagbag-o sa chip v1.0 ug pagbag-o sa chip v3.0.
Espesipikasyon sa Label
Ang label sa ESP32-D0WD-V3 gipakita sa ubos:
Ang label sa ESP32-D0WDQ6-V3 gipakita sa ubos:
Impormasyon sa Pag-order
Para sa pag-order sa produkto, palihog tan-awa ang: ESP Product Selector.
Disclaimer ug Copyright Notice
Ang kasayuran niini nga dokumento, lakip ang URL mga pakisayran, mahimong usbon nga walay pahibalo.
KINI NGA DOKUMENTO GIHATAG NGA WALAY WARRANTY BISAN BISAN BISAN UNSAY, LAKIP ANG BISAN UNSANG WARRANTY SA KALIGTASAN, DILI PAGLAPAS, KAAYO SA BISAN UNSANG PARTIKULAR NGA KATUYOAN, O BISAN UNSANG WARRANTY NGA MATUWANG SA BISAN UNSANG PROPOSAL, ESPESPISYO.AMPLE.
Ang tanan nga tulubagon, lakip na ang tulubagon sa paglapas sa bisan unsang proprietary rights, nga may kalabutan sa paggamit sa impormasyon niini nga dokumento gisalikway. Wala’y mga lisensya nga gipahayag o gipasabut, pinaagi sa estoppel o kung dili, sa bisan unsang mga katungod sa intelektwal nga kabtangan ang gihatag dinhi. Ang logo sa Miyembro sa Wi-Fi Alliance kay usa ka marka sa Wi-Fi Alliance. Ang Bluetooth logo kay rehistrado nga marka sa Bluetooth SIG.
Ang tanan nga mga ngalan sa pamatigayon, mga marka sa pamatigayon ug mga rehistradong marka sa pamatigayon nga gihisgutan niini nga dokumento mga kabtangan sa ilang mga tag-iya, ug pinaagi niini giila.
Copyright © 2022 Espressif Inc. Tanang katungod gigahin.
Espressif IoT Team www.espressif.com
Mga Dokumento / Mga Kapanguhaan
![]() |
ESPRESSIF ESP32 Chip Revision v3.0 [pdf] Giya sa Gumagamit ESP32 Chip Revision v3.0, ESP32, Chip Revision v3.0, ESP32 Chip |