GOWIN-LOGO

Balíček produktů Bluetooth FPGA a Pinout řady GOWIN GW1NRF

GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-FEATURED-IMAGE

Specifikace

  • Název produktu: Řada GW1NRF produktů Bluetooth FPGA
  • Uživatelská příručka Package & Pinout: UG893-1.0.1E
  • Ochranná známka: Guangdong Gowin Semiconductor Corporation
  • Registrované ochranné známky: Čína, americký úřad pro patenty a ochranné známky a další země

O této příručce

  1. Účel
    Tato příručka poskytuje úvod k řadě produktů Bluetooth FPGA GW1NRF. Obsahuje informace o pinech, číslech pinů, distribuci pinů a schématech balíčků.
  2. Související dokumenty
    Tato příručka by měla být používána ve spojení s následujícími dokumenty:
    • Podmínky prodeje GOWINSEMI

Nadview

  1. Řada GW1NRF produktů Bluetooth FPGA
    Řada GW1NRF je řada produktů Bluetooth FPGA vyvinutých společností Guangdong Gowin Semiconductor Corporation. Tyto produkty kombinují flexibilitu technologie FPGA s připojením Bluetooth, což uživatelům umožňuje vytvářet vlastní aplikace s podporou Bluetooth.

View distribuce pinů

  1. View distribuce pinů GW1NRF-4B
    Balíček GW1NRF-4B má specifickou distribuci pinů. Definici jednotlivých kolíků naleznete v tabulce 2-4 v kapitole 2.5.
  2. View distribuce vývodů QN48
    Balíček QN48 má specifickou distribuci pinů. Definici jednotlivých kolíků naleznete v tabulce 2-4 v kapitole 2.5.
    1.  View distribuce kolíků QN48E
      Balíček QN48E má specifickou distribuci pinů. Definici jednotlivých kolíků naleznete v tabulce 2-4 v kapitole 2.5.

Schémata balení

  1. Přehled balíčku QN48 (6 mm x 6 mm)
    Balíček QN48 je čtvercový obrys o rozměrech 6 mm x 6 mm. Obsahuje piny nezbytné pro řadu GW1NRF produktů Bluetooth FPGA.
  2. Přehled balíčku QN48E (6 mm x 6 mm)
    Balíček QN48E je čtvercový obrys o rozměrech 6 mm x 6 mm. Obsahuje piny nezbytné pro řadu GW1NRF produktů Bluetooth FPGA.

FAQ

  1. Mohu reprodukovat nebo přenášet tento dokument bez předchozího písemného souhlasu GOWINSEMI?
    Ne, bez předchozího písemného souhlasu GOWINSEMI nemůžete reprodukovat nebo přenášet tento dokument v jakékoli formě nebo jakýmikoli prostředky.
  2. Je GOWINSEMI odpovědná za jakékoli škody vyplývající z použití jejich materiálů nebo duševního vlastnictví?
    Ne, GOWINSEMI nepřebírá žádnou odpovědnost a neposkytuje žádnou záruku za jakékoli škody vzniklé na vašem hardwaru, softwaru, datech nebo majetku v důsledku použití jejich materiálů nebo duševního vlastnictví.
  3. Může GOWINSEMI provádět změny v tomto dokumentu bez předchozího upozornění?
    Ano, GOWINSEMI může provádět změny v tomto dokumentu kdykoli bez předchozího upozornění.
  4. Kde najdu aktuální dokumentaci a chyby?
    Každý, kdo spoléhá na tuto dokumentaci, by měl kontaktovat GOWINSEM pro aktuální dokumentaci a chyby.

GW1NRF série produktů Bluetooth FPGA Package & Pinout Uživatelská příručka

  • UG893-1.0.1E, 12/15/2022
  • Copyright © 2022 Guangdong Gowin Semiconductor Corporation. Všechna práva vyhrazena.
  • GOWIN je ochranná známka společnosti Guangdong Gowin Semiconductor Corporation a jsou registrovány v Číně, na americkém Úřadu pro patenty a ochranné známky a v dalších zemích. Všechna ostatní slova a loga označená jako ochranné známky nebo servisní známky jsou majetkem příslušných vlastníků. Bez předchozího písemného souhlasu GOWINSEMI nesmí být žádná část tohoto dokumentu reprodukována nebo přenášena v jakékoli formě nebo jakýmkoli způsobem, elektronicky, mechanicky, kopírováním, nahráváním nebo jinak.

Zřeknutí se odpovědnosti
GOWINSEMI nepřebírá žádnou odpovědnost a neposkytuje žádnou záruku (ať už vyjádřenou nebo předpokládanou) a není odpovědná za jakoukoli škodu způsobenou vašemu hardwaru, softwaru, datům nebo majetku v důsledku použití materiálů nebo duševního vlastnictví, s výjimkou případů uvedených v podmínkách GOWINSEMI. prodeje. GOWINSEMI může provádět změny v tomto dokumentu kdykoli bez předchozího upozornění. Každý, kdo spoléhá na tuto dokumentaci, by měl kontaktovat GOWINSEMI pro aktuální dokumentaci a chyby.

Historie revizí 

Datum Verze Popis
11. 12. 2019 1.0E Původní verze zveřejněna.
12. 15. 2022 1.0.1E
  1. Diagramy balíčků aktualizovány.
  2. Poznámka k Tabulka 2-4 Definice kolíků v řadě GW1NRF produktů Bluetooth FPGA“ v kapitole 2.5 Definice pinů" přidal.

O této příručce

Účel
Tato příručka obsahuje úvod do řady GW1NRF produktů Bluetooth FPGA spolu s definicí pinů, seznamem čísel pinů, rozložením pinů a schématy balení.

Související dokumenty
Nejnovější uživatelské příručky jsou k dispozici na GOWINSEMI Webmísto. Související dokumenty naleznete na www.gowinsemi.com :

  1. DS891, řada GW1NRF produktů Bluetooth FPGA Data Sheet
  2. UG290, Uživatelská příručka pro programování a konfiguraci produktů Gowin FPGA
  3. UG893, řada GW1NRF produktů Bluetooth FPGA Package a Pinout
  4. UG892, Pinout GW1NRF-4B

Terminologie a zkratky
Terminologie a zkratky použité v této příručce jsou uvedeny v tabulce 1-1 níže.

Tabulka 1-1 Zkratka a terminologie

Terminologie a zkratky Celé jméno
FPGA Polní programovatelné hradlové pole
SIP Systém v balíčku
GPIO Gowin Programmable IO
QN48 QFN48
QN48E QFN48E

Podpora a zpětná vazba
Gowin Semiconductor poskytuje zákazníkům komplexní technickou podporu. Máte-li jakékoli dotazy, připomínky nebo návrhy, neváhejte nás kontaktovat přímo následujícími způsoby.

Nadview

Řada GW1NRF produktů FPGA je první generací produktů v rodině LittleBee® a představuje jednu formu SoC FPGA. Řada GW1NRF produktů FPGA integruje 32bitový hardcore procesor a podporuje Bluetooth 5.0 Low Energy rádio. Mají bohaté logické jednotky, IO, vestavěné B-SRAM a DSP zdroje, modul pro správu napájení a bezpečnostní modul. Řada GW1NRF poskytuje nízkou spotřebu energie, okamžité zapnutí, nízkou cenu, energeticky nezávislou, vysokou bezpečnost, různé balíčky a flexibilní použití.

 Balíček bez PB
Řada GW1NRF produktů Bluetooth FPGA neobsahuje PB v souladu s environmentálními směrnicemi EU ROHS. Látky používané v produktech Bluetooth FPGA řady GW1NRF jsou plně v souladu se standardy IPC-1752.

Balení, Max. User I/O Information a LVDS Paris
Tabulka 2-1 Balení, Max. User I/O Information a LVDS Paris

Balík Rozteč (mm) Velikost (mm) GW1NRF-4B
QN48 0.4 6 x 6 25(4)
QN48E 0.4 6 x 6 25(4)

Poznámka

  • V této příručce se používají zkratky pro označení typů balíčků. Viz 1.3 Terminologie a zkratky.
  • Další podrobnosti naleznete v produktovém listu produktů Bluetooth FPGA řady GW1NRF.
  •  JTAGSEL_N a JTAG piny nelze použít jako I/O současně. Údaje v této tabulce jsou, když byly načteny čtyři JTAG piny (TCK, TDI, TDO a TMS) se používají jako I/O;

Napájecí kolík
Tabulka 2-2 Další kolíky řady GW1NRF

VCC VCCO0 VCCO1 VCCO2
VCCO3 VCCX VSS

Počet pinů
Počet kolíků GW1NRF-4B

Tabulka 2-3 Počet kolíků GW1NRF-4B

Typ kolíku GW1NRF-4B
QN48 QN48E
 I/O Jeden konec / Diferenciální pár / LVDS[1] BANKA0 9. 4. 0 9. 4. 0
BANKA1 4. 1. 1 4. 1. 1
BANKA2 8. 4. 3 8. 4. 3
BANKA3 4. 1. 0 4. 1. 0
Max. I/O uživatele[2] 25 25
Diferenciální pár 10 10
Skutečný výstup LVDS 4 4
VCC 2 2
VCCX 1 1
VCCO0/VCCO3[3] 1 1
VCCO1/VCCO2[3] 1 1
VSS 2 1
MODE0 0 0
MODE1 0 0
MODE2 0 0
JTAGSEL_N 1 1
Typ kolíku GW1NRF-4B
QN48 QN48E
 I/O Jeden konec / Diferenciální pár / LVDS[1] BANKA0 9. 4. 0 9. 4. 0
BANKA1 4. 1. 1 4. 1. 1
BANKA2 8. 4. 3 8. 4. 3
BANKA3 4. 1. 0 4. 1. 0
Max. I/O uživatele[2] 25 25
Diferenciální pár 10 10
Skutečný výstup LVDS 4 4
VCC 2 2
VCCX 1 1
VCCO0/VCCO3[3] 1 1
VCCO1/VCCO2[3] 1 1
VSS 2 1
MODE0 0 0
MODE1 0 0
MODE2 0 0
JTAGSEL_N 1 1

Poznámka! 

  • [1] Počet jednokoncových/diferenciálních/LVDS I/O zahrnuje piny CLK a piny stahování.
  • [2] JTAGSEL_N a JTAG piny nelze použít jako I/O současně. Údaje v této tabulce jsou, když byly načteny čtyři JTAG piny (TCK, TDI, TDO a TMS) se používají jako I/O; Když režim [2:0] = 001, JTAGSEL_N a čtyři JTAG piny (TCK, TDI, TDO a TMS) lze použít jako GPIO současně a Max. uživatelské I/O plus jedna.
  • [3] Pinové multiplexování.

Definice pinů
Umístění kolíků v produktech Bluetooth FPGA řady GW1NRF se liší podle různých balíčků.
Tabulka 2-4 poskytuje podrobný přehledview uživatelských I/O, multifunkčních pinů, vyhrazených pinů a dalších pinů.
Tabulka 2-4 Definice pinů v řadě GW1NRF produktů Bluetooth FPGA

Název PIN I/O Popis
Max. Uživatelský vstup/výstup
 IO[Konec][číslo řádku/sloupce][A/B]  I/O
  • [Konec] označuje umístění kolíku, včetně L(levý) R(pravý) B(dole) a T(horní)
  • [Row/Column Number] označuje číslo řádku/sloupce pinu. Pokud je [End] T(nahoře) nebo B(dole), kolík označuje číslo sloupce odpovídajícího CFU. Pokud je [End] L(levý) nebo R(pravý), kolík označuje číslo řádku odpovídajícího CFU.
  • [A/B] označuje informaci o páru diferenciálního signálu.
Multifunkční kolíky
 IO[Konec][Číslo řádku/sloupce][A/B]/MMM /MMM představuje jednu nebo více dalších funkcí kromě toho, že jde o I/O uživatele pro obecné účely. Tyto piny lze použít jako uživatelské I/O, když se funkce nepoužívají.
RECONFIG_N Já, vnitřní slabý tah Spusťte nový režim GowinCONFIG při nízkém pulzu
 PŘIPRAVEN  I/O
  • Vysoká úroveň znamená, že zařízení lze aktuálně naprogramovat a nakonfigurovat
  • Nízká úroveň znamená, že zařízení nelze aktuálně naprogramovat a nakonfigurovat
 HOTOVO  I/O
  • Vysoká úroveň označuje úspěšný program a konfiguraci
  • Nízká úroveň označuje nedokončení nebo selhání naprogramování a konfigurace
 FASTRD_N /D3  I/O
  • V režimu MSPI se jako port rychlosti přístupu Flash používá FASTRD_N. Nízká označuje režim vysokorychlostního přístupu k blesku; high    označuje běžný režim přístupu Flash.
  • Datový port D3 v režimu CPU
MCLK /D4 I/O Výstup hodin MCLK v režimu MSPI Datový port D4 v režimu CPU
MCS_N /D5 I/O Povolit signál MCS_N v režimu MSPI, aktivní-nízký Datový port D5 v režimu CPU
 MI /D7  I/O MISO v režimu MSPI: Vstup hlavních dat / Výstup dat Slave

Datový port D7 v režimu CPU

 PO /D6  I/O MISO v režimu MSPI: Výstup hlavních dat/Vstup dat Slave

Datový port D6 v režimu CPU

SSPI_CS_N/D0 I/O Povolit signál SSPI_CS_N v režimu SSPI,
Název PIN I/O Popis
aktivní-nízký, Interní slabý Pull Up datový port D0 v režimu CPU
 SO /D1  I/O
  • MISO v režimu MSPI: Vstup hlavních dat / Výstup dat Slave
  • Datový port D1 v režimu CPU
 SI /D2  I/O
  • MISO v režimu MSPI: Výstup hlavních dat/Vstup dat Slave
  • Datový port D2 v režimu CPU
TMS Já, vnitřní slabý tah Vstup sériového režimu v JTAG režimu
 TCK  I Vstup sériových hodin v JTAG režim, který je potřeba propojit s poklesovým odporem 4.7 K na DPS
TDI Já, vnitřní slabý tah Sériový vstup dat v JTAG režimu
TDO O Sériový výstup dat v JTAG režimu
JTAGSEL_N Já, vnitřní slabý tah Vyberte signál v JTAG režim, aktivní-nízký
SCLK I Vstup hodin v režimu SSPI, SERIAL a CPU
RÁMUS Já, vnitřní slabý tah Vstupní data v režimu SERIAL
DOUT O Výstupní data v režimu SERIAL
 CLKHOLD_N  Já, vnitřní slabý tah Vysoká úroveň, SCLK bude interně připojen v režimu SSPI nebo v režimu CPU

Nízká úroveň, SCLK bude odpojen od režimu SSPI nebo režimu CPU

WE_N I Vyberte vstup/výstup dat D[7:0] v režimu CPU
GCLKT_[x] I Vstupní pin globálních hodin, T(True), [x]: globální hodiny č.
GCLKC_[x] I Diferenciální vstupní pin GCLKT_[x], C(Comp), [x]: globální hodiny č.[1]
LPLL_T_fb/RPLL_T_fb I Levý/pravý vstupní kolíky zpětné vazby PLL, T (pravda)
LPLL_C_fb/RPLL_C_fb I Levý/pravý vstupní pin zpětné vazby PLL, C(Comp)
LPLL_T_in/RPLL_T_in I Levý/pravý vstupní hodinový kolík PLL, T (pravda)
LPLL_C_in/RPLL_C_in I Levý/pravý hodinový vstupní kolík PLL, C(Comp)
MODE2 Já, vnitřní slabý tah Pin pro výběr režimů GowinCONFIG.
MODE1 Já, vnitřní slabý tah Pin pro výběr režimů GowinCONFIG.
MODE0 Já, vnitřní slabý tah Pin pro výběr režimů GowinCONFIG.
Další piny
NC NA Rezervováno.
VSS NA Zemnící kolíky
VCC NA Napájecí piny pro vnitřní logiku jádra.
VCCO# NA Napájecí piny pro I/O svtage I/O BANK#.
Název PIN I/O Popis
VCCX NA Napájecí piny pro pomocné zvtage.
Poznámka!
Když je vstup jednostranný, pin GCLKC_[x] nejsou globální hodiny.

6 I/O BANKA Úvod
V řadě produktů FPGA GW1NRF jsou čtyři I/O banky. Distribuce I/O BANK produktů řady GW1NRF Bluetooth FPGA je znázorněna na obrázku 2-1.
Obrázek 2-1 Řada GW1NRF produktů Bluetooth FPGA Distribuce I/O bankyGOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-14

  • Tato příručka poskytuje přesview distribuce view pinů v řadě GW1NRF produktů Bluetooth FPGA. Čtyři I/O banky, které tvoří řadu GW1NRF
  • Produkty Bluetooth FPGA jsou označeny čtyřmi různými barvami.

Pro uživatelské I/O, napájení a uzemnění se používají různé symboly. Různé symboly a barvy používané pro různé kolíky jsou definovány takto:

    • GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-1      ” označuje I/O v BANK0. Barva výplně se mění podle BANKY;
    • GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-2  označuje I/O v BANKU1. Barva výplně se mění podle BANKY;
    •   GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-3 ” označuje I/O v BANK2. Barva výplně se mění podle BANKY;
    •  ” GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-4 ” označuje I/O v BANK3. Barva výplně se mění podle BANKY;
    •  ”  GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-5 “ označuje VCC, VCCX a VCCO. Barva výplně se nemění;
    •  ” GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-6 ” označuje VSS, barva výplně se nemění;
    •  ” GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-7 ” označuje NC;
  •  “ GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-7 “ označuje BLE, barva výplně se nemění

View distribuce pinů

View distribuce pinů GW1NRF-4B

View distribuce vývodů QN48
Obrázek 3-1 View distribuce kolíků GW1NRF-4B QN48 (nahoře View)

GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-9
Tabulka 3-1 Další kolíky v GW1NRF-4B QN48

VCC 11,37
VCCX 36
VCCO0/VCCO3 1
VCCO1/VCCO2 25
VSS 26,2

View distribuce kolíků QN48E
Obrázek 3-2 View distribuce kolíků GW1NRF-4B QN48E (nahoře View)GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-10
Tabulka 3-2 Další kolíky v GW1NRF-4B QN48E

VCC 11,37
VCCX 36
VCCO0/VCCO3 1
VCCO1/VCCO2 25
VSS 26

Schémata balení

Přehled balíčku QN48 (6 mm x 6 mm)
Obrázek 4-1 Přehled balení QN48 GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-11

Přehled balíčku QN48E (6 mm x 6 mm)
Obrázek 4-2 Přehled balení QN48E GOWIN-GW1NRF-Series-Bluetooth-FPGA-Products-Package-and-Pinout-IMAGE-12

SYMBOL MILIMETR
MIN NOM MAX
A 0.75 0 0.85
A1 0.02 0.05
b 0.15 0.20 0.25
c 0.18 0.20 0.23
D 5.90 6.00 6.10
D 2 4.10 4.20 4.30
e 0.40 BSC
Ne 4.40 BSC
N d 4.40 BSC
E 5.90 6.00 6.10
E 2 4.10 4.20 4.30
L 0.35 0.40 0.45
h 0.30 0.35 0.40

Dokumenty / zdroje

Balíček produktů Bluetooth FPGA a Pinout řady GOWIN GW1NRF [pdfUživatelská příručka
Řada GW1NRF Balíček produktů Bluetooth FPGA a Pinout, Řada GW1NRF, Balíček produktů Bluetooth FPGA a Pinout, Balíček produktů FPGA a Pinout, Balíček produktů a Pinout, Balíček a Pinout, Pinout

Reference

Zanechte komentář

Vaše emailová adresa nebude zveřejněna. Povinná pole jsou označena *