د مایکروچپ لوگوUG0806
د کارن لارښود
د پولر فایر لپاره MIPI CSI-2 ریسیور ډیکوډر

د پولر فایر لپاره UG0806 MIPI CSI-2 ریسیور ډیکوډر

د مایکروسیمي مرکزي دفتر
یو شرکت، الیسو ویجو، CA 92656 USA
په متحده ایالاتو کې: +1 800-713-4113
د متحده ایالاتو څخه بهر: +1 949-380-6100
خرڅلاو: +1 949-380-6136
فکس: +1 949-215-4996
بریښنالیک: sales.support@microsemi.com
www.microsemi.com
©2021 مایکروسمي، د مایکروچپ ټیکنالوژۍ شرکت بشپړ ملکیت فرعي شرکت. ټول حقونه خوندي دي. Microsemi او Microsemi لوگو د Microsemi کارپوریشن ثبت شوي سوداګریزې نښې دي. نورې ټولې سوداګریزې نښې او د خدماتو نښې د دوی د اړوندو مالکینو ملکیت دی.
مایکروسیمي دلته د معلوماتو یا د کوم ځانګړي هدف لپاره د دې محصولاتو او خدماتو مناسبیت په اړه هیڅ تضمین ، نمایندګي یا تضمین نه کوي ، او نه هم مایکروسمي د کوم محصول یا سرکټ د غوښتنلیک یا کارولو څخه رامینځته شوي کوم مسؤلیت په غاړه اخلي. لاندې پلورل شوي محصولات او نور کوم محصولات چې د مایکروسمي لخوا پلورل شوي د محدود ازموینې تابع دي او باید د ماموریت مهم تجهیزاتو یا غوښتنلیکونو سره په ګډه ونه کارول شي. د فعالیت هر ډول مشخصات باوري دي مګر تایید شوي ندي ، او پیرودونکی باید د محصولاتو ټول فعالیت او نور ازموینې ترسره او بشپړ کړي ، یوازې او په ګډه د هر ډول پای محصولاتو سره یوځای یا نصب کړي. پیرودونکی باید د مایکروسيمي لخوا چمتو شوي هیڅ ډیټا او د فعالیت مشخصاتو یا پیرامیټونو باندې تکیه ونه کړي. دا د پیرودونکي مسؤلیت دی چې په خپلواکه توګه د هر محصول مناسبیت وټاکي او ورته ازموینه او تصدیق کړي. دلته د مایکروسيمي لخوا چمتو شوي معلومات "لکه څنګه چې دي، چیرته دي" او د ټولو غلطیو سره چمتو شوي، او د دې ډول معلوماتو سره تړلی ټول خطر په بشپړ ډول د پیرودونکي سره دی. مایکروسیمي هیڅ ګوند ته په ښکاره یا ښکاره توګه د پیټینټ حقونه، جوازونه، یا کوم بل IP حقونه نه ورکوي، که دا پخپله د داسې معلوماتو په اړه وي یا د داسې معلوماتو لخوا تشریح شوي. په دې سند کې چمتو شوي معلومات د مایکروسمي ملکیت دی، او مایکروسمي حق لري چې په دې سند کې معلومات یا هر محصول او خدماتو ته هر وخت پرته له خبرتیا څخه کوم بدلون راولي.
د مایکروسیمي په اړه
مایکروسمي، د مایکروچپ ټیکنالوژۍ شرکت بشپړ ملکیت فرعي شرکت (Nasdaq: MCHP)، د فضا او دفاع، مخابراتو، معلوماتو مرکز او صنعتي بازارونو لپاره د سیمیکمډکټر او سیسټم حلونو جامع پورټ فولیو وړاندې کوي. په محصولاتو کې لوړ فعالیت او د وړانګو سخت انلاګ مخلوط سیګنال مدغم سرکټونه ، FPGAs ، SoCs او ASICs شامل دي؛ د بریښنا مدیریت محصولات؛ د وخت او همغږي کولو وسایل او دقیق وخت حلونه، د وخت لپاره د نړۍ معیار ترتیب کول؛ د غږ پروسس کولو وسایل؛ د RF حلونه؛ جلا اجزا؛ د تصدۍ ذخیره کولو او مخابراتو حلونه ، امنیت ټیکنالوژي او د توزیع وړ انټي tampد محصولاتو ایترنیټ حلونه؛ د بریښنا څخه ډیر ایترنیټ ICs او مینځپانګه؛ همدارنګه د دودیز ډیزاین وړتیاوې او خدمات. په دې اړه نور معلومات زده کړئ www.microsemi.com.

د بیاکتنې تاریخ

د بیاکتنې تاریخ هغه بدلونونه بیانوي چې په سند کې پلي شوي. بدلونونه د بیاکتنې لخوا لیست شوي، د اوسني خپرونې سره پیل کیږي.
1.1 بیاکتنه 10.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

  • تازه شوي کلیدي ځانګړتیاوې، پاڼه 3
  • تازه شوی شکل 2، مخ 4.
  • تازه شوی جدول 1، مخ 5
  • تازه شوی جدول 2، مخ 6

1.2 بیاکتنه 9.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

  • تازه شوي کلیدي ځانګړتیاوې، پاڼه 3
  • تازه شوی جدول 4، مخ 8

1.3 بیاکتنه 8.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

  • د Raw-8، Raw-14 او RGB-16 ډیټا ډولونو لپاره د 888 لینونو ترتیب لپاره ملاتړ اضافه شوی.
  • تازه شوی شکل 2، مخ 4.
  • تازه شوې برخه کلیدي ځانګړتیاوې، پاڼه 3.
  • تازه شوې برخه mipi_csi2_rxdecoder، مخ 5.
  • تازه جدول 2، مخ 6 او جدول 4، مخ 8.

1.4 بیاکتنه 7.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

  • د فرعي کچې برخې اضافه شوي کلیدي ځانګړتیاوې، پاڼه 3 او ملاتړ شوي کورنۍ، پاڼه 3.
  • تازه جدول 4، پاڼه 8.
  • تازه شوی شکل 4، مخ 9 او شکل 5، مخ 9.
  • اضافه شوي برخې جواز، 10 پاڼه، د نصب کولو لارښوونې، 11 پاڼه، او د سرچینو کارول، 12 پاڼه.
  • د 14، 16، او 888 لینونو لپاره د Raw1، Raw2، او RGB4 ډیټا ډولونو لپاره اصلي ملاتړ اضافه شوي.

1.5 بیاکتنه 6.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

  • تازه پیژندنه، پاڼه 3.
  • تازه شوی شکل 2، مخ 4.
  • تازه جدول 2، پاڼه 6.
  • تازه جدول 4، پاڼه 8.

1.6 بیاکتنه 5.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

  • تازه پیژندنه، پاڼه 3.
  • د انځور 2 لپاره تازه سرلیک، مخ 4.
  • تازه جدول 2، مخ 6 او جدول 4، مخ 8.

1.7 بیاکتنه 4.0
د Libero SoC v12.1 سند تازه کړی.
1.8 بیاکتنه 3.0
لاندې په دې بیاکتنه کې د بدلونونو لنډیز دی.

  • د RAW12 ډیټا ډول لپاره ملاتړ اضافه شوی.
  • په IP کې چوکاټ_valid_o محصول سیګنال اضافه شوی، جدول 2، مخ 6 وګورئ.
  • په جدول 4، مخ 8 کې د g_NUM_OF_PIXELS ترتیب کولو پیرامیټر اضافه شوي.

1.9 بیاکتنه 2.0
د RAW10 ډیټا ډول لپاره ملاتړ اضافه شوی.
1.10 بیاکتنه 1.0
د دې سند لومړۍ خپرونه.

پیژندنه

MIPI CSI-2 یو معیاري مشخصات دي چې د ګرځنده صنعت پروسیسر انٹرفیس (MIPI) اتحاد لخوا تعریف شوي. د کیمرې سیریل انټرفیس 2 (CSI-2) مشخصات د پیری فیرل وسیلې (کیمرې) او کوربه پروسیسر (بیس-بنډ ، غوښتنلیک انجن) ترمینځ انٹرفیس تعریفوي. دا د کارونکي لارښود د پولر فایر (MIPI CSI-2 RxDecoder) لپاره د MIPI CSI2 ریسیور ډیکوډر تشریح کوي ، کوم چې د سینسر انٹرفیس څخه ډاټا ډیکوډ کوي.
د IP کور د Raw-1، Raw-2، Raw-4، Raw-8، Raw-8، او RGB-10 ډیټا ډولونو لپاره ملټي لین (12، 14، 16، او 888 لین) ملاتړ کوي.
MIPI CSI-2 په دوه حالتونو کې کار کوي — د لوړ سرعت حالت او د ټیټ بریښنا حالت. په تیز رفتار حالت کې، MIPI CSI-2 د لنډ پیکټ او اوږد پاکټ فارمیټونو په کارولو سره د عکس ډیټا لیږد ملاتړ کوي. لنډ پاکټونه د چوکاټ همغږي کولو او لاین همغږي کولو معلومات چمتو کوي. اوږده کڅوړې د پکسل معلومات چمتو کوي. د لیږد شوي کڅوړو ترتیب په لاندې ډول دی.

  1. د چوکاټ پیل (لنډه کڅوړه)
  2. د کرښې پیل (اختیاري)
  3. د څو عکس ډیټا کڅوړې (اوږدې کڅوړې)
  4. د کرښې پای (اختیاري)
  5. د چوکاټ پای (لنډه کڅوړه)

یو اوږد پاکټ د عکس ډیټا یوې کرښې سره مساوي دی. لاندې مثال د ویډیو ډیټا جریان ښیې.
شکل 1 • د ویډیو ډیټا جریانMICROCHIP UG0806 MIPI CSI 2 د پولر فایر لپاره د ترلاسه کونکي ډیکوډر - ویډیو ډیټا سټریم

2.1 کلیدي ځانګړتیاوې

  • د Raw-8، Raw-10، Raw-12، Raw-14، Raw-16، او RGB-888 ډیټا ډولونه د 1، 2، 4، او 8 لینونو لپاره ملاتړ کوي
  • د 4 او 4 لین موډ لپاره په هر پکسل ساعت کې 8 پکسلز ملاتړ کوي
  • د اصلي او AXI4 سټریم ویډیو انٹرفیس ملاتړ کوي
  • IP د ټیټ بریښنا حالت کې د لیږد ملاتړ نه کوي
  • IP د ایمبیډډ / مجازی چینل (ID) حالت ملاتړ نه کوي

2.2 ملاتړ شوې کورنۍ

  • PolarFire® SoC
  • PolarFire®

د هارډویر تطبیق

دا برخه د هارډویر پلي کولو توضیحات بیانوي. لاندې انځور د MIPI CSI2 ریسیور حل ښیي چې د MIPI CSI2 RxDecoder IP لري. دا IP باید د PolarFire ® MIPI IOD جنریک انٹرفیس بلاکونو او فیز-لاک شوي لوپ (PLL) سره په ګډه وکارول شي. د MIPI CSI2 RxDecoder IP د PolarFIre MIPI IOG بلاکونو سره کار کولو لپاره ډیزاین شوی. شکل 2 د پولر فایر IOG څخه د MIPI CSI2 RxDecoder IP ته د پن اړیکه ښیې. د موازي ساعت (پکسل ساعت) د تولید لپاره PLL ته اړتیا ده. PLL ته د ننوتلو ساعت به د IOG د RX_CLK_R محصول پن څخه وي. PLL باید د موازي ساعت تولید لپاره تنظیم شي، د MIPI_bit_clk او کارول شوي لینونو شمیر پراساس. هغه معادل چې د موازي ساعت محاسبه کولو لپاره کارول کیږي په لاندې ډول دي.
CAM_CLOCK_I = (MIPI _ bit _ clk)/4
PARALLEL_CLOCK = (CAM_CLOCK_I x Num_of_Lanes x 8)/(g _ DATAWIDTH xg _ NUM _ د _ پکسلز)
لاندې انځور د PolarFire لپاره د MIPI CSI-2 Rx جوړښت ښیې.
شکل 2 • د 2 لین ترتیب لپاره د MIPI CSI-4 Rx حل جوړښتMICROCHIP UG0806 MIPI CSI 2 د پولر فایر لپاره ریسیور ډیکوډر - د 4 لین ترتیب لپاره حل

مخکینۍ شمیره د MIPI CSI2 RxDecoder IP کې مختلف ماډلونه ښیې. کله چې د PolarFire IOD جنریک او PLL سره په ګډه کارول کیږي، دا IP کولی شي د MIPI CSI2 کڅوړې ترلاسه او ډیکوډ کړي ترڅو د باوري سیګنالونو سره د پکسل ډیټا تولید کړي.
3.1 د ډیزاین توضیحات
دا برخه د IP مختلف داخلي ماډلونه بیانوي.
3.1.1 Embsync_detect
دا ماډل د پولر فایر IOG څخه ډاټا ترلاسه کوي او د هر لین ترلاسه شوي ډیټا کې سرایت شوي SYNC کوډ کشف کوي. دا ماډل هم د هرې لین څخه ډاټا د SYNC کوډ ته تنظیموي او د پیکټ د کوډ کولو لپاره mipi_csi2_rxdecoder ماډل ته لیږي.
3.1.2 mipi_csi2_rxdecoder
دا ماډل راتلونکی لنډ کڅوړې او اوږدې کڅوړې ډیکوډ کوي او چوکاټ_start_o، frame_end_o، frame_valid_o، line_start_o، line_end_o، word_count_o، line_valid_o، او data_out_o محصولات تولیدوي. د پکسل ډیټا د لاین پیل او لاین پای سیګنالونو ترمینځ راځي. لنډ پاکټ یوازې د پاکټ سرلیک لري او د مختلف ډیټا ډولونو ملاتړ کوي. د MIPI CSI-2 ترلاسه کونکي IP کور د لنډو کڅوړو لپاره د لاندې ډیټا ډولونو ملاتړ کوي.
جدول 1 • د لنډ پیکټ ډیټا ډولونه ملاتړ شوي

د معلوماتو ډول تفصیل
0x00 د چوکاټ پیل
0x01 د چوکاټ پای

اوږده کڅوړه د عکس ډاټا لري. د پیکټ اوږدوالی د افقی ریزولوشن لخوا ټاکل کیږي، کوم چې د کیمرې سینسر ترتیب شوی. دا په بایټس کې د کلمې_count_o محصول سیګنال کې لیدل کیدی شي.
لاندې انځور د کوډ کونکي FSM پلي کول ښیې.
شکل 3 • د FSM د ډیکوډر پلي کولMICROCHIP UG0806 MIPI CSI 2 د پولر فایر لپاره ترلاسه کونکي ډیکوډر - FSM د ډیکوډر پلي کول

  1. د چوکاټ پیل: د چوکاټ سټارټ پاکټ ترلاسه کولو سره ، د چوکاټ پیل نبض رامینځته کړئ ، او بیا د لاین پیل ته انتظار وکړئ.
  2. د لاین پیل: کله چې د کرښې پیل نښې ترلاسه کړئ ، د لاین پیل نبض رامینځته کړئ.
  3. د لاین پای: د لاین پیل نبض تولیدولو سره ، د پکسل ډیټا ذخیره کړئ ، او بیا د لاین پای نبض تولید کړئ. مرحله 2 او 3 بیا تکرار کړئ تر هغه چې د چوکاټ پای پاکټ ترلاسه نشي.
  4. د چوکاټ پای: د چوکاټ پای پاکټ ترلاسه کولو سره ، د چوکاټ پای نبض رامینځته کړئ. د ټولو چوکاټونو لپاره پورته ګامونه تکرار کړئ.

CAM_CLOCK_I باید د عکس سینسر فریکونسۍ ته تنظیم شي، د راتلونکو معلوماتو پروسس کولو لپاره، پرته له دې چې Num_of_lanes_i یو لین، دوه لین، یا څلور لینونو ته ترتیب شوي وي.
IP د Raw-8، Raw-10، Raw-12، Raw-14، Raw-16، او RGB-888 ډیټا ډولونو ملاتړ کوي. په هر ساعت کې یو پکسل په data_out_o کې ترلاسه کیږي که g_NUM_OF_PIXELS یو ته ټاکل شوی وي. که g_NUM_OF_PIXELS 4 ته ټاکل شوی وي نو په هر ساعت کې څلور پکسلونه لیږل کیږي او موازي ساعت باید د نورمال حالت څخه 4 ځله ټیټ تنظیم شي. د هر ساعت ترتیب څلور پکسلز کارونکي ته انعطاف ورکوي چې خپل ډیزاین په لوړ ریزولوشنونو او لوړ کیمرې ډیټا نرخونو کې پرمخ وړي ، کوم چې د ډیزاین وختونو پوره کول اسانه کوي. د باوري عکس ډیټا څرګندولو لپاره ، د لاین_ویلډ_او محصول سیګنال لیږل کیږي. هرکله چې دا په لوړه کچه تاکید کیږي، د محصول د پکسل ډاټا اعتبار لري.
3.2 داخلې او نخښې
لاندې جدول د IP ترتیب کولو پیرامیټونو داخل او محصول بندرونه لیست کوي.
جدول 2 • د اصلي ویډیو انٹرفیس لپاره د ننوتلو او آوټ پټ بندرونه

د سیګنال نوم هدایت  عرض تفصیل
CAM_CLOCK_I داخلول 1 د انځور سینسر ساعت
PARALLEL_CLOCK_I داخلول 1 د پکسل ساعت
RESET_N_I داخلول 1 د غیر متناسب فعال ټیټ ریسیټ سیګنال
L0_HS_DATA_I داخلول 8-بټ د لین 1 څخه د لوړ سرعت ان پټ ډاټا
L1_HS_DATA_I داخلول 8-بټ د لین 2 څخه د لوړ سرعت ان پټ ډاټا
L2_HS_DATA_I داخلول 8-بټ د لین 3 څخه د لوړ سرعت ان پټ ډاټا
L3_HS_DATA_I داخلول 8-بټ د لین 4 څخه د لوړ سرعت ان پټ ډاټا
L4_HS_DATA_I داخلول 8-بټ د لین 5 څخه د لوړ سرعت ان پټ ډاټا
L5_HS_DATA_I داخلول 8-بټ د لین 6 څخه د لوړ سرعت ان پټ ډاټا
L6_HS_DATA_I داخلول 8-بټ د لین 7 څخه د لوړ سرعت ان پټ ډاټا
L7_HS_DATA_I داخلول 8-بټ د لین 8 څخه د لوړ سرعت ان پټ ډاټا
L0_LP_DATA_I داخلول 1 د لین ون څخه مثبت ټیټ بریښنا ان پټ ډیټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L0_LP_DATA_N_I داخلول 1 د لین ون څخه منفي ټیټ بریښنا ان پټ ډیټا
L1_LP_DATA_I داخلول 1 د دوهم لین څخه مثبت ټیټ بریښنا ان پټ ډیټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L1_LP_DATA_N_I داخلول 1 د دوه لین څخه منفي ټیټ بریښنا ان پټ ډاټا
L2_LP_DATA_I داخلول 1 د دریم لین څخه مثبت ټیټ بریښنا ان پټ ډاټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L2_LP_DATA_N_I داخلول 1 د دریم لین څخه منفي ټیټ بریښنا ان پټ ډاټا
L3_LP_DATA_I داخلول 1 د څلورم لین څخه مثبت ټیټ بریښنا ان پټ ډیټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L3_LP_DATA_N_I داخلول 1 د څلور لین څخه منفي ټیټ بریښنا ان پټ ډاټا
L4_LP_DATA_I داخلول 1 د پنځم لین څخه مثبت ټیټ بریښنا ان پټ ډاټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L4_LP_DATA_N_I داخلول 1 د پنځم لین څخه منفي ټیټ بریښنا ان پټ ډاټا
L5_LP_DATA_I داخلول 1 د شپږم لین څخه مثبت ټیټ بریښنا ان پټ ډاټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L5_LP_DATA_N_I داخلول 1 د شپږم لین څخه منفي ټیټ بریښنا ان پټ ډاټا
L6_LP_DATA_I داخلول 1 د اوو لین څخه مثبت ټیټ بریښنا ان پټ ډاټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L6_LP_DATA_N_I داخلول 1 د اوو لین څخه منفي ټیټ بریښنا ان پټ ډاټا
L7_LP_DATA_I داخلول 1 د اتم لین څخه مثبت ټیټ بریښنا ان پټ ډیټا.
د پولر فایر او پولر فایر SoC لپاره ډیفالټ ارزښت 0 دی.
L7_LP_DATA_N_I داخلول 1 د اتم لین څخه منفي ټیټ بریښنا ان پټ ډاټا
ډاټا_آؤټ_o محصول g_DATAWIDT
H*g_NUM_OF
_PIXELS-1: 0
8-bit، 10-bit، 12-bit، 14-bit، 16-bit، او RGB-888 (24-bit) په هر ساعت کې د یو پکسل سره. 32-bit، 40-bit، 48-bit، 56-bit، 64-bit، او 96-bit په هر ساعت کې د څلورو پکسلونو سره.
کرښه_وثبیت_او محصول 1 د معلوماتو د اعتبار وړ محصول. لوړ ثابت شوی کله چې data_out_o اعتبار ولري
چوکاټ_پیل_او محصول 1 د یو ساعت لپاره لوړ تاکید شوی کله چې چوکاټ پیل په راتلونکو کڅوړو کې وموندل شي
چوکاټ_پای_او محصول 1 د یو ساعت لپاره لوړ تاکید شوی کله چې د چوکاټ پای په راتلونکو کڅوړو کې وموندل شي
frame_valid_o محصول 1 په یوه چوکاټ کې د ټولو فعالو لینونو لپاره د یو ساعت لپاره لوړ ثابت شوی
لاین_پیل_او محصول 1 د یو ساعت لپاره لوړ ثابت شوی کله چې لاین پیل په راتلونکو کڅوړو کې وموندل شي
کرښه_پای_او محصول 1 د یو ساعت لپاره لوړ ثابت شوی کله چې د کرښې پای په راتلونکو کڅوړو کې وموندل شي
کلمې_شمیرنه_او محصول 16-بټ د پکسل ارزښت په بایټ کې استازیتوب کوي
ecc_error_o محصول 1 د خطا سیګنال چې د ECC بې اتفاقي په ګوته کوي
د معلوماتو_ډول_او محصول 8-بټ د ډیټا ډول پیکټ استازیتوب کوي

3.3 AXI4 سټریم پورټ
لاندې جدول د AXI4 سټریم پورټ داخل او محصول بندرونه لیست کوي.
جدول 3 • د AXI4 سټریم ویډیو انٹرفیس لپاره بندرونه

د بندر نوم ډول  عرض تفصیل
RESET_N_I داخلول 1 بټ فعال ټیټ اسینکرونوس ری سیٹ
د ډیزاین لپاره سیګنال.
CLOCK_I داخلول 1 بټ سیسټم ساعت
TDATA_O محصول g_NUM_OF_PIXELS*g_DATAWIDTH بټ د ویډیو ډیټا تولید
TVALID_O محصول 1 بټ د محصول کرښه اعتبار لري
TLAST_O محصول 1 بټ د محصول چوکاټ پای سیګنال
TUSER_O محصول 4 بټ bit 0 = د چوکاټ پای
bit 1 = نه کارول شوی
bit 2 = نه کارول شوی
bit 3 = چوکاټ اعتبار
TSTRB_O محصول g_DATAWIDTH /8 د ویډیو ډیټا سټروب تولید
TKEEP_O محصول g_DATAWIDTH /8 د ویډیو ډیټا ساتل

3.4 د ترتیب کولو پیرامیټونه
لاندې جدول د ترتیب کولو پیرامیټونو توضیحات لیست کوي چې د MIPI CSI-2 Rx ډیکوډر بلاک هارډویر پلي کولو کې کارول کیږي. دوی عمومي پیرامیټونه دي او د غوښتنلیک اړتیاو پراساس توپیر کولی شي.
جدول 4 • د ترتیب پارامترونه

نوم تفصیل
د معلوماتو پراخوالی د پکسل ډیټا عرض داخل کړئ. د 8-bits، 10-bits، 12-bits، 14-bits، 16-bits، او 24-bits (RGB 888) ملاتړ کوي
د لین عرض د MIPI لینونو شمیر.
• د 1، 2، 4، او 8 لینونو ملاتړ کوي
د پکسلونو شمیر لاندې اختیارونه شتون لري:
1: په هر ساعت کې یو پکسل
4: د پکسل ساعت فریکونسۍ سره په هر ساعت کې څلور پکسلونه څلور ځله کم شوي (یوازې په 4 لین یا 8 لین حالت کې شتون لري).
د معلوماتو انټرنټ داخل کړئ د راتلونکو معلوماتو د بدلولو اختیارونه په لاندې ډول دي:
0: راتلونکی معلومات نه بدلوي
1: راتلوونکي ډاټا بدلوي
د FIFO اندازه د Byte2PixelConversion FIFO پته پلنوالی، په رینج کې ملاتړ شوی: له 8 څخه تر 13 پورې.
ویډیو برسیر اصلي او AXI4 سټریم ویډیو انٹرفیس

3.5 د وخت ډیاګرام
لاندې برخې د وخت ډیاګرام ښیي.
3.5.1 اوږده کڅوړه
لاندې انځور د اوږدې کڅوړې د وخت څپې ښیي.
شکل 4 • د اوږده کڅوړې وخت موجMICROCHIP UG0806 MIPI CSI 2 ترلاسه کونکی ډیکوډر د پولر فایر لپاره - د اوږد پاکټ وخت موج

3.5.2 لنډه کڅوړه
لاندې انځور د چوکاټ پیل پاکټ د وخت څپې ښیي.
شکل 5 • د چوکاټ د پیل کڅوړې وخت موجMICROCHIP UG0806 MIPI CSI 2 د پولر فایر لپاره ریسیور ډیکوډر - د چوکاټ سټارټ پاکټ وخت ویوفارم

جواز

MIPICSI2 RxDecoder IP واضح RTL لایسنس بند دی او کوډ شوی RTL وړیا شتون لري.
4.1 کوډ شوی
بشپړ RTL کوډ د کور لپاره چمتو شوی، کور ته اجازه ورکوي چې د سمارټ ډیزاین وسیلې سره سمدستي شي. سمولیشن، ترکیب، او ترتیب د Libero® سیسټم پر چپ (SoC) کې ترسره کیدی شي. د کور لپاره RTL کوډ کوډ شوی دی.
4.2 RTL
د اصلي لپاره د RTL بشپړ سرچینې کوډ چمتو شوی.

د نصبولو لارښوونې

کور باید په لیبرو سافټویر کې نصب شي. دا په لیبرو یا CPZ کې د کتلاګ تازه فعالیت له لارې په اوتومات ډول ترسره کیږي file په لاسي ډول د اډ کور کتلاګ فیچر په کارولو سره اضافه کیدی شي. یو ځل د CPZ file په لیبرو کې نصب شوی، کور د لیبرو پروژې کې د شاملولو لپاره په سمارټ ډیزاین کې ترتیب کیدی شي، تولید شوی، او انسټیټیوټ کیدی شي.
د اصلي نصبولو، جواز ورکولو، او عمومي استعمال په اړه د نورو لارښوونو لپاره، د Libero SoC آنلاین مرستې ته مراجعه وکړئ.

د سرچینو کارول

لاندې جدول د سرچینې کارول ښیې لکه څنګه چېample MIPI CSI-2 ریسیور کور په پولر فایر FPGA (MPF300TS-1FCG1152I بسته) کې د RAW 10 او 4-لین ترتیب لپاره پلي شوی.
جدول 5 • د سرچینو کارول

عنصر کارول
DFFs 1327
4-انپټ LUTs 1188
LSRAMs 12

د مایکروسمي ملکیت UG0806 بیاکتنه 10.0

اسناد / سرچینې

مایکروچیپ UG0806 MIPI CSI-2 د پولر فایر لپاره ترلاسه کونکی ډیکوډر [pdf] د کارونکي لارښود
د پولر فایر لپاره UG0806 MIPI CSI-2 ریسیور کوډر، UG0806، MIPI CSI-2 ریسیور ډیکوډر د پولر فایر لپاره، MIPI CSI-2 ریسیور کوډر

حوالې

یو نظر پریږدئ

ستاسو بریښنالیک پته به خپره نشي. اړین ساحې په نښه شوي *