ਸਮਾਰਟ ਡਿਜ਼ਾਈਨ MSS
SPI ਸੰਰਚਨਾ
ਯੂਜ਼ਰ ਗਾਈਡ
ਜਾਣ-ਪਛਾਣ
ਸਮਾਰਟਫਿਊਜ਼ਨ ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ ਸਬਸਿਸਟਮ (ਐਮਐਸਐਸ) ਵਿਕਲਪਿਕ FPGA ਫੈਬਰਿਕ ਸਲੇਵ ਸਿਲੈਕਟ ਪੋਰਟ ਐਕਸਟੈਂਸ਼ਨ ਦੇ ਨਾਲ ਦੋ SPI ਹਾਰਡ ਪੈਰੀਫਿਰਲ (APB_0 ਅਤੇ APB_1 ਸਬ ਬੱਸਾਂ) ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
Actel ਦੁਆਰਾ ਪ੍ਰਦਾਨ ਕੀਤੇ SmartFusion MSS SPI ਡਰਾਈਵਰ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ ਹਰੇਕ SPI ਉਦਾਹਰਨ ਦੇ ਅਸਲ ਵਿਹਾਰ ਨੂੰ ਐਪਲੀਕੇਸ਼ਨ ਪੱਧਰ 'ਤੇ ਪਰਿਭਾਸ਼ਿਤ ਕੀਤਾ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ।
ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ, ਅਸੀਂ ਵਰਣਨ ਕਰਦੇ ਹਾਂ ਕਿ ਤੁਸੀਂ MSS SPI ਉਦਾਹਰਨਾਂ ਨੂੰ ਕਿਵੇਂ ਸਮਰੱਥ ਕਰ ਸਕਦੇ ਹੋ ਅਤੇ ਫੈਬਰਿਕ ਸਲੇਵ ਚੁਣੇ ਹੋਏ ਪੋਰਟਾਂ ਤੱਕ ਪਹੁੰਚ ਕਰ ਸਕਦੇ ਹੋ। MSS SPI ਹਾਰਡ ਪੈਰੀਫਿਰਲਾਂ ਬਾਰੇ ਹੋਰ ਵੇਰਵਿਆਂ ਲਈ, ਕਿਰਪਾ ਕਰਕੇ ਵੇਖੋ ਐਕਟਲ ਸਮਾਰਟਫਿਊਜ਼ਨ ਮਾਈਕ੍ਰੋਕੰਟਰੋਲਰ ਸਬ-ਸਿਸਟਮ ਉਪਭੋਗਤਾ ਗਾਈਡ.
ਸੰਰਚਨਾ ਵਿਕਲਪ
SPI ਉਦਾਹਰਨਾਂ ਨੂੰ ਸਮਰੱਥ/ਅਯੋਗ ਕਰਨਾ। MSS ਕੈਨਵਸ 'ਤੇ, ਤੁਹਾਨੂੰ ਹਰੇਕ SPI ਉਦਾਹਰਨ ਨੂੰ ਸਮਰੱਥ (ਡਿਫੌਲਟ) ਜਾਂ ਅਸਮਰੱਥ ਬਣਾਉਣ ਦੀ ਲੋੜ ਹੈ ਕਿ ਕੀ ਇਹ ਤੁਹਾਡੀ ਮੌਜੂਦਾ ਐਪਲੀਕੇਸ਼ਨ ਵਿੱਚ ਵਰਤੀ ਜਾ ਰਹੀ ਹੈ। ਐਕਟਲ ਸਿਸਟਮ ਬੂਟ ਕੋਡ ਦੇ ਲਾਗੂ ਹੋਣ ਤੋਂ ਬਾਅਦ ਅਸਮਰੱਥ SPI ਉਦਾਹਰਨਾਂ ਨੂੰ ਰੀਸੈਟ (ਸਭ ਤੋਂ ਘੱਟ ਪਾਵਰ ਸਟੇਟ) ਵਿੱਚ ਰੱਖਿਆ ਜਾਂਦਾ ਹੈ। ਸਮਰਥਿਤ SPI ਉਦਾਹਰਨਾਂ ਬਾਹਰੀ ਪੋਰਟਾਂ - MSS I/Os - ਵੀ ਆਪਣੇ ਆਪ ਐਕਟਲ ਸਿਸਟਮ ਬੂਟ ਕੋਡ ਦੁਆਰਾ ਸੰਰਚਿਤ ਕੀਤੀਆਂ ਜਾਂਦੀਆਂ ਹਨ। ਨੋਟ ਕਰੋ ਕਿ ਇੱਕ SPI ਉਦਾਹਰਨ ਲਈ ਨਿਰਧਾਰਤ MSS I/Os MSS GPIOs ਨਾਲ ਜੁੜਨ ਲਈ ਉਪਲਬਧ ਹਨ ਜੇਕਰ ਉਹ SPI ਉਦਾਹਰਨ ਅਯੋਗ ਹੈ। ਨੂੰ ਵੇਖੋ MSS GPIO ਹੋਰ ਵੇਰਵਿਆਂ ਲਈ ਕੌਂਫਿਗਰੇਟਰ ਹੈਂਡਬੁੱਕ।
ਫੈਬਰਿਕ ਸਲੇਵ ਸਿਲੈਕਟ ਐਕਸਟੈਂਸ਼ਨ। ਤੁਸੀਂ FPGA ਫੈਬਰਿਕ ਵਿੱਚ SPI_3 ਲਈ 0 ਅਤੇ SPI_7 ਲਈ 1 ਤੱਕ ਸਲੈਕਟ ਸਿਗਨਲ ਚਲਾ ਸਕਦੇ ਹੋ; ਅਜਿਹਾ ਕਰਨ ਲਈ, ਤੁਹਾਨੂੰ ਤੁਹਾਡੀ ਐਪਲੀਕੇਸ਼ਨ ਵਿੱਚ ਵਰਤੇ ਗਏ MSS SPI ਉਦਾਹਰਣਾਂ 'ਤੇ ਮੌਜੂਦ FAB_SS[] ਪੋਰਟ ਨੂੰ ਮੈਨੂਅਲੀ ਸਿਖਰਲੇ ਪੱਧਰ 'ਤੇ ਪ੍ਰਮੋਟ ਕਰਨ ਦੀ ਲੋੜ ਹੈ। ਤੁਸੀਂ ਫਿਰ ਲੜੀ ਦੇ ਅਗਲੇ ਪੱਧਰ ਵਿੱਚ FAB_SS ਪੋਰਟ ਦੀ ਵਰਤੋਂ ਕਰ ਸਕਦੇ ਹੋ ਜਿੱਥੇ ਇਸਨੂੰ ਵਿਅਕਤੀਗਤ ਸਲੇਵ ਸਿਲੈਕਟ ਸਿਗਨਲ ਵਜੋਂ 'ਕੱਟਿਆ' ਜਾ ਸਕਦਾ ਹੈ।
ਪੋਰਟ ਵਰਣਨ
ਪੋਰਟ ਨਾਮ | ਪੋਰਟ ਗਰੁੱਪ | ਦਿਸ਼ਾ | PAD? | ਵਰਣਨ |
DI | PADs | In | ਹਾਂ | (ਮਾਲਕ ਜਾਂ ਨੌਕਰ) ਵਿੱਚ ਡੇਟਾ ਸ਼ਿਫਟ ਕਰੋ |
DO | PADs | ਬਾਹਰ | ਹਾਂ | ਸੀਰੀਅਲ ਡਾਟਾ ਆਊਟ (ਐਸਪੀਆਈ ਦੁਆਰਾ ਮਾਸਟਰ ਵਜੋਂ ਤਿਆਰ ਕੀਤਾ ਗਿਆ) |
ਸੀ.ਐਲ.ਕੇ | PADs | ਇਨਆਊਟ | ਹਾਂ | ਸ਼ਿਫਟ ਕਲਾਕ ਆਊਟ (ਐਸਪੀਆਈ ਦੁਆਰਾ ਮਾਸਟਰ ਵਜੋਂ ਤਿਆਰ ਕੀਤਾ ਗਿਆ) |
SS | PADs | ਇਨਆਊਟ | ਹਾਂ | ਬਾਹਰੀ ਸਮਰਪਿਤ ਸਲੇਵ ਸਿਲੈਕਟ ਪੋਰਟ (ਐਸਪੀਆਈ ਦੁਆਰਾ ਮਾਸਟਰ ਵਜੋਂ ਤਿਆਰ ਕੀਤਾ ਗਿਆ) |
FAB_SS[n:1] | ਬਾਹਰ | ਨੰ | ਵਿਕਲਪਿਕ ਰੂਟਡ ਸਲੇਵ ਸਿਲੈਕਟ ਪੋਰਟ (ਐਸਪੀਆਈ ਦੁਆਰਾ ਮਾਸਟਰ ਦੇ ਤੌਰ 'ਤੇ ਤਿਆਰ ਕੀਤਾ ਗਿਆ) |
ਨੋਟ:
- ਪੀਏਡੀ ਪੋਰਟਾਂ ਨੂੰ ਆਪਣੇ ਆਪ ਹੀ ਡਿਜ਼ਾਈਨ ਲੜੀ ਵਿੱਚ ਸਿਖਰ 'ਤੇ ਅੱਗੇ ਵਧਾਇਆ ਜਾਂਦਾ ਹੈ।
- ਗੈਰ-ਪੈਡ ਪੋਰਟਾਂ ਨੂੰ ਲੜੀ ਦੇ ਅਗਲੇ ਪੱਧਰ ਦੇ ਤੌਰ 'ਤੇ ਉਪਲਬਧ ਹੋਣ ਲਈ MSS ਕੌਂਫਿਗਰੇਟਰ ਕੈਨਵਸ ਤੋਂ ਉੱਪਰਲੇ ਪੱਧਰ 'ਤੇ ਦਸਤੀ ਤੌਰ 'ਤੇ ਅੱਗੇ ਵਧਾਇਆ ਜਾਣਾ ਚਾਹੀਦਾ ਹੈ।
ਐਕਟਲ ਘੱਟ-ਪਾਵਰ ਅਤੇ ਮਿਕਸਡ-ਸਿਗਨਲ FPGAs ਵਿੱਚ ਮੋਹਰੀ ਹੈ ਅਤੇ ਸਿਸਟਮ ਅਤੇ ਪਾਵਰ ਪ੍ਰਬੰਧਨ ਹੱਲਾਂ ਦਾ ਸਭ ਤੋਂ ਵਿਆਪਕ ਪੋਰਟਫੋਲੀਓ ਪੇਸ਼ ਕਰਦਾ ਹੈ। ਪਾਵਰ ਮਾਮਲੇ। 5H 'ਤੇ ਹੋਰ ਜਾਣੋhttp://www.actel.com .
ਐਕਟਲ ਕਾਰਪੋਰੇਸ਼ਨ 2061 ਸਟੀਰਲਿਨ ਕੋਰਟ ਪਹਾੜ View, CA 94043-4655 ਅਮਰੀਕਾ ਫ਼ੋਨ 650.318.4200 ਫੈਕਸ 650.318.4600 |
ਐਕਟਲ ਯੂਰਪ ਲਿਮਿਟੇਡ ਰਿਵਰ ਕੋਰਟ, ਮੀਡੋਜ਼ ਬਿਜ਼ਨਸ ਪਾਰਕ ਸਟੇਸ਼ਨ ਪਹੁੰਚ, ਬਲੈਕ ਵਾਟਰ Camberley Surrey GU17 9AB ਯੁਨਾਇਟੇਡ ਕਿਂਗਡਮ ਫੋਨ +44 (0) 1276 609 300 ਫੈਕਸ +44 (0) 1276 607 540 |
ਐਕਟਲ ਜਾਪਾਨ EXOS Ebisu ਬਿਲਡਿੰਗ 4F 1-24-14 ਏਬੀਸੁ ਸ਼ਿਬੂਆ-ਕੂ ਟੋਕੀਓ 150, ਜਪਾਨ ਫ਼ੋਨ +81.03.3445.7671 ਫੈਕਸ +81.03.3445.7668 6Hhttp://jp.actel.com |
ਐਕਟਲ ਹਾਂਗ ਕਾਂਗ ਕਮਰਾ 2107, ਚਾਈਨਾ ਰਿਸੋਰਸ ਬਿਲਡਿੰਗ 26 ਹਾਰਬਰ ਰੋਡ ਵਾਂਚੈ, ਹਾਂਗ ਕਾਂਗ ਫ਼ੋਨ +852 2185 6460 ਫੈਕਸ +852 2185 6488 www.actel.com.cn |
© 2009 ਐਕਟਲ ਕਾਰਪੋਰੇਸ਼ਨ। ਸਾਰੇ ਹੱਕ ਰਾਖਵੇਂ ਹਨ. ਐਕਟਲ ਅਤੇ ਐਕਟਲ ਲੋਗੋ ਐਕਟਲ ਕਾਰਪੋਰੇਸ਼ਨ ਦੇ ਟ੍ਰੇਡਮਾਰਕ ਹਨ। ਹੋਰ ਸਾਰੇ ਬ੍ਰਾਂਡ ਜਾਂ ਉਤਪਾਦ ਦੇ ਨਾਮ ਉਹਨਾਂ ਦੇ ਸਬੰਧਤ ਮਾਲਕਾਂ ਦੀ ਸੰਪਤੀ ਹਨ।
5-02-00239-0
ਦਸਤਾਵੇਜ਼ ਸੰਸਕਰਣ 1.0
ਦਸਤਾਵੇਜ਼ / ਸਰੋਤ
![]() |
Actel SmartDesign MSS SPI ਕੌਂਫਿਗਰੇਸ਼ਨ [pdf] ਯੂਜ਼ਰ ਗਾਈਡ SmartDesign MSS SPI ਕੌਂਫਿਗਰੇਸ਼ਨ, SmartDesign MSS, SPI ਕੌਂਫਿਗਰੇਸ਼ਨ, ਕੌਂਫਿਗਰੇਸ਼ਨ |