MICROCHIP CoreSmartBERT v2.9 Gid itilizatè lojisyèl
Entwodiksyon
Nwayo CoreSmartBERT la bay yon baz evalyasyon ak platfòm demonstrasyon pou PolarFire® ak PolarFire SoC transceiver yo. CoreSmartBERT se configurable pou itilize diferan transceiver, topoloji revèy, pousantaj liy, ak pousantaj revèy referans. Dèlko modèl done ak dam yo enkli pou chak transceiver, bay plizyè diferan Pseudo Random Binè Sekans (PRBS) (27, 29, 223, ak 231). Dèlko modèl la voye done atravè transmetè a. Checker modèl la aksepte done atravè reseptè a epi tcheke li kont yon modèl entèn pwodwi. Modèl sa yo optimize pou lajè lojik ki te chwazi nan tan kouri. SmartDebug bay koòdone itilizatè a nwayo sa a.
Gid itilizatè sa a bay enfòmasyon sou CoreSmartBERT IP nwayo a ak karakteristik li sipòte yo. Objektif nwayo IP sa a se ajoute plis karakteristik tès pou transceiver la, pou itilizatè final la ka evalye Medya Fizik la.
Atachman (PMA) fonksyonalite transceiver sou yon tablo. Zouti SmartDebug la koòdone ak nwayo sa a, ki pèmèt itilizatè a gen yon kontwòl entèaktif grafik itilizatè (GUI).
Karakteristik
CoreSmartBERT gen karakteristik sa yo:
- Sipòte PolarFire ak PolarFire SoC Transceiver entegre PRBS Jeneratè oswa Checker
- Jenere yon Lis Modèl
- Mete yon erè nan modèl transmèt la
- Tcheke Erè nan Modèl Resevwa a
- Enstansye fonksyonalite modèl la plizyè fwa pou sipòte plizyè liy an menm tan
Fanmi sipòte
CoreSmartBERT sipòte fanmi sa yo:
- PolarFire® SoC
- PolarFire
Itilizasyon Aparèy ak Pèfòmans
Fanmi aparèy Field Programmable Gate Array (FPGA) sa yo aplike CoreSmartBERT. Tablo sa a bay rezime done aplikasyon CoreSmartBERT.
Tablo 1. Itilizasyon CoreSmartBERT
Detay aparèy | Resous | Pèfòmans (MHz) | |||
Fanmi | Aparèy | LUT yo | DFF | Eleman lojik | |
PolarFire SoC | MPFS250T | 2860 | 1082 | 3050 | 125 |
PolarFire | MPF300T | 2860 | 1082 | 3050 | 125 |
Nòt: Nou jwenn done yo nan tablo anvan an lè l sèvi avèk sentèz tipik ak anviwònman Layout: CDR referans revèy sous kòm Dedye ak san chanje lòt valè konfigirateur.
Deskripsyon Fonksyonèl
CoreSmartBERT gen ladann transceiver la, ki koòdone ak zouti SmartDEBUG atravè yon entèfas kontwòl itilizatè, pou kouri dèlko PRBS ak dam ki fè tèt di toujou. Li gen tou dèlko modèl twal ak dam ki gen plis karakteristik (pa egzanpample, piki erè) pase sa yo enkli nan transceiver.
Figi 1-1. Dyagram blòk CoreSmartBERT
TX Modèl Gen
Blòk transmetè sa a jenere modèl sa a:
- PRBS 7, 9, 23, 31 ak lojik ensèsyon erè
RX Modèl CHK
Blòk reseptè a tcheke modèl sa yo:
- PRBS 7, 9, 23, 31
Transceiver
Transceiver la se macro transceiver PolarFire/PolarFire SoC nan mòd Physical Media Attachment (PMA).
Operasyon
Seksyon sa a dekri operasyon CoreSmartBERT fè.
Tès Modèl souview
CoreSmartBERT sipòte modèl tès sa yo.
PRBS
Modèl tès Pseudo Random Binary Sequence (PRBS) jenere sekans detèminist ak pwopriyete siyal trè o aza, pa egzanp.ample: bri blan.
CoreSmartBERT sipòte dèlko modèl PBRS ak dam nan transceiver la epi ajoute sipò pou dèlko modèl PRBS twal ak dam ak kapasite pou enjekte erè nan chemen transmetè a.
Men sa yo enkli sipò pou sa ki annapre yo
- PRBS 7
- PRBS 9
- PRBS 23
- PRBS 31
Smart Debug Zouti
SmartDebug bay koòdone itilizatè a pou kontwole nwayo CoreSmartBERT pou itilize karakteristik li yo.
SmartDebug gen kapasite sa yo:
- Kapasite pou kontwole CoreSmartBERT epi gen kontwòl entegrite siyal sou ekran an an menm tan
- Deteksyon otomatik nan prezans nan CoreSmartBERT nan konsepsyon an
- Kapasite pou chwazi liy transceiver patikilye ki asosye ak CoreSmartBERT
- Disponibilite nan plizyè opsyon modèl
- Yon kapasite pou pèmèt yo kòmanse transmetè modèl la
- Yon kapasite pou pèmèt kòmanse reseptè modèl la
- Yon bouton pou mete yon sèl erè
- Yon kontwa erè ak yon bouton klè
SLE_DEBUG Marco
SLE_DEBUG Marco itilize pou kominike ak SmartDebug. Mekanis SLE_DEBUG bay kapasite pou fè sentèz pandan y ap konsève yon seri rejis. Li bay kapasite pou idantifye, chanje non, ak klasifye rejis pou SmartDebug.
CoreSmartBERT gen SLE_DEBUG ekri ak lekti rejis ki itilize pou enfòme zouti Smart Debug sou paramèt yo chwazi yo, nimewo vèsyon debaz IP yo, epi kontwole divès fonksyon (pa egzanp.ample, piki erè, li erè, ak sou sa.). Tablo sa a dekri rejis SLE_DEBUG yo itilize nan CoreSmartBERT.
Tablo 2-1. SLE_DEBUG Anrejistre yo
Bits | Fonksyon | Kalite | Deskripsyon |
14 | SLE_DATA_RATE | R | Li pousantaj done yo chwazi nan entèfas la. 1: 250 Mbps2: 1000 Mbps3: 1250 Mbps4: 2500 Mbps5: 3125 Mbps6: 5000 Mbps7: 6250 Mbps8: 8000 Mbps9: 10000 Mbps10: 10312.5 Mbps |
4 | SLE_TX_CLK_DIV_FACTOR | R | Li Tx Clock Divize Faktè chwazi nan entèfas la. |
1 | SLE_CDR_REFERENCE_CLK_SOURCE | R | Li sous revèy referans CDR yo chwazi nan GUI:0: Dedicated1: Fabric |
4 | SLE_CDR_REFERENCE_CLK_FREQ | R | Li frekans revèy referans CDR yo chwazi nan GUI: 0: 25.001: 31.252: 50.003: 62.504: 75.005: 100.006: 125.007: 150.008: 156.259:312.50 |
2 | SLE_NUMBER_OF_LANES | R | Li kantite liy nwayo IP sa a pèmèt nan entèfas. |
1 | SLE_PATTERN_PRBS7 | R | Li modèl PRBS7 pèmèt soti nan entèfas la. |
1 | SLE_PATTERN_PRBS9 | R | Li modèl PRBS9 pèmèt soti nan entèfas la. |
1 | SLE_PATTERN_PRBS23 | R | Li modèl PRBS23 pèmèt soti nan entèfas la. |
1 | SLE_PATTERN_PRBS31 | R | Li modèl PRBS31 pèmèt soti nan entèfas la. |
16 | SLE_CPZ_VERSION | R | Li nimewo vèsyon CPZ la. Anrejistre sa a reprezante nimewo vèsyon pi gwo 8bit ak nimewo vèsyon minè 8bit.Pou ansyenample, v2.1 = {8'd2, 8'd1} |
………..kontinye | |||
Bits | Fonksyon | Kalite | Deskripsyon |
4 | SLE_TX_LANE[n]_PATTEN_GEN | RW | Jeneratè modèl transmetè: 0: PRBS71: PRBS 91: PRBS232: PRBS31Nòt: Valè defo yo mete sou 0. |
1 | SLE_TX_LANE[n]_GEN_EN | RW | Jeneratè Modèl Transmetè Pèmèt: 0: Enfim1: PèmètNòt: Valè defo yo mete sou 0. |
4 | SLE_RX_LANE[n]_PATTEN_CHK | RW | Chèchè modèl reseptè: 0: PRBS71: PRBS92: PRBS233: PRBS31Nòt: Valè defo yo mete sou 0. |
1 | SLE_RX_LANE[n]_CHR_EN | RW | Reseptè Pattern Checker Pèmèt: 0: Enfim1: PèmètNòt: Valè defo yo mete sou 0. |
32 | SLE_RX_LANE[n]_ERR_CNT | R | Kontwa erè reseptè. |
1 | SLE_ RX_LANE[n]_ERR_CNT_CLR | RW | Reseptè erè kontwa bouton klè. |
1 | SLE_ RX_LANE[n]_ALIGN | R | Chanèl reseptè ki aliyen ak modèl. |
Entèfas
Seksyon sa a diskite paramèt yo nan konfigirasyon CoreSmartBERT GUI ak siyal I/O.
Konfigirasyon Paramèt GUI
Tablo sa a dekri paramèt UI pou konfigirasyon CoreSmartBERT nwayo a.
Nòt: Kolòn Non an montre non paramèt aktyèl yo itilize nan RTL. Kolòn Deskripsyon an kòmanse ak non paramèt jan li parèt nan konfigirasyon CoreSmartBERT (koòdone GUI). Yo itilize de non sa yo yon fason pou yo ka ranplase nan tout dokiman an.
Tablo 3-1. CoreSmartBERT Paramèt Deskripsyon
Non | Range | Default | Deskripsyon |
UI_PATTERN_PRBS7 | 0 oswa 1 | 1 | PRBS7Modèl pèmèt |
UI_PATTERN_PRBS9 | 0 oswa 1 | 1 | PRBS9Modèl pèmèt |
UI_PATTERN_PRBS23 | 0 oswa 1 | 1 | PRBS23Modèl pèmèt |
UI_PATTERN_PRBS31 | 0 oswa 1 | 1 | PRBS31Modèl pèmèt |
UI_NUMBER_OF_LANES | 1-4 | 1 | Kantite liy yoKantite liy nwayo IP sa a pèmèt. |
UI_DATA_RATE | 250 – 10000 | 5000 | To done transceiverPousantaj sipòte:• 250 Mbps• 1000 Mbps• 1250 Mbps• 2500 Mbps• 3125 Mbps• 5000 Mbps• 6250 Mbps• 8000 Mbps• 10000 Mbps• 10312.5 Mbps |
UI_TX_CLK_DIV_FACTOR | 1, 2, 4, 8 & 11 | 1 | Faktè divizyon revèy TX |
UI_CDR_REFERENCE_CLK_SOURCE | Dedye oswa twal | Twal | CDR referans revèy sous |
………..kontinye | |||
Non | Range | Default | Deskripsyon |
UI_CDR_REFERENCE_CLK_FREQ | 0-312.5 | 125 | CDR referans revèy frekansSipòte frekans:• 25.00 MHz• 31.25 MHz• 50.00 MHz• 62.50 MHz• 75.00 MHz• 100.00 MHz• 125.00 MHz• 150.00 MHz• 156.25 MHz• 312.50 MHz |
I/O siyal yo
Tablo sa a dekri siyal pò yo pou CoreSmartBERT.
Nòt: Nan tablo ki annapre yo, n reprezante yon seri 0 a 3 selon kantite liy konfigirasyon yo.
Tablo 3-2. CoreSmartBERT I/O deskripsyon siyal
Non | Lajè | Direksyon | Deskripsyon |
SYS_RESET_N | 1 | Antre | Reset aktif sistèm ba |
LANE[n]_CDR_REF_CLK_FAB | 1 | Antre | CDR referans revèy soti nan twal, sèlman ekspoze lè Twal yo chwazi kòm sous referans revèy CDR. |
LANE[n]_CDR_REF_CLK_0 | 1 | Antre | CDR referans revèy soti nan PIN dedye, sèlman ekspoze lèDedye yo chwazi kòm sous referans revèy CDR. |
LANE[n]_TX_BIT_CLK_0 | 1 | Antre | Tx Bit Revèy |
LANE[n]_TX_PLL_REF_CLK_0 | 1 | Antre | PLL Revèy Referans |
LANE[n]_TX_PLL_LOCK_0 | 1 | Antre | PLL Lock |
Tablo 3-3. Deskripsyon siyal CoreSmartBERT PAD
Non | Direksyon | Deskripsyon |
LANE[n]_TXD_P | Sòti | Done seri transmetè |
LANE[n]_TXD_N | Sòti | |
LANE[n]_RXD_P | Antre | Done seri reseptè |
Lane[n]_RXD_N | Antre |
Koule zouti
Seksyon sa a diskite divès kalite enfòmasyon ki gen rapò ak koule zouti.
Lisans
CoreSmartBERT pa bezwen okenn lisans.
RTL
Kòd sous RTL konplè yo bay gratis ak nenpòt lisans Libero.
SmartDesign
CoreSmartBERT disponib pou telechaje nan katalòg SmartDesign IP atravè Libero SOC web depo. Pou konnen kijan pou kreye pwojè SmartDesign, gade Gid itilizatè SmartDesign.
Figi sa a montre yon ansyenample nan yon enstansye view nan CoreSmartBERT sou twal SmartDesign la.
Figi 4-1. Enstantasyon CoreSmartBERT sou SmartDesign Canvas
Konfigirasyon CoreSmartBERT la
Figi sa yo montre kouman egzanp debaz la ka konfigirasyon lè l sèvi avèk entèfas konfigirasyon li yo.
Figi 4-2. CoreSmartBERT SmartDesign Konfigirasyon entèfas
Sentèz nan Libero SoC
Pou kouri sentèz ak konfigirasyon an chwazi nan konfigirasyon entèfas, fè etap sa yo:
- Mete rasin konsepsyon an kòmsadwa.
- Anba Aplike Design, nan tab la Design Flow, klike sou Sentèz, epi klike sou Kouri.
Kouri kote-ak-route nan Libero SoC
Pou kouri kote a ak wout, fè etap sa a:
- Sou tab la Design Flow, chwazi Aplike Design, dwa-klike sou Kote ak wout, ak Lè sa a, nan meni an kontèks, chwazi Kouri.
Istwa revizyon
Istwa revizyon an dekri chanjman ki te aplike nan dokiman an. Chanjman yo nan lis pa revizyon, kòmanse ak piblikasyon ki pi aktyèl la.
Revizyon | Dat | Deskripsyon |
A | 07/2022 | Sa ki anba la a se lis chanjman nan revizyon A nan dokiman an:• Yo te imigre dokiman an nan modèl Microchip la • Mizajou pou CoreSmartBERT v2.9• Nimewo dokiman an te mete ajou nan DS50003362A soti nan 50200788. |
9.0 | 03/2021 | Mizajou pou CoreSmartBERT v2.8. |
8.0 | 06/2020 | Mizajou pou CoreSmartBERT v2.7. |
7.0 | 03/2020 | Mizajou pou CoreSmartBERT v2.6. |
6.0 | 08/2019 | Mizajou pou CoreSmartBERT v2.5. |
5.0 | 03/2019 | Mizajou pou CoreSmartBERT v2.4. |
4.0 | 12/2018 | Mizajou pou CoreSmartBERT v2.3. |
3.0 | 08/2018 | Mizajou pou CoreSmartBERT v2.2. |
2.0 | 05/2018 | Mizajou pou CoreSmartBERT v2.1. |
1.0 | 08/2017 | Premye lage. |
Sipò pou Microchip FPGA
Gwoup pwodwi Microchip FPGA apiye pwodwi li yo ak plizyè sèvis sipò, tankou Sèvis Kliyan, Sant Sipò Teknik Kliyan, yon websit, ak biwo lavant atravè lemond. Kliyan yo sijere pou vizite
Resous sou entènèt Microchip anvan ou kontakte sipò paske li trè posib ke demann yo te deja reponn.
Kontakte Sant Sipò Teknik atravè websit nan www.microchip.com/support. Mansyone Aparèy FPGA la
Nimewo pati, chwazi kategori ka apwopriye, epi telechaje konsepsyon files pandan y ap kreye yon ka sipò teknik.
Kontakte Sèvis Kliyan pou sipò pwodwi ki pa teknik, tankou pri pwodwi, amelyorasyon pwodwi, enfòmasyon aktyalizasyon, estati lòd, ak otorizasyon.
- Soti nan Amerik di Nò, rele 800.262.1060
- Soti nan rès mond lan, rele 650.318.4460
- Fakse, nenpòt kote nan mond lan, 650.318.8044
Enfòmasyon sou Microchip
Microchip la Websit
Microchip bay sipò sou entènèt atravè nou an websit nan www.microchip.com/. Sa a websit ki itilize pou fè files ak enfòmasyon fasil disponib pou kliyan. Gen kèk nan kontni ki disponib yo enkli:
- Sipò pou pwodwi - Fich done ak errata, nòt aplikasyon ak sample pwogram, resous konsepsyon, gid itilizatè a ak dokiman sipò pyès ki nan konpitè, dènye degaje lojisyèl ak lojisyèl achiv
- Sipò teknik jeneral - Kesyon yo poze souvan (FAQs), demann sipò teknik, gwoup diskisyon sou entènèt, lis manm pwogram patnè konsepsyon Microchip
- Biznis nan Microchip - Seleksyon pwodwi ak gid kòmande, dènye communiqués pou laprès Microchip, lis seminè ak evènman, lis biwo lavant Microchip, distribitè ak reprezantan faktori yo.
Sèvis Notifikasyon Chanjman pwodwi
Sèvis notifikasyon chanjman pwodwi Microchip la ede kenbe kliyan yo kouran sou pwodwi Microchip yo. Abònen yo pral resevwa yon notifikasyon imel chak fwa gen chanjman, mizajou, revizyon oswa erè ki gen rapò ak yon fanmi pwodwi espesifik oswa zouti devlopman ki enterese yo.
Pou anrejistre, ale nan www.microchip.com/pcn epi swiv enstriksyon enskripsyon yo.
Sipò pou Kliyan
Itilizatè pwodwi Microchip ka resevwa asistans atravè plizyè chanèl:
- Distribitè oswa Reprezantan
- Biwo Komèsyal Lokal
- Enjenyè solisyon entegre (ESE)
- Sipò teknik
Kliyan yo ta dwe kontakte distribitè yo, reprezantan yo oswa ESE pou jwenn sipò. Biwo lavant lokal yo disponib tou pou ede kliyan yo. Yon lis biwo lavant ak lokal yo enkli nan dokiman sa a.
Gen sipò teknik ki disponib atravè la websit nan: www.microchip.com/support
Aparèy Microchip Kòd Pwoteksyon Karakteristik
Remake detay sa yo sou karakteristik pwoteksyon kòd sou pwodwi Microchip:
- Pwodwi Microchip satisfè espesifikasyon yo nan Fich Done Microchip yo.
- Microchip kwè ke fanmi li nan pwodwi yo an sekirite lè yo itilize nan fason ki gen entansyon an, nan espesifikasyon opere, ak nan kondisyon nòmal.
- Microchip valè ak agresif pwoteje dwa pwopriyete entelektyèl li yo. Tantativ pou vyole karakteristik pwoteksyon kòd nan pwodwi Microchip se entèdi entèdi epi yo ka vyole Digital Millennium Copyright Act.
- Ni Microchip ni okenn lòt manifakti semi-conducteurs ka garanti sekirite kòd li a. Pwoteksyon Kòd pa vle di ke nou garanti pwodwi a se "ki pa ka kase". Pwoteksyon Kòd toujou ap evolye. Microchip pran angajman pou li kontinye amelyore karakteristik pwoteksyon kòd pwodwi nou yo.
Avi Legal
Piblikasyon sa a ak enfòmasyon ki ladan l yo ka itilize sèlman ak pwodwi Microchip, tankou pou konsepsyon, teste, ak entegre pwodwi Microchip ak aplikasyon w lan. Sèvi ak enfòmasyon sa yo nan nenpòt lòt fason vyole kondisyon sa yo. Enfòmasyon konsènan aplikasyon pou aparèy yo bay sèlman pou konvenyans ou epi yo ka ranplase pa mizajou. Se responsablite w pou asire ke aplikasyon w lan satisfè espesifikasyon w yo. Kontakte biwo lavant Microchip lokal ou a pou plis sipò oswa, jwenn plis sipò nan www.microchip.com/en-us/support/design-help/client-support-services.
ENFÒMASYON SA A SE MICROCHIP "KÒM YO". MICROCHIP PA FÈ OKENN REPREZANTASYON OU BYEN GARANTI KI KIT EXPRESSO OSWA ENPLIKITE, EKRI OSWA ORAL, LEGAL OSWA ONYÈ, KI GENYEN AK ENFÒMASYON YO KI GENYEN MEN PA LIMITE A NENPÒT GARANTI ENPLIKITE KI PA VOLANS, AK GARANTIS AK PATISIKILITE. KI gen rapò ak kondisyon li yo, bon jan kalite, oswa pèfòmans li yo
MICROCHIP PAP RESPONSABLE POU NENPÒT PÈT ENDRÈK, ESPESYAL, PINITIF, AK ENSEDAN, OSWA KONSEKANS, DOGAJ, PRI, OSWA DEPANS KI GENYEN KELÈ AK ENFÒMASYON AN OSWA ITILIZ YO, KELANSAN SA KOZE, MENM SI PWOFÈ SA A. POSIBILITE OSWA DOmaj YO PREVIVWA. NAN PWOFÈ LA LWA OBLÈ, RESPONSABILITE TOTAL MICROCHIP A SOU TOUT REKLAMASYON KI GENYEN KI GENYEN AK ENFÒMASYON AN OSWA ITILIZ YO PAP DEPASSE KANTITE FRÈ A, SI GEN GENYEN, OU TE PEYE DIRECTÈTMAN POU MICROCHIP POU ENFÒMASYON AN.
Itilizasyon aparèy Microchip nan aplikasyon pou sipò lavi ak/oswa sekirite se antyèman nan risk achtè a, epi achtè a dakò pou defann, dedomaje epi kenbe Microchip inonsan kont nenpòt ak tout domaj, reklamasyon, kostim, oswa depans ki soti nan itilizasyon sa a. Pa gen okenn lisans yo transmèt, implicitement oswa otreman, anba okenn dwa pwopriyete entelektyèl Microchip sof si sa di otreman.
Mak komèsyal yo
Non ak logo Microchip, logo Microchip, Adaptec, AVR, AVR logo, AVR Freaks, BesTime, BitCloud, CryptoMemory, CryptoRF, dsPIC, flexPWR, HELDO, IGLOO, JukeBlox, KeeLoq, Kleer, LANCheck, LinkMD, maXStyluuchs, MediaLB, megaAVR, Microsemi, Microsemi logo, MOST, MOST logo, MPLAB, OptoLyzer, PIC, picoPower, PICSTART, PIC32 logo, PolarFire, Prochip Designer, QTouch, SAM-BA, SenGenuity, SpyNIC, SST, SST Logo, SuperFlash, Symmetricom , SyncServer, Tachyon, TimeSource, tinyAVR, UNI/O, Vectron, ak XMEGA se mak anrejistre Microchip Technology Incorporated nan Etazini ak lòt peyi yo.
AgileSwitch, APT, ClockWorks, The Embedded Control Solutions Company, EtherSynch, Flashtec, Hyper Speed Control, HyperLight Load, Libero, motorBench, mTouch, Powermite 3, Precision Edge, ProASIC, ProASIC Plus, ProASIC Plus logo, Quiet- Wire, SmartFusion, SyncWorld, Temux, TimeCesium, TimeHub, TimePictra, TimeProvider, TrueTime, ak ZL se mak anrejistre Microchip Technology Incorporated nan Etazini.
Sipresyon kle adjasan, AKS, Analog-pou-laj-dijital, Nenpòt kondansateur, AnyIn, AnyOut, Ogmante Chanjman, BlueSky, BodyCom, Clockstudio, CodeGuard, CryptoAuthentication, CryptoAutomotive, CryptoCompanion, CryptoController, dsPICDEM, dsPICDEM Matching, Dynamic Matching. , DAM, ECAN, Espresso T1S, EtherGREEN, GridTime, IdealBridge, Programmation seri nan sikwi, ICSP, INICnet, Paralèl Entelijan, IntelliMOS, Koneksyon Inter-Chip, JitterBlocker, Knob-on-Display, KoD, maxCrypto, maxView, memBrain, Mindi, MiWi, MPASM, MPF, MPLAB Certified logo, MPLIB, MPLINK, MultiTRAK, NetDetach, Omniscient Code Generation, PICDEM, PICDEM.net, PICkit, PICtail, PowerSmart, PureSilicon, QMatrix, REAL ICE, Ripple Blocker, , RTG4, SAM-ICE, Serial Quad I/O, simpleMAP, SimpliPHY, SmartBuffer, SmartHLS, SMART-IS, storClad, SQI, SuperSwitcher, SuperSwitcher II, Switchtec, SynchroPHY, Total Endurance, Trusted Time, TSHARC, USBCheck, VariSense, VectorBlox, VeriPHY, ViewSpan, WiperLock, XpressConnect, ak ZENA se mak komèsyal Microchip Technology Incorporated nan Etazini ak lòt peyi yo.
SQTP se yon mak sèvis nan Microchip Technology Incorporated nan Etazini
Logo Adaptec, Frequency on Demand, Silicon Storage Technology, ak Symmcom se mak ki anrejistre Microchip Technology Inc. nan lòt peyi yo.
GestIC se yon mak ki anrejistre Microchip Technology Germany II GmbH & Co. KG, yon sipòtè Microchip.
Technology Inc., nan lòt peyi yo.
Tout lòt mak ki mansyone isit la se pwopriyete konpayi respektif yo.
© 2022, Microchip Technology Incorporated ak filiales li yo. Tout dwa rezève.
ISBN: 978-1-6683-0763-2
Sistèm Jesyon Kalite
Pou enfòmasyon konsènan Sistèm Jesyon Kalite Microchip, tanpri vizite www.microchip.com/quality.
Komèsyal ak sèvis atravè lemond
AMERIK
Biwo Corporate
2355 West Chandler Blvd.
Chandler, AZ 85224-6199
Tel: 480-792-7200
Faks: 480-792-7277
Sipò teknik:
www.microchip.com/support
Web Adrès:
www.microchip.com
Atlanta
Duluth, GA
Tel: 678-957-9614
Faks: 678-957-1455
Austin, TX
Tel: 512-257-3370
Boston
Westborough, MA
Tel: 774-760-0087
Faks: 774-760-0088
Chicago
Itasca, IL
Tel: 630-285-0071
Faks: 630-285-0075
Dallas
Addison, TX
Tel: 972-818-7423
Faks: 972-818-2924
Detroit
Novi, MI
Tel: 248-848-4000
Houston, TX
Tel: 281-894-5983
Indianapolis
Noblesville, IN
Tel: 317-773-8323
Faks: 317-773-5453
Tel: 317-536-2380
Los Angeles
Mission Viejo, CA
Tel: 949-462-9523
Faks: 949-462-9608
Tel: 951-273-7800
Raleigh, NC
Tel: 919-844-7510
New York, NY
Tel: 631-435-6000
San Jose, CA
Tel: 408-735-9110
Tel: 408-436-4270
Kanada – Toronto
Tel: 905-695-1980
Faks: 905-695-2078
AZI / PASIFIK
Ostrali - Sydney
Tel: 61-2-9868-6733
Lachin - Beijing
Tel: 86-10-8569-7000
Lachin - Chengdu
Tel: 86-28-8665-5511
Lachin - Chongqing
Tel: 86-23-8980-9588
Lachin - Dongguan
Tel: 86-769-8702-9880
Lachin - Guangzhou
Tel: 86-20-8755-8029
Lachin - Hangzhou
Tel: 86-571-8792-8115
Lachin - Hong Kong SAR
Tel: 852-2943-5100
Lachin - Nankin
Tel: 86-25-8473-2460
Lachin - Kendao
Tel: 86-532-8502-7355
Lachin - Shanghai
Tel: 86-21-3326-8000
Lachin - Shenyang
Tel: 86-24-2334-2829
Lachin - Shenzhen
Tel: 86-755-8864-2200
Lachin - Suzhou
Tel: 86-186-6233-1526
Lachin - Wuhan
Tel: 86-27-5980-5300
Lachin - Xian
Tel: 86-29-8833-7252
Lachin - ksiamèn
Tel: 86-592-2388138
Lachin - Zhuhai
Tel: 86-756-3210040
AZI / PASIFIK
Lend - Bangalore
Tel: 91-80-3090-4444
Lend - New Delhi
Tel: 91-11-4160-8631
Lend - Pune
Tel: 91-20-4121-0141
Japon - Osaka
Tel: 81-6-6152-7160
Japon - Tokyo
Tel: 81-3-6880- 3770
Kore di - Daegu
Tel: 82-53-744-4301
Kore di - Seoul
Tel: 82-2-554-7200
Malezi - Kuala Lumpur
Tel: 60-3-7651-7906
Malezi - Penang
Tel: 60-4-227-8870
Filipin - Manila
Tel: 63-2-634-9065
Singapore
Tel: 65-6334-8870
Taiwan - Hsin Chu
Tel: 886-3-577-8366
Taiwan - Kaohsiung
Tel: 886-7-213-7830
Taiwan - Taipei
Tel: 886-2-2508-8600
Thailand - Bangkok
Tel: 66-2-694-1351
Vyetnam - Ho Chi Minh
Tel: 84-28-5448-2100
Dokiman / Resous
![]() |
MICROCHIP CoreSmartBERT v2.9 Lojisyèl [pdfGid Itilizatè CoreSmartBERT, CoreSmartBERT v2.9 Lojisyèl, Lojisyèl |