Nios V процесор Intel FPGA IP софтуер

Nios® V процесор Intel® FPGA IP бележки по изданието
Номерът на IP версията на Intel® FPGA (XYZ) може да се променя с всяка версия на софтуера Intel Quartus® Prime. Промяна в:
- X показва основна ревизия на IP. Ако актуализирате софтуера Intel Quartus Prime, трябва да генерирате повторно IP.
- Y показва, че IP включва нови функции. Регенерирайте вашия IP, за да включите тези нови функции.
- Z показва, че IP включва незначителни промени. Регенерирайте своя IP адрес, за да включите тези промени.
Свързана информация
- Справочно ръководство за процесор Nios V
Предоставя информация за показателите за производителност на процесора Nios V, архитектурата на процесора, модела на програмиране и изпълнението на ядрото (Ръководство за потребителя на Intel Quartus Prime Pro Edition).
- Бележки по изданието на Nios II и Embedded IP
- Наръчник за проектиране на вграден процесор Nios V
Описва как най-ефективно да използвате инструментите, препоръчва стилове на проектиране и практики за разработване, отстраняване на грешки и оптимизиране на вградени системи с помощта на процесора Nios® V и предоставените от Intel инструменти (Ръководство за потребителя на Intel Quartus Prime Pro Edition). - Наръчник за разработчици на софтуер за процесор Nios® V
Описва средата за разработка на софтуер за процесор Nios® V, наличните инструменти и процеса за изграждане на софтуер, който да работи на процесор Nios® V (Ръководство за потребителя на Intel Quartus Prime Pro Edition).
Nios® V/m процесор Intel FPGA IP (Intel Quartus Prime Pro Edition) бележки по изданието
Nios® V/m процесор Intel FPGA IP v22.3.0
Таблица 1. v22.3.0 2022.09.26
| Intel Quartus Prime версия | Описание | Въздействие |
| 22.3 | • Подобрена логика за предварително извличане. Актуализира следните показатели за производителност и показатели:
— FMAX - ■ площ — Сух камък — CoreMark • Премахнете параметрите exceptionOffset и exceptionAgent от _hw.tcl. Забележка: Само повлияно поколение на BSP. Няма въздействие върху RTL или верига. • Променено нулиране на грешки: — Добавен порт ndm_reset_in — Преименува dbg_reset на dbg_reset_out. |
– |
Nios® V/m процесор Intel FPGA IP v21.3.0
Таблица 2.v21.3.0 2022.06.21
| Intel Quartus Prime версия | Описание | Въздействие |
| 22.2 | • Добавен интерфейс за заявка за нулиране
• Премахнати неизползвани сигнали, които са причинили блокиращ интерфейс • Коригиран проблем с нулиране на грешки: — Актуализирано маршрутизиране на ndmreset, за да се предотврати нулирането на модула за отстраняване на грешки. |
– |
Nios® V/m процесор Intel FPGA IP v21.2.0
Таблица 3. v21.2.0 2022.04.04
| Intel Quartus Prime версия | Описание | Въздействие |
| 22.1 | • Добавен нов дизайн напрampфайлове в редактора на основни параметри на процесора Nios® V/m Intel FPGA IP:
— uC/TCP-IP IPerf Example Дизайн — uC/TCP-IP Simple Socket Server Прample Дизайн |
– |
| • Поправка на бъг:
— Обърнато е внимание на проблеми, причиняващи ненадежден достъп до CSR на MARCHID, MIMPID и MVENDORID. — Активирана възможност за нулиране от модула за отстраняване на грешки, за да позволи ядрото да бъде нулирано чрез дебъгер. — Активирана поддръжка за тригер. Процесорното ядро Nios V поддържа 1 тригер. — Обърнати са докладвани предупреждения за синтез и проблеми с мъх. — Обърнато е внимание на проблем от ROM за отстраняване на грешки, който причинява повреда във вектора за връщане. — Коригиран проблем, който предотвратява достъпа до GPR 31 от модула за отстраняване на грешки. |
– |
Nios V/m процесор Intel FPGA IP v21.1.1
Таблица 4. v21.1.1 2021.12.13
| Intel Quartus Prime версия | Описание | Въздействие |
| 21.4 | • Поправка на бъг:
— Задействащите регистри са достъпни, но тригерите не се поддържат, проблемът е коригиран. |
Подканено изключение за нелегална инструкция при достъп до тригерни регистри. |
| • Добавен нов дизайн Exampв редактора на основни параметри на процесора Nios V/m Intel FPGA IP.
— GSFI Bootloader Example Дизайн — SDM Bootloader Прample Дизайн |
– |
Nios V/m процесор Intel FPGA IP v21.1.0
Таблица 5.v21.1.0 2021.10.04
| Intel Quartus Prime версия | Описание | Въздействие |
| 21.3 | Първоначално издание | – |
Nios V/m процесор Intel FPGA IP (Intel Quartus Prime Standard Edition) бележки по изданието
Nios V/m процесор Intel FPGA IP v1.0.0
Таблица 6. v1.0.0 2022.10.31
| Intel Quartus Prime версия | Описание | Въздействие |
| 22.1ст | Първоначално издание. | – |
Архив
Intel Quartus Prime Pro Edition
Архив на ръководство за справочно ръководство за процесор Nios V
За най-новата и предишната версия на това ръководство за потребителя вижте Справочното ръководство за процесор Nios® V. Ако IP или версия на софтуера не е посочена, се прилага ръководството за потребителя за предишната версия на IP или софтуер.
IP версиите са същите като версиите на софтуера Intel Quartus Prime Design Suite до v19.1. От версия на софтуера Intel Quartus Prime Design Suite 19.2 или по-нова, IP ядрата имат нова схема за IP версии.
Архив на наръчника за проектиране на вграден процесор Nios V
За най-новата и предишната версия на това ръководство за потребителя вижте Наръчник за проектиране на вграден процесор Nios® V. Ако IP или версия на софтуера не е посочена, се прилага ръководството за потребителя за предишната версия на IP или софтуер.
IP версиите са същите като версиите на софтуера Intel Quartus Prime Design Suite до v19.1. От версия на софтуера Intel Quartus Prime Design Suite 19.2 или по-нова, IP ядрата имат нова схема за IP версии.
Архив на ръководството за разработчици на софтуер за процесор Nios V
За най-новата и предишната версия на това ръководство за потребителя вижте Наръчник за разработчици на софтуер за процесор Nios® V. Ако IP или версия на софтуера не е посочена, се прилага ръководството за потребителя за предишната версия на IP или софтуер.
IP версиите са същите като версиите на софтуера Intel Quartus Prime Design Suite до v19.1. От версия на софтуера Intel Quartus Prime Design Suite 19.2 или по-нова, IP ядрата имат нова схема за IP версии.
Intel Quartus Prime Standard Edition
Обърнете се към следните ръководства за потребителя за информация относно процесора Nios V за Intel Quartus Prime Standard Edition.
Свързана информация
- Ръководство за проектиране на вградени процесори Nios® V Описва как най-ефективно да използвате инструментите, препоръчва стилове на проектиране и практики за разработване, отстраняване на грешки и оптимизиране на вградени системи с помощта на процесор Nios® V и предоставени от Intel инструменти (Ръководство за потребителя на Intel Quartus Prime Standard Edition ).
Справочно ръководство за процесор Nios® V
- Предоставя информация за показателите за производителност на процесора Nios V, архитектурата на процесора, модела на програмиране и изпълнението на ядрото (Ръководство за потребителя на Intel Quartus Prime Standard Edition).
Наръчник за разработчици на софтуер за процесор Nios® V
- Описва средата за разработка на софтуер за процесор Nios® V, наличните инструменти и процеса за изграждане на софтуер, който да работи на процесор Nios® V (Ръководство за потребителя на Intel Quartus Prime Standard Edition).
Nios® V процесор Intel® FPGA IP бележки по изданието 8
Документи / Ресурси
![]() |
intel Nios V процесор Intel FPGA IP софтуер [pdf] Ръководство за потребителя Nios V процесор Intel FPGA IP софтуер, процесор Intel FPGA IP софтуер, FPGA IP софтуер, IP софтуер, софтуер |
![]() |
процесор Intel Nios V Intel FPGA IP [pdf] Ръководство за потребителя Nios V процесор Intel FPGA IP, процесор Intel FPGA IP, Intel FPGA IP, FPGA IP, IP |






