برنامج Nios V Processor Intel FPGA IP
ملاحظات إصدار معالج Nios® V Intel® FPGA IP
يمكن أن يتغير رقم إصدار Intel® FPGA IP (XYZ) مع كل إصدار لبرنامج Intel Quartus® Prime. تغيير في:
- يشير X إلى مراجعة رئيسية لعنوان IP. إذا قمت بتحديث برنامج Intel Quartus Prime ، فيجب عليك إعادة إنشاء عنوان IP.
- يشير Y إلى أن IP يتضمن ميزات جديدة. قم بإعادة إنشاء عنوان IP الخاص بك لتضمين هذه الميزات الجديدة.
- يشير Z إلى أن IP يتضمن تغييرات طفيفة. قم بإعادة إنشاء عنوان IP الخاص بك لتضمين هذه التغييرات.
معلومات ذات صلة
- الدليل المرجعي لمعالج Nios V
يوفر معلومات حول معايير أداء معالج Nios V ، وبنية المعالج ، ونموذج البرمجة ، والتنفيذ الأساسي (دليل مستخدم Intel Quartus Prime Pro Edition).
- ملاحظات إصدار Nios II و Embedded IP
- كتيب تصميم المعالج المدمج Nios V
يصف كيفية استخدام الأدوات بشكل أكثر فاعلية ، ويوصي بأنماط وممارسات التصميم لتطوير الأنظمة المضمنة وتصحيحها وتحسينها باستخدام معالج Nios® V والأدوات التي توفرها Intel (دليل مستخدم Intel Quartus Prime Pro Edition). - كتيب مطور برامج المعالج Nios® V
يصف بيئة تطوير برنامج معالج Nios® V ، والأدوات المتاحة ، وعملية إنشاء برنامج يعمل على معالج Nios® V (دليل مستخدم Intel Quartus Prime Pro Edition).
ملاحظات إصدار معالج Nios® V / m Intel FPGA IP (إصدار Intel Quartus Prime Pro)
Nios® V / m المعالج Intel FPGA IP v22.3.0
الجدول 1. v22.3.0 2022.09.26
إصدار Intel Quartus Prime | وصف | تأثير |
22.3 | • تحسين منطق الجلب المسبق. تم تحديث أرقام الأداء والمعايير التالية:
- FMAX - منطقة - دريستون - كورمارك • قم بإزالة معلمات استثناءات و استثناءات من _hw.tcl. ملحوظة: أثرت فقط على جيل BSP. لا يوجد تأثير على RTL أو الدائرة. • تم تغيير إعادة تعيين التصحيح: - تمت إضافة منفذ ndm_reset_in - إعادة تسمية dbg_reset إلى dbg_reset_out. |
- |
Nios® V / m المعالج Intel FPGA IP v21.3.0
الجدول 2: 21.3.0 2022.06.21
إصدار Intel Quartus Prime | وصف | تأثير |
22.2 | • تمت إضافة واجهة طلب إعادة تعيين
• إزالة الإشارات غير المستخدمة التي تسببت في واجهة مزلاج • إصلاح مشكلة إعادة تعيين التصحيح: - تم تحديث توجيه ndmreset لمنع إعادة تعيين وحدة التصحيح. |
- |
Nios® V / m المعالج Intel FPGA IP v21.2.0
الجدول 3. v21.2.0 2022.04.04
إصدار Intel Quartus Prime | وصف | تأثير |
22.1 | • تمت إضافة تصميم جديد على سبيل المثالampفي محرر المعلمات الأساسية للمعالج Nios® V / m Intel FPGA IP:
- uC / TCP-IP IPerf Exampتصميم - uC / TCP-IP Simple Socket Server Exampتصميم |
- |
• إصلاح الخلل:
- معالجة المشكلات التي تتسبب في وصول غير موثوق به إلى MARCHID و MIMPID و MVENDORID CSRs. - إمكانية إعادة التعيين الممكّنة من وحدة التصحيح للسماح بإعادة ضبط النواة من خلال مصحح الأخطاء. - تمكين دعم الزناد. يدعم نواة معالج Nios V مشغلًا واحدًا. - تم معالجة التحذيرات التوليفية المبلغ عنها وقضايا الوبر. - تم حل مشكلة من ROM تصحيح الأخطاء التي تسببت في تلف متجه الإرجاع. - تم إصلاح مشكلة كانت تمنع الوصول إلى GPR 31 من وحدة التصحيح. |
- |
Nios V / m المعالج Intel FPGA IP v21.1.1
الجدول 4. v21.1.1 2021.12.13
إصدار Intel Quartus Prime | وصف | تأثير |
21.4 | • إصلاح الخلل:
- تسجيلات الزناد يمكن الوصول إليها ولكن المشغلات لم يتم دعمها لحل المشكلة. |
تمت المطالبة باستثناء تعليمات غير قانونية عند الوصول إلى سجلات المشغل. |
• تمت إضافة تصميم جديدample في محرر المعلمات الأساسية للمعالج Nios V / m Intel FPGA IP.
- GSFI Bootloader Exampتصميم - SDM Bootloader Exampتصميم |
- |
Nios V / m المعالج Intel FPGA IP v21.1.0
الجدول 5: 21.1.0 2021.10.04
إصدار Intel Quartus Prime | وصف | تأثير |
21.3 | الإصدار الأولي | - |
ملاحظات الإصدار Nios V / m Processor Intel FPGA IP (Intel Quartus Prime Standard Edition)
Nios V / m المعالج Intel FPGA IP v1.0.0
الجدول 6. v1.0.0 2022.10.31
إصدار Intel Quartus Prime | وصف | تأثير |
22.1 يوم | الإصدار الأولي. | - |
أرشيف
إصدار Intel Quartus Prime Pro
أرشيف دليل مرجعي لمعالج Nios V
للحصول على أحدث الإصدارات السابقة من دليل المستخدم هذا ، راجع الدليل المرجعي لمعالج Nios® V. إذا لم يكن عنوان IP أو إصدار البرنامج مدرجًا ، فسيتم تطبيق دليل المستخدم الخاص بعنوان IP أو إصدار البرنامج السابق.
إصدارات IP هي نفس إصدارات برنامج Intel Quartus Prime Design Suite حتى الإصدار 19.1. من الإصدار 19.2 من برنامج Intel Quartus Prime Design Suite أو إصدار أحدث ، تحتوي نوى IP على مخطط إصدار IP جديد.
أرشيفات كتيب تصميم المعالج المدمج Nios V
للحصول على أحدث الإصدارات السابقة من دليل المستخدم هذا ، راجع كتيب تصميم المعالج المضمن Nios® V. إذا لم يكن عنوان IP أو إصدار البرنامج مدرجًا ، فسيتم تطبيق دليل المستخدم الخاص بعنوان IP السابق أو إصدار البرنامج.
إصدارات IP هي نفس إصدارات برنامج Intel Quartus Prime Design Suite حتى الإصدار 19.1. من الإصدار 19.2 من برنامج Intel Quartus Prime Design Suite أو إصدار أحدث ، تحتوي نوى IP على مخطط إصدار IP جديد.
أرشيف كتيب مطور برامج المعالج Nios V
للحصول على أحدث الإصدارات السابقة من دليل المستخدم هذا ، راجع كتيب مطور برامج المعالج Nios® V. إذا لم يكن عنوان IP أو إصدار البرنامج مدرجًا ، فسيتم تطبيق دليل المستخدم الخاص بعنوان IP السابق أو إصدار البرنامج.
إصدارات IP هي نفس إصدارات برنامج Intel Quartus Prime Design Suite حتى الإصدار 19.1. من الإصدار 19.2 من برنامج Intel Quartus Prime Design Suite أو إصدار أحدث ، تحتوي نوى IP على مخطط إصدار IP جديد.
الإصدار القياسي Intel Quartus Prime
راجع أدلة المستخدم التالية للحصول على معلومات حول معالج Nios V لإصدار Intel Quartus Prime القياسي.
معلومات ذات صلة
- يصف كتيب تصميم المعالج المضمن Nios® V كيفية استخدام الأدوات بشكل أكثر فاعلية ، ويوصي بأنماط وممارسات التصميم لتطوير الأنظمة المضمنة وتصحيحها وتحسينها باستخدام معالج Nios® V والأدوات التي توفرها Intel (دليل مستخدم Intel Quartus Prime Standard Edition ).
الدليل المرجعي لمعالج Nios® V
- يوفر معلومات حول معايير أداء معالج Nios V ، وبنية المعالج ، ونموذج البرمجة ، والتنفيذ الأساسي (دليل مستخدم Intel Quartus Prime Standard Edition).
كتيب مطور برامج المعالج Nios® V
- يصف بيئة تطوير برنامج معالج Nios® V ، والأدوات المتاحة ، وعملية إنشاء برنامج يعمل على معالج Nios® V (دليل مستخدم Intel Quartus Prime Standard Edition).
ملاحظات إصدار معالج Nios® V Intel® FPGA IP 8
المستندات / الموارد
![]() |
معالج Intel Nios V برنامج Intel FPGA IP [بي دي اف] دليل المستخدم Nios V Processor Intel FPGA IP Software ، المعالج Intel FPGA IP Software ، FPGA IP Software ، IP Software ، Software |
![]() |
معالج إنتل Nios V إنتل FPGA IP [بي دي اف] دليل المستخدم معالج Nios V Intel FPGA IP، المعالج Intel FPGA IP، Intel FPGA IP، FPGA IP، IP |