ANALOG-DEVICES-LOGO

ANALOG DEVICES ADIN6310 Field Switch Reference Design

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-PRODUCT

Mga Detalye ng Produkto

  • 6-port Ethernet switch ADIN6310
  • 2 Gb trunk port: SGMII ng SMA o ADIN1300 ng RGMII
  • 4 spur 10BASE-T1L port: ADIN1100 ng RGMII
  • IEEE 802.3cg-compliant SPoE PSE controller: LTC4296-1
  • Power Class 12
  • Zephyr open source software na proyekto
  • Unmanaged mode na may basic switch at PSE power
  • Ang mga VLAN ID 1-10 ay pinagana sa lahat ng port
  • Power na isinama sa 10BASE-T1L cable para sa lahat ng spur port
  • Mga opsyon sa DIP switch para paganahin ang iba pang feature (Time Sync, LLDP, IGMP Snooping)
  • Managed mode gamit ang switch evaluation package TSN/Redundancy evaluation
  • May kakayahang time-sensitive networking (TSN).
  • Naka-iskedyul na trapiko (IEEE 802.1Qbv)
  • Frame preemption (IEEE 802.1Qbu)
  • Pag-filter at pagpupulis sa bawat stream (IEEE 802.1Qci)
  • Pagtitiklop at pag-aalis ng frame para sa pagiging maaasahan (IEEE 802.1CB)
  • IEEE 802.1AS 2020 time synchronization
  • Mga kakayahan sa redundancy

Mga Tagubilin sa Paggamit ng Produkto

Kailangan ng Kagamitan

  • ADIN6310 data sheet at UG-2280 at UG-2287 na mga gabay sa gumagamit
  • Data sheet ng ADIN1100
  • Data sheet ng ADIN1300
  • LTC4296-1 na data sheet
  • Data sheet ng MAX32690

Kailangan ng Software

  • Para sa pagsusuri ng TSN, i-install ang package ng pagsusuri ng ADIN6310
  • Npcap packet capture

Pangkalahatang Paglalarawan

  • Para sa malawakang pagsusuri ng switch, sumangguni sa TSN switch evaluation package na makukuha mula sa page ng produkto ng ADIN6310.

MGA TAMPOK

  • 6-port Ethernet switch ADIN6310
    • 2Gb trunk port; SGMII ng SMA o ADIN1300 ng RGMII
    • 4 spur 10BASE-T1L port, ADIN1100 ng RGMII
  •  IEEE 802.3cg-compliant SPoE PSE controller, LTC4296-1
    •  Power Class 12
    • Pag-uuri ng kapangyarihan ayon sa SCCP (hindi pinagana)
  • Arm® Cortex®-M4 microcontroller, MAX32690
    • Panlabas na flash at RAM
  • Zephyr open source software na proyekto
    • Unmanaged mode na may basic switch at PSE power
    • Ang mga VLAN ID 1-10 ay pinagana sa lahat ng port
    • Power na isinama sa 10BASE-T1L cable para sa lahat ng spur port
    • Mga opsyon sa DIP switch para paganahin ang iba pang feature (Time Sync, LLDP, IGMP Snooping)
  • Managed mode gamit ang switch evaluation package, mga pagsusuri sa TSN/Redundancy
    • May kakayahang time-sensitive networking (TSN).
    • Naka-iskedyul na trapiko (IEEE 802.1Qbv)
    •  Frame preemption (IEEE 802.1Qbu)
    • Pag-filter at pagpupulis sa bawat stream (IEEE 802.1Qci)
    • Pagtitiklop at pag-aalis ng frame para sa pagiging maaasahan (IEEE 802.1CB)
  • IEEE 802.1AS 2020 time synchronization
    • Mga kakayahan sa redundancy
    • High availability seamless redundancy (HSR)
    • Parallel redundancy protocol (PRP)
    • Media redundancy protocol (MRP)
  • Host interface hardware strapping na may mga jumper, isang pagpipilian ng
    • Single/Dual/Quad SPI interface
    • 10Mbps/100Mbps/1000Mbps Ethernet port (Port 2/Port 3)
    • SGMII/100BASE-FX/1000BASE-KX
    • Header para sa direktang pag-access sa SPI (Single/Dual/Quad)
  • I-scale ang bilang ng port sa pamamagitan ng cascading ng RJ45 o SGMII/1000BASE-KX/ 100BASE-FX
  • PHY strapping sa pamamagitan ng surface-mount configuration resistors
    • Ang default na estado ay ang power down ng software para sa spur Ports
  • Pinamamahalaan ng switch firmware ang operasyon ng PHY sa MDIO
    • Gumagana mula sa isang solong, panlabas na 9V hanggang 30V na supply
    •  Mga LED indicator sa GPIO, TIMER pin

NILALAMAN NG EVALUATION KIT

  • EVAL-ADIN6310T1LEBZ evaluation board
  • 15V, 18W wall adapter na may mga international adapter
  • 5 x plug-in screw terminal connectors para sa 10BASE-T1L cable at external power supply
  • 1x Cat5e Ethernet cable

KAILANGAN NG MGA KAGAMITAN

  • I-link ang partner na may 10BASE-T1L interface
  • I-link ang kasosyo sa karaniwang interface ng Ethernet
  • Isang pares na paglalagay ng kable para sa T1L
  • PC na nagpapatakbo ng Windows® 11

KAILANGAN NG MGA DOKUMENTO

  • ADIN6310 data sheet at UG-2280 at UG-2287 mga gabay sa gumagamit
  • Data sheet ng ADIN1100
  • Data sheet ng ADIN1300
  • LTC4296-1 na data sheet
  • Data sheet ng MAX32690

KAILANGAN NG SOFTWARE

  • Para sa pagsusuri ng TSN, i-install ang package ng pagsusuri ng ADIN6310

PANGKALAHATANG PAGLALARAWAN

  • Inilalarawan ng user guide na ito ang ADIN6310 Field switch evaluation board na may suporta para sa apat na 10BASE-T1L spur port at dalawang standard Gigabit capable Ethernet trunk port.
  • Kasama sa hardware ang single-pair power over Ethernet (SPoE) LTC4296-1 circuit na may opsyonal na serial communication classification protocol (SCCP) na suporta.
  • Ang default na operasyon ng hardware ay isang unmanaged mode kung saan kino-configure ng MAX32690 Arm Cortex-M4 microcontroller ang switch sa isang basic switching mode at ang PSE ay na-configure para sa Class 12 na operasyon.
  • Pahusayin ang hindi pinamamahalaang pagpapatakbo ng switch sa pamamagitan ng DIP switch (S4), na nagbibigay ng kakayahang paganahin ang mga feature gaya ng time synchronization, LLDP, o IGMP snooping bilang default.
  • Huwag paganahin ang PSE sa pamamagitan ng paggamit ng DIP switch; naka-enable ang default. Para sa mas malawak na pagsusuri ng switch, sumangguni sa TSN switch evaluation package na makukuha mula sa page ng produkto ng ADIN6310.
  • Ang evaluation package na ito ay nagbibigay ng kakayahang gamitin ang TSN functionality bilang karagdagan sa mga feature na Redundancy.
  • Ipinapakita ng Figure 1 ang isang overview ng lupon ng pagsusuri.

TAPOS NA ANG HARDWAREVIEW

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-1

HARDWARE NG EVALUATION BOARD

MGA KAPANGYARIHAN

  • Gumagana ang hardware mula sa isang solong, panlabas, 9V hanggang 30V supply rail. Ang isang 15V wall adapter ay ibinibigay bilang bahagi ng kit.
  • Ilapat ang wall adapter sa P4 connector o 9V hanggang 30V sa P4 connector. Bilang kahalili, posibleng magbigay ng kuryente sa 3-pin connector, P3.
  • Ang LED DS1 ay umiilaw kapag ang power ay inilapat sa board, na nagpapahiwatig ng matagumpay na power-up ng mga pangunahing power rails.
  • Lahat ng power rail ay ibinibigay ng isang on-board MAX20075 buck regulator at MAX20029 DC-DC converter.
  • Ang mga device na ito ay bumubuo ng apat na riles (3.3V, 1.8V, 1.1V, at 0.9V) na kinakailangan para sa pagpapatakbo ng ADIN6310 lumipat, ADIN1100 at ADIN1300 Mga PHY, MAX32690 at nauugnay na circuitry.
  • Ang default na nominal voltagang mga ito ay nakalista sa Talahanayan 1, bilang karagdagan sa kung aling mga riles ang ginagamit para sa iba't ibang mga aparato.
  • Ang LTC4296-1 ay direktang pinapagana mula sa papasok na supply sa P3 o P4. Bilang default, ang PSE ay naka-configure upang paganahin ang apat na port na may IEEE802.3 Class 12 na operasyon.
  • Kung gumagamit ng PSE na may SCCP, taasan ang supply rail sa evaluation board sa 20V minimum.
  • Bilang kahalili, paandarin ang board gamit ang USB connector na P2 para magbigay ng +5V power na may nakalagay na P8 jumper. Habang tumatakbo ang PSE mula sa minimum na +6V, hindi dapat gamitin ang USB connector kung kinakailangan ang operasyon ng PSE.

Talahanayan 1. Default na Configuration ng Power Supply ng Device

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-2

1 N/A ay nangangahulugang hindi naaangkop.
Nagbibigay ang Connector P5 ng probe access sa mga indibidwal na power supply at, kapag ipinasok, ikinokonekta ang mga supply rail sa circuit. Dapat ay may mga link na ipinasok ang P5 sa VDD3P3 (3-4), VDD1P8 (5-6), VDD1P1 (7-8) at VDD0P9 (9-10).

  • Ipinapakita ng talahanayan 2 ang paglipasview ng kasalukuyang pagkonsumo para sa switch at PHY para sa iba't ibang mga operating mode. Ang MAX32690 ay gaganapin sa pag-reset para sa mga sukat na ito; ang LTC4296-1 ay hindi pinagana.

Talahanayan 2. Managed Mode Board Quiescent Current (TSN Evaluation Application)ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-3

Talahanayan 2. Pinamamahalaang Mode Board Quiescent Current (TSN Evaluation Application) (Ipinagpapatuloy)

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-4

Talahanayan 3 nagpapakita ng buod ng kasalukuyang pagkonsumo ng board para sa hindi pinamamahalaang operasyon kung saan pinapagana ng MAX32690 ang switch at ang PSE ay nagbibigay ng power sa end device sa iisang pares.
Talahanayan 3. Unmanaged Mode Board Quiescent Current (MAX32690 Configures)

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-5

  1. Ang S4 DIP switch ay nasa default na configuration (lahat ng OFF) para sa pangunahing switch configuration at PSE na nagbibigay ng kapangyarihan.
  2. DEMO-ADIN1100D2Z board.
  3. Ang PSE port ay nagbibigay ng kapangyarihan sa board, at ang kapangyarihan ay nakasalalay sa hardware.

POWER SEQUENCING

  • Walang mga espesyal na kinakailangan sa pagkakasunud-sunod ng kapangyarihan para sa mga device. Ang evaluation board ay naka-configure upang iangat ang power rails nang magkasama.

MGA MODE OF OPERATION NG EVALUATION BOARD

  • May tatlong pangkalahatang mode para magamit ang hardware. Ang unang mode ay ang default na operasyon, na hindi pinamamahalaang mode. Sa mode na ito, kino-configure ng MAX32690 microcontroller ang switch ng ADIN6310 at ang LTC4296-1, kapwa sa interface ng SPI.
  • Ang pangalawang mode ay para sa pagsusuri ng TSN. Sa mode na ito, ang ADI TSN evaluation application ay ginagamit upang mag-interface sa switch sa isang Ethernet-connected Host interface sa pamamagitan ng Port 2.
  • Ang TSN evaluation package ay nagbibigay ng PC based web server at nagbibigay-daan sa mga user na makipag-ugnayan sa lahat ng TSN at Redundancy na feature ng switch.
  • Hindi sinusuportahan ng TSN evaluation package ang configuration ng PSE. Sa ganitong kaso ng paggamit, gamitin ang iba pang mga port sa board upang suriin ang kakayahan ng ADIN6310, magtatag ng mga link sa iba pang mga kasosyo sa link at suriin ang kakayahan ng TSN at 10BASE-T1L.
  • Para sa higit pang mga detalye sa mode na ito, tingnan ang seksyong Managed Configuration at TSN.
  • Ang ikatlong operating mode ay nagsasangkot ng sariling Host ng user na konektado sa switch SPI interface sa pamamagitan ng P13/P14 header at user na nag-port ng switch driver sa kanilang platform.

BOARD RESET

  • Ang push button na S3 ay nagbibigay sa user ng kakayahang i-reset ang ADIN6310 at opsyonal ang MAX32690. Dapat na maipasok ang P9 sa posisyon (1-2), para mai-reset din ng reset button ang MAX32690.
  • Ang pagpindot sa pindutan ng pag-reset ay hindi nare-reset nang direkta ang mga 10BASE-T1L PHY o ang mga Gigabit PHY, ngunit ang kasunod na pagsisimula ng switch ay nagiging sanhi ng pag-reset ng mga PHY.

JUMPER AT SWITCH OPTIONS

ADIN6310 Host Port Strapping

  • Ang ADIN6310 Sinusuportahan ng switch ang kontrol ng Host sa SPI o alinman sa anim na Ethernet port. I-configure ang Host interface upang maging Port 2, Port 3, o SPI.
  • Ang Host port at Host port interface na seleksyon ay naka-configure gamit ang mga jumper na ipinasok sa P7 header sa
  • mga lambat na may label na TIMER0/1/2/3, SPI_SIO, at SPI_SS.
  • Ang Timer at SPI pin ay may panloob na pull-up/-down resistors, tulad ng ipinapakita sa Table 4. Ang mga strapping jumper sa evaluation board ay nagbibigay sa user ng kakayahang muling i-configure ang strapping upang pumili ng alternatibong Host interface.
  • Para sa higit pang mga detalye sa lahat ng available na opsyon, sumangguni sa seksyon sa Host strapping sa ADIN6310 data sheet. Pagtagumpayan ang panloob na pull-up/-down strapping resistors gamit ang panlabas na risistor sa pamamagitan ng pagpasok ng strapping jumper.
  • Nang walang mga strapping na link na ipinasok, ang Host interface ay na-configure para sa karaniwang SPI. Ito rin ang default na configuration para sa hardware kapag ipinadala. Ang mga pagbabago sa Host strapping ay nangangailangan ng power cycle upang magkabisa.

Talahanayan 4. Pagpili ng Host Strapping Interface

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-6

  1. PU = Pull-Up, PD = Pull-Down.
  2. MAX32690 ay naka-configure para sa isang interface ng SPI. 3 Gamitin kasama ang aplikasyon sa pagsusuri ng TSN.

Talahanayan 5. Pagpili ng Host Port

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-7

Gamitin kasama ang aplikasyon sa pagsusuri ng TSN.
Ang ilang mga jumper sa evaluation board ay dapat itakda para sa kinakailangang operating setup bago gamitin ang board para sa pagsusuri. Ang mga default na setting at function ng mga pagpipiliang ito ng jumper ay ipinapakita sa Talahanayan 6.

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-8

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-9

ADIN1300

GPIO AT TIMER HEADERS
Isang header ang ibinigay (P18 at P17) para sa pagmamasid sa lahat ng Timer at general-purpose input/output (GPIO) signal. Bilang karagdagan sa header, mayroon ding mga LED sa mga pin na ito.
Sa unmanaged mode, ang TIMER0 ay ginagamit bilang isang interrupt na signal sa MAX32690 SPI interface.

Kapag ang S4 DIP switch ay na-configure upang paganahin ang pag-synchronize ng oras, ang default na configuration para sa TIMER2 ay isang 1PPS (isang pulso sa bawat segundo) na signal at ang user ay makakakita ng blink sa 1 segundong bilis. Katulad nito, kapag ginagamit ang ADI Evaluation software package, ang TIMER2 pin ay na-configure para sa isang 1PPS signal bilang default.

ON-BOARD LEDS

  • Ang board ay may isang power LED, DS1, na umiilaw upang ipahiwatig ang matagumpay na power-up ng board supply rails. Ang MAX32690 Ang circuit ay may dalawang kulay na LED, D6, na kasalukuyang hindi ginagamit.
  • Mayroong walong LED na nauugnay sa ADIN6310 Mga function ng timer at GPIO; link P19 ay dapat na ipasok upang makita ang aktibidad sa mga LED na ito. Ang TIMER2 pin ay may 1PPS signal na naka-enable bilang default kung naka-enable ang time synchronization.

10BASE-T1L PHY LEDs

  • May tatlong LED na nauugnay sa bawat 10BASE-T1L port, tulad ng ipinapakita sa Talahanayan 7.

Talahanayan 7. 10BASE-T1L LED Operation

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-10

PHY STRAPPING AT CONFIGURATION

Pag-address ng PHY
Ang mga PHY address ay na-configure ng sampi-ling ang mga RXD pin pagkatapos ng power-on, kapag lumabas ang mga ito sa pag-reset. Ang mga panlabas na strapping resistors ay ginagamit sa board upang i-configure ang bawat PHY na may natatanging PHY address. Ang mga default na PHY address na itinalaga sa mga device ay ipinapakita sa Talahanayan 8.
Talahanayan 8. Default na PHY AddressingANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-11

PHY Strapping
Mayroong dalawang ADIN1300 device sa evaluation board na ito, na konektado sa Port 2 at Port 3 ng switch. Ang alinmang port ay may kakayahang maging isang Host interface sa switch, kaya ang mga PHY na ito ay dapat na may kakayahang magdala ng isang link na hiwalay sa configuration mula sa switch. Ang parehong PHY ay hardware-strapped para sa 10/100 HD/FD, 1000 FD leader mode, RGMII walang pagkaantala, at Auto-MDIX ay mas gusto ang MDIX, na nagbibigay-daan sa kanila na magtatag ng isang link sa isang malayong kasosyo. Tingnan ang Talahanayan 9. Ginagamit ng mga ADIN1100 PHY ang default na strapping, tulad ng ipinapakita sa Talahanayan 10.

Talahanayan 9. ADIN1300 PHY Port ConfigurationANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-12Talahanayan 10. ADIN1100 PHY Port Configuration

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-13

PHY Link Status Polarity

  • Tandaan na ang ADIN1100 at ADIN1300 LINK_ST output pin ay aktibong mataas bilang default, samantalang ang Px_LINK input ng ADIN6310 ay nagde-default na active low; samakatuwid, ang hardware ay may kasamang inverter sa landas sa pagitan ng bawat isa sa PHY LINK_ST at ng
  • Px_LINK ng switch. Kung ang espasyo/gastos ng bahagi ay isang alalahanin, posibleng iwasang isama ang inverter na ito at umasa sa isang parameter na ipinasa bilang bahagi ng configuration ng switch upang baguhin ang polarity ng PHY bilang bahagi ng paunang configuration.
  • Ang software inversion ng link polarity ay sinusuportahan lamang para sa mga uri ng ADI PHY.
  • Kung ang isang PHY ay ginamit sa Host interface path sa switch, ang link signal na ibinigay sa Host port ay dapat palaging aktibo mababa, kaya isang inverter ay dapat na kailangan para sa port na ito.

Link Selection/SGMII Modes

  • Ang switch ay may per-port digital input (Px_LINK). Kapag hinihimok nang mababa, sasabihin nito sa switch na naka-enable ang port.
  • Maaaring opsyonal na i-configure ang Port 2 at Port 3 para sa SGMII, 1000BASE-KX, o 100BASE-FX mode.
  • Kapag ginagamit ang mga port na ito sa mga SGMII mode, ang kaukulang link jumper (P10 para sa Port 2, P16 para sa Port 3) ay dapat na konektado sa posisyon ng SGMII.
  • Ibinababa nito ang Px_LINK ng port, na nagbibigay-daan sa port. Para sa SGMII mode, tiyaking naka-disable ang autonegotiation (false).
  • Kasalukuyang hindi sinusuportahan ang SGMII mode sa hindi pinamamahalaang configuration mula sa MAX32690 firmware.
  • I-configure ang mode na ito kung direktang binabago ang configuration ng MAX32690, kapag gumagamit ng TSN evaluation package o kapag ikinokonekta ang iyong sariling Host sa device.

ADIN1300 Link Status Voltage Domain

  • Ang ADIN1300 LINK_ST ay pangunahing inilaan upang himukin ang switch link signal; samakatuwid ay naninirahan sa VDDIO_x voltage domain (default voltagang e rail ay 1.8V). Kung ginagamit ang LINK_ST pin upang himukin ang isang LED upang ipahiwatig ang link na aktibo, ang isang level shifter ay ginagamit upang magbigay ng voltage at kakayahan sa drive para sa LED function. Ang LED anode ay nakatali sa 3.3V sa pamamagitan ng 470Ω risistor.

MDIO INTERFACE

  • Ang MDIO bus ng ADIN6310 kumokonekta sa MDIO bus ng bawat isa sa anim na PHY sa evaluation board. Ang pagsasaayos ng mga PHY ay ginagawa ng switch firmware ng MDIO bus na ito.

PALITAN ANG SWD (P6) INTERFACE

  • Hindi pinagana ang interface na ito.

10BASE-T1L CBLE CONNECTION

  • Ikonekta ang 10BASE-T1L cable sa pamamagitan ng pluggable screw terminal block para sa bawat port. Kung higit pa sa mga pluggable connector ang kailangan para sa madaling pagkonekta o pagpapalit ng mga cable, bumili ng mga karagdagang con-nector mula sa mga vendor o distributor, gaya ng, Phoenix
  • Contact, Part Number 1803581, na isang pluggable, 3-way, 3.81mm, 28AWG hanggang 16AWG, 1.5mm2 screw terminal block.

MGA KONEKSIYON SA LUPA

  • Ang board ay may Earth node. Bagama't ang node na ito ay maaaring konektado sa elektrisidad o hindi sa Earth ground, sa isang tunay na device, ang node na ito ay karaniwang nakakonekta sa metal housing o chassis ng device.
  • Ikonekta ang Earth node na ito ayon sa kinakailangan sa isang mas malawak na sistema ng pagpapakita ng Earth terminal ng power supply connector, P3, o sa pamamagitan ng isang nakalantad na metal plating ng apat na mounting hole sa mga sulok ng board.
  • Para sa bawat port, idiskonekta ang shield ng 10BASE-T1L cable mula sa Earth node na ito, direktang konektado, o kumonekta sa pamamagitan ng 4700pF capacitor (C1_x).
  • Piliin ang kinakailangang koneksyon ayon sa nauugnay na posisyon ng link na P2_x. Ikonekta ang Earth connection at metal body ng dalawang RJ45 connector (J1_2, J1_3) nang direkta sa Earth node.
  • Ikonekta ang local circuit ground at ang external power supply (maliban sa Earth terminal, P3) sa Earth node sa humigit-kumulang 2000pF ng capacitance at humigit-kumulang 4.7MΩ ng resistance.
  • Tandaan na ang board ay idinisenyo lamang bilang isang evaluation board. Hindi ito idinisenyo o nasubok para sa kaligtasan ng kuryente. Anumang kagamitan, device, wire, o cable na nakakonekta sa board na ito ay dapat na protektado at ligtas na hawakan nang walang panganib ng electric shock.

SPOE POWER COUPLING

  • Kasama sa circuit ang limang-port LTC4296-1, power supply equip-ment (PSE) controller, na maaaring magbigay ng power over data line (PoDL)/single-pair power over Ethernet (SPoE).
  • Ang PSE controller ay sumusuporta sa pagpapagana ng apat na T1L port at ang circuit ay idinisenyo para sa PSE Class 12. Ang isang port ng PSE device ay hindi ginagamit.
  • Tandaan na ang 20 hanggang 30 V power supply ay kinakailangan upang mapatakbo ang SPoE sa Class 12; ang ibinigay na 15 V power supply ay hindi sumusunod sa power class na ito.
  • Ang PSE controller ay pinapagana bilang default sa pamamagitan ng P3 o P4 connector, na sumusuporta hanggang sa 30V. Upang magamit ang PSE controller para sa mga power class maliban sa Class 12 ay nangangailangan ng mga pagbabago sa circuit sa high-side, low-side sense resistors, at high-side MOSFET.
  • Para sa mga detalye sa mga pagbabago sa circuit na kailangan para sa iba't ibang klase ng kapangyarihan, sumangguni sa LTC4296-1 data sheet.
  • Ang voltagAng kinakailangan para sa iba pang mga klase ay maaaring suportahan sa pamamagitan ng pag-alis ng P25 jumper at pagbibigay ng kinakailangang voltage sa pamamagitan ng P24 connector.
  • Nagbibigay-daan ito sa PSE controller na ma-powered hanggang 55V.
  • Kasama rin sa PSE controller circuit ang suporta sa circuit para sa SCCP para sa layunin ng pag-uuri ng power para sa powered device (PD) sa dulong bahagi ng node.
  • Ginagamit nito ang microcontroller GPIO pin para sa SCCP upang makipag-ugnayan sa konektadong PD. Hindi pinagana ang SCCP bilang bahagi ng unmanaged/managed mode; exampAng code para sa SCCP ay kasama sa proyekto ng Zephyr.
  • Gamit ang SCCP, ang impormasyon sa klase ng device, uri, at pd_faulted ay nakuha bago ilapat ang kapangyarihan sa cable. Para magamit ang SCCP, dagdagan ang input voltage sa board sa 20V minimum.
  • Para sa karagdagang mga detalye sa SCCP protocol at paggamit, sumangguni sa LTC4296-1 data sheet at nauugnay na gabay sa gumagamit.

MAX32690 MICROCONTROLLER

  • Ang MAX32690 ay isang Arm Cortex-M4 microcontroller na idinisenyo para sa pang-industriya at naisusuot na mga application. Para sa reference na disenyong ito, ang MAX32690 ay ginagamit upang i-configure ang switch at ang PSE controller.
  • Nauugnay sa MAX32690 circuit ay ang panlabas na 1Gb ng DRAM, 1Gb FLASH Memory, at isang MAXQ1065 aparatong panseguridad, na pinaplanong gamitin sa mga susunod na bersyon.

Firmware sa MAX32690

  • May firmware na naka-install sa MAX32690, na sumusuporta sa pangunahing configuration ng switch at PSE controller. Para sa higit pang mga detalye, tingnan ang seksyong Managed vs. Unmanaged.

Mga Interface ng UART at SWD

  • Nagbibigay ang Connector P20 ng access sa MAX32690 serial interface. Nagbibigay ang P1 ng access sa interface ng UART.

MAXQ1065 CRYPTOGRAPHIC CONTROLLER

  • Ang MAXQ1065 ay isang ultra-low-power security cryptographic controller na may ChipDNA™ para sa mga naka-embed na device na nagbibigay ng turnkey cryptographic function para sa root-of-trust, mutual authentication, data confidentiality at integrity, secure boot, at secure firmware update.
  • Nagbibigay ito ng mga secure na komunikasyon na may generic key exchange at bulk encryption o kumpletong suporta sa TLS. Ito ay pinlano na paganahin sa hinaharap na mga update para sa mga layunin ng pag-encrypt.

PINAMAMAHALAAN VS. HINDI PINAMAMAHALAAN

UNMANAGED CONFIGURATION

  • Ang hindi pinamamahalaang configuration ay umaasa sa MAX32690 pag-configure ng ADIN6310 switch at ang LTC4296-1 PSE controller sa isang pangunahing configuration.
  • Ang MAX32690 ay may firmware na na-load upang paganahin ang switch configuration batay sa mga posisyon ng S4 DIP switch, at na nagpapatakbo ng configuration na ito pagkatapos ng power-up.
  • Ang default na configuration para sa hardware ay unmanaged mode.
  • Sa unmanaged mode, lahat ng link mula sa mga jumper na P7 at P9 ay bukas. Kapag bukas ang P7, iko-configure nito ang switch para gamitin ang SPI bilang Host interface at ang P9 open ay nagbibigay-daan sa MAX32690 na patakbuhin ang na-load na firmware para i-configure ang switch at PSE.
  • Naka-configure ang switch para sa basic switching functionality, kabilang ang mga VLAN ID (1-10) na ang lahat ng port ay naka-enable at naka-configure tulad ng sumusunod:
    • Port 0, Port 1, Port 4, Port 5: RGMII, 10Mbps
    • Port 2, Port 3: RGMII, 1000Mbps

Talahanayan 11. Mga Posisyon ng Jumper para sa Unmanaged Mode

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-14

Nagbibigay ang Switch S4 ng kakayahan ng user na paganahin ang karagdagang functionality para sa ADIN6310, katulad ng time synchronization (IEEE 802.1AS 2020), link layer discovery protocol (LLDP), at IGMP snooping. Ipinapakita ng talahanayan 12 ang mga posibleng kumbinasyon at ang functionality para sa bawat configuration. Tandaan na ang kaukulang GPIO pin ay samphumantong sa power up, samakatuwid, ang mga pagbabago sa S4 configuration ay nangangailangan ng isang ikot ng kuryente.

Talahanayan 12. DIP Switch S4 Configuration

  • ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-15Tandaan na ang ibang TSN functionality o SGMII interface ay hindi sinusuportahan sa unmanaged mode, ngunit available kung gumagamit ng managed mode. Ang pagsasaayos ng PSE ay isinasagawa ng MAX32690 firmware, na nagbibigay-daan sa LTC4296-1 na device sa SPI.
  • Ang LTC4296-1 circuit ay naka-configure para sa 4 na channel ng PSE Class 12. Kapag ang PSE controller ay nag-supply ng voltage sa isang T1L port, ang asul na power LED para sa port na iyon ay nag-iilaw.

PINAMAMAHALAANG CONFIGURATION AT TSN

  • Ang managed mode para sa reference na disenyong ito ay nagbibigay sa user ng kakayahang suriin ang mas malawak na kakayahan ng ADIN6310 device, kabilang ang TSN at Redundancy na kakayahan.
  • Umaasa ang managed mode sa paggamit ng TSN evaluation package ng ADI (application at web server na tumatakbo sa Windows 10 PC na konektado sa switch sa Ethernet Port 2 o Port 3). Ang default na interface ng Host ay Port 2.
  • Upang gamitin ang pinamamahalaang mode kasama ang package ng pagsusuri, tiyaking naipasok ang mga link sa P7 upang i-configure ang interface ng Host para sa port na pinili, tingnan ang ADIN6310 Host Port Strapping.
  • Kung ang PSE controller ay hindi kinakailangan, pagkatapos ay ipasok ang P9 sa posisyon 2-3 upang panatilihin ang MAX32690 sa pag-reset.
  • I-enable ang mga RGMII port kapag ginagamit ang evaluation package.

Talahanayan 13. Mga Posisyon ng Jumper para sa Managed Mode

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-16

Lumipat ng TSN Evaluation Software

  • Ang software ng pakete ng pagsusuri ay magagamit bilang pag-download ng software mula sa pahina ng produkto ng ADIN6310.
  • Ang evaluation package ay naglalaman ng Windows-based na evaluation tool at PC based web server para sa pagsasaayos ng switch (at mga PHY).
  • Sinusuportahan ng package na ito ang TSN functionality at Redundancy na kakayahan at ginagamit para sa pagsusuri ng switch.
  • Hindi sinusuportahan ng package na ito ang operasyon sa MAX32690 o LTC4296-1. Ang isang gumagamit ay maaaring view indibidwal na switch port statistics, magdagdag at mag-alis ng mga static na entry mula sa look-up table, at i-configure ang mga feature ng TSN sa pamamagitan ng web mga pahina na ibinigay ng web server na tumatakbo sa PC. Kapag kumpleto na ang pagsasaayos, maaaring makipag-ugnayan ang mga application ng user sa ibang mga device sa TSN network.
  • Bilang kahalili, maaaring i-configure ng user ang device para sa mga feature ng Redundancy gaya ng HSR o PRP.

PINAMAMAHALAAN VS. HINDI PINAMAMAHALAAN
Ang kaukulang gabay sa gumagamit (UG-2280) ay makukuha rin mula sa pahina ng produkto ng ADIN6310.

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-17

ses-configuration File

  • Kapag ginagamit ang pakete ng pagsusuri, ang pagsasaayos ng ADIN6310 ay batay sa isang teksto ng pagsasaayos file, tulad ng ipinapakita sa Figure 4. Ang mga parameter na partikular sa hardware ay ipinasa mula sa isang xml file nakapaloob sa bawat isa file system, tingnan ang Figure 5.
  • Ang configuration ay partikular sa hardware na ginagamit. I-edit ang ses-configuration.txt file upang tumugma sa hardware sa pamamagitan ng pagbabago sa XML file, tulad ng ipinapakita sa Figure 4.
  • Pagkatapos, ilunsad ang application upang simulan ang pag-configure ng switch.
  • Gamitin ang XML file pangalanan eval-adin6310-10t1l-rev-c.xml ang field switch evaluation board, ang pagsasaayos na ito ay nalalapat sa lahat ng mga pagbabago sa hardware mula sa REV C, na gumagamit ng interface ng RGMII para sa lahat ng Ethernet PHY.
  • Ang XML file Ang eval-adin6310-10t1l-rev-b.xml ay tumugma sa isang mas lumang rebisyon ng hardware, na gumamit ng RMII na interface para sa mga ADIN1100 PHY. Para sa higit pang mga detalye sa paggamit ng software na ito, sumangguni sa gabay sa gumagamit (UG-2280) mula sa pahina ng produkto ng ADIN6310.

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-18ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-19

TSN SWITCH DRIVER LIBRARY

  • Ang driver package ay naglalaman ng ADIN6310 switch API na ginagamit para sa configuration ng switch at lahat ng functionality nito.
  • Ang software ay C source code at OS agnostic. I-port ang package na ito sa iba't ibang platform para makipag-ugnayan sa switch at magbigay ng access sa lahat ng feature na kasalukuyang naka-expose sa switch.
  • Ang driver package ay magagamit upang i-download mula sa pahina ng produkto ng ADIN6310 at dapat na kumunsulta sa gabay sa paggamit (UG-2287).
  • Kapag ginagamit ang mga driver API, ang configuration ng port ay partikular sa configuration ng hardware. Para sa reference na disenyo ng field switch na ito, ipinapakita ng sumusunod na snippet ng code ang istraktura ng pagsisimula ng port na partikular para sa board na ito.
  • Ang istrukturang ito ay ipinapasa sa SES_Ini-tializePorts() API sa panahon ng pagsisimula ng switch. Para sa higit pang mga detalye sa pagkakasunud-sunod ng mga tawag sa API, sumangguni sa gabay sa gumagamit (UG-2287).
  • Ang istraktura ay nagsisilbi para sa iba't ibang mga pagsasaayos at bilis ng PHY. Ang bersyon na ito ng hardware ay gumagamit ng 2 x ADIN1300 Mga PHY sa Port 2 at Port 3 at 4 x ADIN1100 Mga PHY sa Port 0, Port 1, Port 4, at Port 5.
  • Ang lahat ng PHY ay konektado sa interface ng RGMII. Ang bersyon na ito ng hardware ay gumagamit ng inverter sa landas mula sa PHY upang lumipat ng input ng link, gumagamit ng mga panlabas na PHY address strapping resistors (phyPullupCtrl).
    Kapag kino-configure ang mga ADIN1100 PHY, ang parameter ng autonegotiation ay walang impluwensya sa kakayahan ng autonegotiation ng PHY.

PINAMAMAHALAAN VS. HINDI PINAMAMAHALAAN

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-20

SOURCE CODE PARA SA MAX32690

  • Ang proyekto ng source code ay available sa GitHub sa ADI Zephyr fork sa GitHub. Ang ADIN6310 example project ay matatagpuan sa samples/application_development/adin6310, sa ilalim ng adin6310_switch branch.
  • Ang TSN driver library para sa switch ay hindi kasama sa sangay; samakatuwid, idagdag ang source code nang hiwalay kapag binubuo ang proyekto. Ang library ng driver ng TSN ay magagamit bilang isang pag-download nang direkta mula sa pahina ng produkto ng ADIN6310.
  • Sinusuportahan ng proyektong Zephyr na ito ang maraming examples batay sa configuration ng hardware ng DIP switch S4 gaya ng inilarawan sa Talahanayan 12. Ang default na configuration para sa hardware ay para sa MAX32690 processor upang patakbuhin ang firmware upang i-configure ang ADIN6310
  • Lumipat ang Ethernet sa interface ng SPI Host sa isang basic switching mode na may naka-enable na VLAN ID 1-10 para sa pag-aaral at pagpapasa sa lahat ng port, at para sa LTC4296-1 Paganahin ang PSE sa lahat ng port. Hindi pinagana ang SCCP, ngunit isang exampAng routine ay kasama sa Zephyr code.

PAG-COMPILE NG PROYEKTO
Upang i-compile ang proyekto, patakbuhin ang sumusunod:

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-21

Kung saan ang DLIB_ADIN6310_PATH ay ang landas kung saan matatagpuan ang ADIN6310 TSN driver software package.

PAG-FLASH NG BOARD
Nagbibigay ang Connector P20 ng access sa MAX32690 SWD interface. Depende sa debug probe na ginamit, ang microcontroller ay maaaring ma-program, tulad ng ipinapakita sa mga sumusunod na seksyon.

Segger J-Link

Mayroong dalawang diskarte sa pag-load ng firmware gamit ang Segger J-Link. Una, tiyaking naka-install ang J-Link software toolchain (magagamit mula sa Segger website) at maa-access mula sa PATH variable (parehong para sa Windows at Linux), pagkatapos ay gawin ang isa sa mga sumusunod:

  • Bilang kahalili, maaaring gamitin ng user ang JFlash (o JFlashLite) Utility:
  • Buksan ang JFlashLite at piliin ang MAX32690 MCU bilang target.
  • Pagkatapos, i-program ang .hex file matatagpuan sa build/Zephyr/Zephyr. hex na landas (sa direktoryo ng Zephyr). Ang firmware ay gumagana pagkatapos ng matagumpay na pag-load.

MAX32625 PICO

  • Una, ang MAX32625 Ang PICO board ay dapat na naka-program gamit ang MAX32690 na imahe na makukuha mula sa Github. Nag-aalok ang programmer ng PICO na ito ng direktang access sa memorya ng microcontroller, na nagpapahintulot sa user na mag-flash ng hex files na may higit na kakayahang umangkop. Mayroong dalawang paraan upang i-program ang firmware hex file sa MAX32690.

Ang unang diskarte ay ang pinakasimpleng at hindi nangangailangan ng karagdagang mga pag-install. Katulad ng karamihan sa mga interface ng DAPLink, ang MAX32625PI-CO board ay may naka-preinstall na bootloader na nagbibigay-daan sa driver ng mas kaunting drag-and-drop na mga update. Nagbibigay-daan ito sa mga user na gamitin ang MAX32625PICO board bilang isang maliit, na-embed na platform ng pag-develop. Ang mga sumusunod na hakbang ay gabay kung paano i-flash ang firmware sa MAX32690 device:

  1. Ikonekta ang MAX32625PICO board sa Field switch board P20 connector.
  2. Ikonekta ang target board sa isang power source, ikonekta ang MAX32625PICO debug adapter sa Host machine.
  3. I-drag at i-drop ang hex file mula sa build step papunta sa DA-PLINK drive para mag-load ng bagong firmware sa board. Ang firmware ay gumagana pagkatapos ng matagumpay na pag-load.

Ang alternatibong diskarte sa pag-flash gamit ang PICO board gamit

Ang West Command ay nangangailangan ng user na gumamit ng custom na bersyon ng OpenOCD. Ang pinakamadaling paraan ng pagkuha ng bersyong ito ng Open-OCD ay ang pag-install ng MaximSDK gamit ang awtomatikong installer na available sa MaximSDK. Siguraduhin na ang Open On-Chip Debugger ay pinagana sa window ng Piliin ang mga bahagi sa panahon ng pag-install (ito ay bilang default). Pagkatapos ma-install ang MaximSDK, available ang OpenOCD sa Max-imSDK/Tools/OpenOCD path. I-program ang MAX32690 ngayon sa pamamagitan ng paggamit ng kanluran. Patakbuhin ang sumusunod sa terminal (dapat pareho kung saan naipon ng isang user ang proyekto): ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-23Baguhin ang landas sa MaximSDK base na direktoryo batay sa kung saan ito naunang naka-install.

PAGPAPATAKBO NG FIRMWARE
Pagkatapos ng programming, awtomatikong tumatakbo ang imahe ng firmware. Nila-log ng microcontroller ang status ng configuration sa UART (115200/8N1, walang parity). Gamit ang isang debugger na nakakonekta at gumagamit ng isang terminal application tulad ng putty, kapag ang S4 DIP switch ay nasa posisyon 1111, ito ay nagpapakita ng sumusunod na output:

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-24

GABAY SA PAG-SET UP ng ZEPHYR

Mga unang beses na gumagamit ng Zephyr, sumangguni sa gabay sa pag-set up ng Zephyr na matatagpuan sa Gabay sa pag-set up ni Zephyr

CASCADING BOARDS

Posibleng mag-daisy-chain ng maraming board upang madagdagan ang bilang ng port gamit ang alinman sa hindi pinamamahalaang configuration na may mga karaniwang koneksyon sa Ethernet, bilang alternatibo, gamit ang TSN evaluation package sa alinman sa RGMII o SGMII.
CASCADING GAMIT ANG UNMANAGED CONFIGURATION

  • Kapag tumatakbo sa hindi pinamamahalaang configuration, ang Port 2 at Port 3 ay gumagana bilang 1Gb trunk port. Gamitin ang mga port na ito sa mga cascade board upang madagdagan ang bilang ng port. Habang napili ang SPI bilang Host, ikonekta ang Port 2 o Port 3 sa alinman sa Port 2 o Port 3 sa susunod na board sa chain.ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-26

CASCADING GAMIT ANG PINAMAMAHALAANG CONFIGURATION
Gamit ang RGMII Host Interface
Kapag gumagamit ng TSN evaluation package (PC application at web server) na may Port 2 at Port 3 sa RGMII mode, ang kaukulang link jumper (P10 para sa Port 2, P16 para sa Port 3) ay dapat na konektado sa PHY LINK_ST na posisyon. Sa pinamamahalaang configuration, i-configure ang Port 2 o Port 3 bilang Host interface gamit ang P7 jumper positions. Kino-configure ng configuration na ipinapakita sa Table 13 ang Port 2 bilang Host interface. Sa kasong ito, ang mga cascading board upang madagdagan ang bilang ng port, ang Port 2 ng unang board ay dapat na konektado sa Host PC na tumatakbo sa Windows TSN evaluation application. Ang Port 3 ay konektado sa Port 2 ng susunod na board sa chain, at iba pa. Maaaring i-configure ng TSN evaluation package ang maraming switch sa isang chain, hanggang sampung max. Para sa higit pang mga detalye, sumangguni sa gabay sa gumagamit

(UG-2280). Tiyakin na ang ses-configuration.txt file tumuturo sa nauugnay na xml configuration file gaya ng tinalakay sa ses-configuration File seksyon.

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-27

Paggamit ng SGMII sa Cascade

Ang ADIN6310 Sinusuportahan ng switch ang apat na port na na-configure sa mga SGMII mode, gayunpaman, ang evaluation board hardware ay sumusuporta sa configuration ng SGMII mode para sa Port 2 at Port 3 lamang. Ang mga mode ng operasyon ng SGMII ay hindi sinusuportahan sa hindi pinamamahalaang mode. Maaaring baguhin ng user ang Zephyr project code para gumamit ng SGMII modes kung kinakailangan. I-enable ang mga SGMII mode sa pamamagitan ng paggamit sa TSN evaluation package, kung saan iko-configure mo ang Port 2 at Port 3 para sa SGMII, 100BASE-FX, o 1000BASE-KX mode. Kung ang Port 2 o Port 3 ay ginagamit sa SGMII mode, tiyaking ikonekta ang kaukulang link jumper (P10 para sa Port 2, P16 para sa Port 3) sa posisyon ng SGMII. Kapag gumagamit ng SGMII mode sa pagitan ng mga ADIN6310 device, huwag paganahin ang autonegotiation dahil ito ay MAC-MAC interface.
Kasalukuyang hindi sinusuportahan ang SGMII mode sa hindi pinamamahalaang config-uration.

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-28

ANALOG-DEVICES-ADIN6310-Field-Switch-Reference-Design-FIG-29Pag-iingat sa ESD
ESD (electrostatic discharge) na sensitibong device. Ang mga naka-charge na device at circuit board ay maaaring mag-discharge nang walang detection. Bagama't nagtatampok ang produktong ito ng patented o proprietary protection circuitry, maaaring magkaroon ng pinsala sa mga device na napapailalim sa high-energy ESD. Samakatuwid, ang mga wastong pag-iingat sa ESD ay dapat gawin upang maiwasan ang pagkasira ng performance o pagkawala ng functionality.

Mga Legal na Tuntunin at Kundisyon

  • Sa pamamagitan ng paggamit sa evaluation board na tinalakay dito (kasama ang anumang mga tool, bahagi, dokumentasyon o suportang materyales, ang “Evaluation Board”), sumasang-ayon kang sumailalim sa mga tuntunin at kundisyon na itinakda sa ibaba (“Kasunduan”) maliban kung binili mo ang Evaluation Board, kung saan ang Analogue Devices Standard na Mga Tuntunin at Kundisyon ng Pagbebenta ang pamamahalaan.
  • Huwag gamitin ang Lupon ng Pagsusuri hanggang sa nabasa mo at sumang-ayon sa Kasunduan. Ang iyong paggamit ng Lupon ng Pagsusuri ay dapat magpahiwatig ng iyong pagtanggap sa Kasunduan.
  • Ang Kasunduang ito ay ginawa ng at sa pagitan mo (“Customer”) at Analogue Devices, Inc. (“ADI”), kasama ang pangunahing lugar ng negosyo nito sa One Analogue Way, Wilmington, MA 01887-2356, USA Alinsunod sa mga tuntunin at kundisyon ng Kasunduan, ang ADI ay nagbibigay sa Customer ng libre, limitado, personal, pansamantala, hindi eksklusibo, hindi naililipat na lisensya para sa EVALUATION na lisensya. LAYUNIN LAMANG.
  • Nauunawaan at sinasang-ayunan ng kostumer na ang Evaluation Board ay ibinibigay para sa nag-iisa at eksklusibong layunin na binanggit sa itaas, at sumasang-ayon na hindi gamitin ang Evaluation Board para sa anumang iba pang layunin.
  • Higit pa rito, ang lisensyang ipinagkaloob ay hayagang ginawang napapailalim sa mga sumusunod na karagdagang limitasyon: Hindi dapat (i) magrenta, mag-arkila, magpakita, magbenta, maglipat, magtalaga, mag-sublisensya, o ipamahagi ng Customer ang Lupon ng Pagsusuri; at (ii) pinahintulutan ang sinumang Third Party na ma-access ang Evaluation Board. Gaya ng ginamit dito, ang terminong "Third Party" ay kinabibilangan ng anumang entity maliban sa ADI, Customer, kanilang mga empleyado, affiliate at in-house na consultant.
  • Ang Evaluation Board ay HINDI ibinebenta sa Customer; lahat ng karapatang hindi hayagang ipinagkaloob dito, kabilang ang pagmamay-ari ng Lupon ng Pagsusuri, ay nakalaan ng ADI. KUMPIDENSYAL.
  • Ang Kasunduang ito at ang Lupon ng Pagsusuri ay dapat lahat na ituring na kumpidensyal at pagmamay-ari na impormasyon ng ADI. Hindi maaaring ibunyag o ilipat ng kostumer ang anumang bahagi ng Lupon ng Pagsusuri sa anumang ibang partido para sa anumang dahilan.
  • Sa paghinto ng paggamit ng Evaluation Board o pagwawakas ng Kasunduang ito, sumasang-ayon ang Customer na agad na ibalik ang Evaluation Board sa ADI.
  • MGA KARAGDAGANG PAGHIHIGPIT. Hindi maaaring i-disassemble, i-decompile o i-reverse ng customer ang mga chips sa Evaluation Board.
  • Dapat ipaalam ng Customer sa ADI ang anumang pinsala o anumang pagbabago o pagbabagong gagawin nito sa Evaluation Board, kabilang ngunit hindi limitado sa paghihinang o anumang iba pang aktibidad na nakakaapekto sa materyal na nilalaman ng Evaluation Board.
  • Ang mga pagbabago sa Evaluation Board ay dapat sumunod sa naaangkop na batas, kabilang ngunit hindi limitado sa RoHS Directive.
  • PAGTATAPOS. Maaaring wakasan ng ADI ang Kasunduang ito anumang oras sa pagbibigay ng nakasulat na paunawa sa Customer. Sumasang-ayon ang Customer na bumalik sa ADI ang Evaluation Board sa oras na iyon.
  • LIMITASYON NG PANANAGUTAN. ANG EVALUATION BOARD NA IBINIGAY DITO AY IBINIGAY "AS IS" AT WALANG WARRANTY O REPRESENTATION ANG ADI NG ANUMANG URI MAY RESULTA DITO.
  • ESPISIPIKO NA TINATAWALAN NG ADI ANG ANUMANG REPRESENTATION, ENDORSEMENT, GUARANTEE, O WARRANTY, EXPRESS O IMPLIED, NA KAUGNAY SA EVALUATION BOARD, KASAMA, NGUNIT HINDI LIMITADO SA, ANG IPINAHIWATIT NA WARRANTY OF MERCHANTABILITY, PARA SA PAMAMAGITAN, FIREPOSTLE, HINDI PAGLABAG SA MGA KARAPATAN SA INTELLECTUAL PROPERTY. KAHIT HINDI MANANAGOT ANG ADI AT ANG MGA LICENSOR NITO SA ANUMANG INCIDENTAL, ESPESYAL, DI DIREKTA, O KINAHIHINUNGANG MGA PINSALA NA RESULTA MULA SA PAG-AARI O PAGGAMIT NG CUSTOMER NG EVALUATION BOARD, KASAMA NGUNIT HINDI LIMITADO ANG NAWANG KITA, MGA PAGKAKA-ANTA. ANG KABUUANG PANANAGUTAN NG ADI MULA SA KAHIT ANO AT LAHAT NG DAHILAN AY LIMITADO SA HALAGA NG ISANG DAANG US DOLLAR ($100.00). EXPORT.
  • Sumasang-ayon ang Customer na hindi nito direkta o hindi direktang ie-export ang Evaluation Board sa ibang bansa, at susunod ito sa lahat ng naaangkop na pederal na batas at regulasyon ng United States na nauugnay sa mga export. BATAS NA NAMAMAHALA.
  • Ang Kasunduang ito ay pamamahalaan at bigyang-kahulugan alinsunod sa mga mahahalagang batas ng Commonwealth of Massachusetts (hindi kasama ang salungat sa mga tuntunin ng batas).
  • Ang anumang legal na aksyon patungkol sa Kasunduang ito ay diringgin sa estado o pederal na mga korte na may hurisdiksyon sa Suffolk County, Massachusetts, at ang Customer ay sumasailalim sa personal na hurisdiksyon at lugar ng naturang mga hukuman.
  • Ang United Nations Convention on Contracts for the International Sale of Goods ay hindi dapat ilapat sa Kasunduang ito at hayagang itinatanggi. Ang lahat ng mga produkto ng Analogue Device na nakapaloob dito ay napapailalim sa pagpapalabas at pagkakaroon.

©2024-2025 Analog Devices, Inc. Lahat ng karapatan ay nakalaan. Ang mga trademark at nakarehistrong trademark ay pag-aari ng kani-kanilang mga may-ari. One Analogue Way, Wilmington, MA 01887-2356, USA

Mga Dokumento / Mga Mapagkukunan

ANALOG DEVICES ADIN6310 Field Switch Reference Design [pdf] Manwal ng May-ari
ADIN6310, ADIN1100, ADIN1300, LTC4296-1, MAX32690, ADIN6310 Field Switch Reference Design, ADIN6310, Field Switch Reference Design, Switch Reference Design, Reference Design

Mga sanggunian

Mag-iwan ng komento

Ang iyong email address ay hindi maipa-publish. Ang mga kinakailangang field ay minarkahan *