Cisco Performance Tuning for UCS M8 Platforms
ਦਸਤਾਵੇਜ਼ ਦਾ ਉਦੇਸ਼ ਅਤੇ ਦਾਇਰਾ
ਬੇਸਿਕ ਇਨਪੁੱਟ-ਐਂਡ-ਆਉਟਪੁੱਟ ਸਿਸਟਮ (BIOS) ਇੱਕ ਸਿਸਟਮ ਦੇ ਹਾਰਡਵੇਅਰ ਹਿੱਸਿਆਂ ਦੀ ਜਾਂਚ ਅਤੇ ਸ਼ੁਰੂਆਤ ਕਰਦਾ ਹੈ ਅਤੇ ਇੱਕ ਸਟੋਰੇਜ ਡਿਵਾਈਸ ਤੋਂ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਨੂੰ ਬੂਟ ਕਰਦਾ ਹੈ। ਇੱਕ ਆਮ ਕੰਪਿਊਟੇਸ਼ਨਲ ਸਿਸਟਮ ਵਿੱਚ ਕਈ BIOS ਸੈਟਿੰਗਾਂ ਹੁੰਦੀਆਂ ਹਨ ਜੋ ਸਿਸਟਮ ਦੇ ਵਿਵਹਾਰ ਨੂੰ ਨਿਯੰਤਰਿਤ ਕਰਦੀਆਂ ਹਨ। ਇਹਨਾਂ ਵਿੱਚੋਂ ਕੁਝ ਸੈਟਿੰਗਾਂ ਸਿੱਧੇ ਤੌਰ 'ਤੇ ਸਿਸਟਮ ਦੇ ਪ੍ਰਦਰਸ਼ਨ ਨਾਲ ਸੰਬੰਧਿਤ ਹਨ।
This document explains the BIOS settings that are valid for the Cisco Unified Computing System™ (Cisco UCS®) M8 servers with AMD EPYC™ 4th Gen and 5th Gen processors. It describes how to optimize the BIOS settings to meet requirements for best performance and energy efficiency for the Cisco UCS X215c M8 Compute Nodes, Cisco UCS C245 M8 Rack Servers, and Cisco UCS C225 M8 Rack Servers.
ਇਹ ਦਸਤਾਵੇਜ਼ BIOS ਸੈਟਿੰਗਾਂ ਬਾਰੇ ਵੀ ਚਰਚਾ ਕਰਦਾ ਹੈ ਜੋ AMD EPYC 4th Gen ਅਤੇ 5th Gen ਪ੍ਰੋਸੈਸਰਾਂ ਵਾਲੇ Cisco UCS M8 ਸਰਵਰਾਂ 'ਤੇ ਵੱਖ-ਵੱਖ ਵਰਕਲੋਡ ਕਿਸਮਾਂ ਲਈ ਚੁਣੀਆਂ ਜਾ ਸਕਦੀਆਂ ਹਨ। BIOS ਵਿਕਲਪਾਂ ਨੂੰ ਸਮਝਣਾ ਤੁਹਾਨੂੰ ਅਨੁਕੂਲ ਸਿਸਟਮ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਢੁਕਵੇਂ ਮੁੱਲਾਂ ਦੀ ਚੋਣ ਕਰਨ ਵਿੱਚ ਮਦਦ ਕਰੇਗਾ।
ਇਹ ਦਸਤਾਵੇਜ਼ AMD EPYC 4th ਅਤੇ 5th Gen ਪ੍ਰੋਸੈਸਰਾਂ 'ਤੇ ਆਧਾਰਿਤ Cisco UCS M8 ਸਰਵਰਾਂ ਦੇ ਖਾਸ ਫਰਮਵੇਅਰ ਰੀਲੀਜ਼ਾਂ ਲਈ BIOS ਵਿਕਲਪਾਂ 'ਤੇ ਚਰਚਾ ਨਹੀਂ ਕਰਦਾ ਹੈ। ਇੱਥੇ ਪ੍ਰਦਰਸ਼ਿਤ ਸੈਟਿੰਗਾਂ ਆਮ ਹਨ।
ਤੁਸੀਂ ਕੀ ਸਿੱਖੋਗੇ
ਤੁਹਾਡੇ ਸਿਸਟਮ BIOS ਵਿੱਚ ਪ੍ਰਦਰਸ਼ਨ ਵਿਕਲਪ ਸੈੱਟ ਕਰਨ ਦੀ ਪ੍ਰਕਿਰਿਆ ਔਖੀ ਅਤੇ ਉਲਝਣ ਵਾਲੀ ਹੋ ਸਕਦੀ ਹੈ, ਅਤੇ ਕੁਝ ਵਿਕਲਪ ਜੋ ਤੁਸੀਂ ਚੁਣ ਸਕਦੇ ਹੋ ਉਹ ਅਸਪਸ਼ਟ ਹਨ। ਜ਼ਿਆਦਾਤਰ ਵਿਕਲਪਾਂ ਲਈ, ਤੁਹਾਨੂੰ ਪਾਵਰ ਬਚਤ ਲਈ ਜਾਂ ਪ੍ਰਦਰਸ਼ਨ ਲਈ ਸਰਵਰ ਨੂੰ ਅਨੁਕੂਲ ਬਣਾਉਣ ਵਿਚਕਾਰ ਚੋਣ ਕਰਨੀ ਚਾਹੀਦੀ ਹੈ। ਇਹ ਦਸਤਾਵੇਜ਼ ਤੁਹਾਡੇ Cisco UCS M8 ਸਰਵਰਾਂ ਤੋਂ ਅਨੁਕੂਲ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਾਪਤ ਕਰਨ ਵਿੱਚ ਤੁਹਾਡੀ ਮਦਦ ਕਰਨ ਲਈ ਕੁਝ ਆਮ ਦਿਸ਼ਾ-ਨਿਰਦੇਸ਼ ਅਤੇ ਸੁਝਾਅ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ ਜੋ 4th Gen ਅਤੇ 5th Gen AMD EPYC ਪਰਿਵਾਰਕ CPU ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹਨ।
AMD EPYC 9004 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰ
The AMD EPYC 9004 Series processors are built with innovative Zen 4 cores and AMD Infinity architecture. AMD EPYC 9004 Series processors incorporate compute cores, memory controllers, I/O controllers, Reliability, Availability, and Serviceability (RAS), and security features into an integrated System on a Chip (SoC). The AMD EPYC 9004 Series Processor retains the proven Multi-Chip Module (MCM) Chiplet architecture of prior successful AMD EPYC processors while making further improvements to the SoC components. The SoC includes the Core Complex Dies (CCDs), which contain Core Complexes (CCXs), which contain the Zen 4–4-based cores.
AMD EPYC 9004 Series processors are based on the new Zen 4 compute core. The Zen 4 core is manufactured using a 5nm process and is designed to provide an Instructions per Cycle (IPC) uplift and frequency improvements over prior-generation Zen cores. Each core has a larger L2 cache and improved cache effectiveness over the prior generation.
Each core supports Simultaneous Multithreading (SMT), which enables two separate hardware threads to run independently, sharing the corresponding core’s L2 cache.
The Core Complex (CCX) is where up to eight Zen 4–based cores share a L3 or Last Level Cache (LLC). Enabling Simultaneous Multithreading (SMT) allows a single CCX to support up to 16 concurrent hardware threads.
AMD EPYC 9004 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰਾਂ ਵਿੱਚ AMD 3D V-Cache ਡਾਈ-ਸਟੈਕਿੰਗ ਤਕਨਾਲੋਜੀ ਸ਼ਾਮਲ ਹੈ ਜੋ 9700 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰਾਂ ਨੂੰ ਵਧੇਰੇ ਕੁਸ਼ਲ ਚਿਪਲੇਟ ਏਕੀਕਰਣ ਪ੍ਰਾਪਤ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾਉਂਦੀ ਹੈ। AMD 3D ਚਿਪਲੇਟ ਆਰਕੀਟੈਕਚਰ L3 ਕੈਸ਼ ਟਾਇਲਾਂ ਨੂੰ ਲੰਬਕਾਰੀ ਤੌਰ 'ਤੇ ਸਟੈਕ ਕਰਦਾ ਹੈ ਤਾਂ ਜੋ ਪ੍ਰਤੀ ਡਾਈ 96MB ਤੱਕ L3 ਕੈਸ਼ (ਅਤੇ ਪ੍ਰਤੀ ਸਾਕਟ 1 GB L3 ਕੈਸ਼ ਤੱਕ) ਪ੍ਰਦਾਨ ਕੀਤਾ ਜਾ ਸਕੇ, ਜਦੋਂ ਕਿ ਅਜੇ ਵੀ ਸਾਰੇ AMD EPYC 9004 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰ ਮਾਡਲਾਂ ਨਾਲ ਸਾਕਟ ਅਨੁਕੂਲਤਾ ਪ੍ਰਦਾਨ ਕੀਤੀ ਜਾ ਸਕੇ।
AMD 3D V-Cache ਤਕਨਾਲੋਜੀ ਵਾਲੇ AMD EPYC 9004 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰ, ਮੌਜੂਦਾ 2D ਤਕਨਾਲੋਜੀਆਂ ਦੀ ਇੰਟਰਕਨੈਕਟ ਘਣਤਾ (ਅਤੇ ਸੋਲਡਰ ਬੰਪਸ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ ਹੋਰ 3D ਤਕਨਾਲੋਜੀਆਂ ਦੀ ਇੰਟਰਕਨੈਕਟ ਘਣਤਾ 15X ਤੋਂ ਵੱਧ) ਨੂੰ 200X ਤੋਂ ਵੱਧ ਸਮਰੱਥ ਬਣਾਉਣ ਲਈ ਤਾਂਬੇ-ਤੋਂ-ਤਾਂਬੇ ਹਾਈਬ੍ਰਿਡ ਬੰਧਨ "ਬੰਪਲੈੱਸ" ਚਿੱਪ-ਆਨ-ਵੇਫਰ ਪ੍ਰਕਿਰਿਆ 'ਤੇ ਅਧਾਰਤ ਉਦਯੋਗ-ਮੋਹਰੀ ਲਾਜਿਕ ਸਟੈਕਿੰਗ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹਨ, ਜੋ ਕਿ ਘੱਟ ਲੇਟੈਂਸੀ, ਉੱਚ ਬੈਂਡਵਿਡਥ, ਅਤੇ ਵੱਧ ਪਾਵਰ ਅਤੇ ਥਰਮਲ ਕੁਸ਼ਲਤਾਵਾਂ ਵਿੱਚ ਅਨੁਵਾਦ ਕਰਦਾ ਹੈ।
The CCDs connect to memory, I/O, and each other through an updated I/O Die (IOD). This central AMD Infinity Fabric provides the data path and control support to interconnect CCXs, memory, and I/O. Each CCD connects to the IOD via a dedicated high-speed Global Memory Interconnect (GMI) link. The IOD helps maintain cache coherency and additionally provides the interface to extend the data fabric to a potential second processor via its xGMI, or G-links. AMD EPYC 9004 Series processors support up to 4 xGMI (or G-links) with speeds up to 32Gbps.
The IOD exposes DDR5 memory channels, PCIe Gen5, CXL 1.1+, and Infinity Fabric links. The IOD provides twelve Unified Memory Controllers (UMCs) that support DDR5 memory.
ਹਰੇਕ UMC ਪ੍ਰਤੀ ਚੈਨਲ (DPC) ਵਿੱਚ ਵੱਧ ਤੋਂ ਵੱਧ 24 DIMMs ਲਈ 2 ਡਿਊਲ ਇਨ-ਲਾਈਨ ਮੈਮੋਰੀ ਮੋਡੀਊਲ (DIMMs) ਦਾ ਸਮਰਥਨ ਕਰ ਸਕਦਾ ਹੈ। 4th Gen AMD EPYC ਪ੍ਰੋਸੈਸਰ ਪ੍ਰਤੀ ਸਾਕਟ 6TB ਤੱਕ DDR5 ਮੈਮੋਰੀ ਦਾ ਸਮਰਥਨ ਕਰ ਸਕਦੇ ਹਨ। AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਦੀਆਂ ਪਿਛਲੀਆਂ ਪੀੜ੍ਹੀਆਂ ਦੇ ਮੁਕਾਬਲੇ ਵਾਧੂ ਅਤੇ ਤੇਜ਼ ਮੈਮੋਰੀ ਚੈਨਲ ਹੋਣ ਨਾਲ ਉੱਚ-ਕੋਰ-ਕਾਊਂਟ ਪ੍ਰੋਸੈਸਰਾਂ ਨੂੰ ਫੀਡ ਕਰਨ ਲਈ ਵਾਧੂ ਮੈਮੋਰੀ ਬੈਂਡਵਿਡਥ ਮਿਲਦੀ ਹੈ। 2, 4, 6, 8, 10, ਅਤੇ 12 ਚੈਨਲਾਂ 'ਤੇ ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ ਕਈ ਤਰ੍ਹਾਂ ਦੇ ਵਰਕਲੋਡ ਅਤੇ ਮੈਮੋਰੀ ਕੌਂਫਿਗਰੇਸ਼ਨਾਂ ਲਈ ਅਨੁਕੂਲ ਬਣਾਉਣ ਵਿੱਚ ਮਦਦ ਕਰਦੀ ਹੈ।
ਹਰੇਕ ਪ੍ਰੋਸੈਸਰ ਵਿੱਚ 4 ਪੀ-ਲਿੰਕ ਅਤੇ 4 ਜੀ-ਲਿੰਕ ਦਾ ਸੈੱਟ ਹੋ ਸਕਦਾ ਹੈ। ਇੱਕ OEM ਮਦਰਬੋਰਡ ਡਿਜ਼ਾਈਨ ਇੱਕ ਦੂਜੇ 4th Gen AMD EPYC ਪ੍ਰੋਸੈਸਰ ਨਾਲ ਜੁੜਨ ਲਈ ਜਾਂ ਵਾਧੂ PCIe Gen5 ਲੇਨ ਪ੍ਰਦਾਨ ਕਰਨ ਲਈ ਇੱਕ G-ਲਿੰਕ ਦੀ ਵਰਤੋਂ ਕਰ ਸਕਦਾ ਹੈ। 4th Gen AMD EPYC ਪ੍ਰੋਸੈਸਰ x16-bit I/O ਲੇਨਾਂ ਦੇ ਅੱਠ ਸੈੱਟਾਂ ਤੱਕ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ, ਯਾਨੀ ਕਿ ਸਿੰਗਲ-ਸਾਕੇਟ ਪਲੇਟਫਾਰਮਾਂ ਵਿੱਚ ਹਾਈ-ਸਪੀਡ PCIe Gen5 ਦੀਆਂ 128 ਲੇਨਾਂ ਅਤੇ ਡੁਅਲ-ਸਾਕੇਟ ਪਲੇਟਫਾਰਮਾਂ ਵਿੱਚ 160 ਲੇਨਾਂ ਤੱਕ।
AMD EPYC 9004 ਸੀਰੀਜ਼ 4th Gen ਪ੍ਰੋਸੈਸਰ ਸਾਰਣੀ 1 ਵਿੱਚ ਸੂਚੀਬੱਧ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੇ ਨਾਲ ਬਣਾਏ ਗਏ ਹਨ।
ਟੇਬਲ 1. AMD EPYC 9004 ਸੀਰੀਜ਼ 4th Gen ਪ੍ਰੋਸੈਸਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ
ਆਈਟਮ | ਨਿਰਧਾਰਨ |
ਕੋਰ ਪ੍ਰਕਿਰਿਆ ਤਕਨਾਲੋਜੀ | 5-ਨੈਨੋਮੀਟਰ (nm) ਜ਼ੈਨ 4 |
ਕੋਰਾਂ ਦੀ ਵੱਧ ਤੋਂ ਵੱਧ ਗਿਣਤੀ | 128 |
ਅਧਿਕਤਮ ਮੈਮੋਰੀ ਗਤੀ | 4800 ਮੈਗਾ-ਟ੍ਰਾਂਸਫਰ ਪ੍ਰਤੀ ਸਕਿੰਟ (MT/s) |
ਵੱਧ ਤੋਂ ਵੱਧ ਮੈਮੋਰੀ ਚੈਨਲ | 12 ਪ੍ਰਤੀ ਸਾਕਟ |
ਅਧਿਕਤਮ ਮੈਮੋਰੀ ਸਮਰੱਥਾ | 6 ਟੀਬੀ ਪ੍ਰਤੀ ਸਾਕਟ |
ਪੀ.ਸੀ.ਆਈ | 1-ਸਾਕਟ ਲਈ 128 ਲੇਨ (ਵੱਧ ਤੋਂ ਵੱਧ)
160 lanes (maximum) for 2-socket PCIe Gen 5 |
For more information about the AMD EPYC 9004 Series processors’ microarchitecture, see ਵੱਧview of AMD EPYC 9004 Series Processors Microarchitecture.
AMD EPYC 9005 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰ
5ਵੀਂ ਪੀੜ੍ਹੀ ਦੇ AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ 'ਤੇ ਆਧਾਰਿਤ ਸਿਸਟਮ ਡੇਟਾ-ਸੈਂਟਰ ਇਕਜੁੱਟਤਾ ਅਤੇ ਆਧੁਨਿਕੀਕਰਨ ਤੋਂ ਲੈ ਕੇ ਵਧਦੀ ਮੰਗ ਵਾਲੀ ਐਂਟਰਪ੍ਰਾਈਜ਼ ਐਪਲੀਕੇਸ਼ਨ ਜ਼ਰੂਰਤਾਂ ਤੱਕ IT ਪਹਿਲਕਦਮੀਆਂ ਦਾ ਸਮਰਥਨ ਕਰ ਸਕਦੇ ਹਨ। ਇਹ ਸਿਸਟਮ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਅਤੇ ਕਲਾਉਡ ਵਾਤਾਵਰਣ ਲਈ ਉੱਚ-ਘਣਤਾ ਸਹਾਇਤਾ ਦੁਆਰਾ ਊਰਜਾ ਕੁਸ਼ਲਤਾ ਨੂੰ ਬਿਹਤਰ ਬਣਾਉਣ ਅਤੇ ਡੇਟਾ-ਸੈਂਟਰ ਫੈਲਾਅ ਨੂੰ ਰੋਕਣ ਲਈ ਵਪਾਰਕ ਜ਼ਰੂਰੀ ਚੀਜ਼ਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹੋਏ ਐਂਟਰਪ੍ਰਾਈਜ਼ ਦੇ ਅੰਦਰ AI ਦਾ ਵਿਸਤਾਰ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾ ਸਕਦੇ ਹਨ। IT ਬੁਨਿਆਦੀ ਢਾਂਚੇ ਦਾ ਆਧੁਨਿਕੀਕਰਨ ਮੌਜੂਦਾ ਡੇਟਾ-ਸੈਂਟਰ ਫੁੱਟਪ੍ਰਿੰਟਸ ਦੇ ਅੰਦਰ AI ਅਤੇ ਹੋਰ ਨਵੀਨਤਾਕਾਰੀ ਵਪਾਰਕ ਪਹਿਲਕਦਮੀਆਂ ਨੂੰ ਅਨੁਕੂਲ ਬਣਾਉਣ ਲਈ ਜਗ੍ਹਾ ਅਤੇ ਊਰਜਾ ਖਾਲੀ ਕਰਨ ਦੀ ਕੁੰਜੀ ਹੈ।
AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਨੇ ਹਰੇਕ ਨਵੀਂ ਪੀੜ੍ਹੀ ਦੇ ਨਾਲ ਇੰਸਟ੍ਰਕਸ਼ਨ-ਪ੍ਰਤੀ-ਘੜੀ-ਚੱਕਰ (IPC) ਪ੍ਰਦਰਸ਼ਨ ਵਿੱਚ ਲਗਾਤਾਰ ਦੋਹਰੇ ਅੰਕਾਂ ਦੇ ਲਾਭ ਪ੍ਰਾਪਤ ਕੀਤੇ ਹਨ, ਅਤੇ 5ਵੀਂ ਪੀੜ੍ਹੀ ਦੇ AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਵਿੱਚ ਨਵੀਨਤਮ Zen 5 ਕੋਰ ML, HPC, ਅਤੇ ਐਂਟਰਪ੍ਰਾਈਜ਼ ਵਰਕਲੋਡ ਲਈ ਮਹੱਤਵਪੂਰਨ ਸੁਧਾਰ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਸਾਡਾ ਕੁਸ਼ਲਤਾ-ਅਨੁਕੂਲ Zen 5c ਕੋਰ ਕਿਸੇ ਵੀ x86-ਆਰਕੀਟੈਕਚਰ ਪ੍ਰੋਸੈਸਰਾਂ ਦੀ ਸਭ ਤੋਂ ਵੱਧ ਕੋਰ ਗਿਣਤੀ ਦੇ ਨਾਲ CPUs ਨੂੰ ਸ਼ਕਤੀ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ, ਵਰਚੁਅਲਾਈਜ਼ਡ ਅਤੇ ਕਲਾਉਡ ਵਰਕਲੋਡ ਲਈ ਸਭ ਤੋਂ ਵੱਧ ਕੋਰ ਘਣਤਾ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ।
5ਵੀਂ ਪੀੜ੍ਹੀ ਦੇ AMD EPYC ਪ੍ਰੋਸੈਸਰ ਤੁਹਾਨੂੰ ਵਰਕਲੋਡ ਮੰਗਾਂ ਦੇ ਲਗਾਤਾਰ ਵਧਦੇ ਬ੍ਰਹਿਮੰਡ ਨੂੰ ਬ੍ਰਾਂਚ ਕਰਨ ਅਤੇ ਹੱਲ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾਉਂਦੇ ਹਨ। ਸਾਡਾ ਹਾਈਬ੍ਰਿਡ, ਮਲਟੀਚਿੱਪ ਆਰਕੀਟੈਕਚਰ ਸਾਨੂੰ ਨਵੀਨਤਾ ਮਾਰਗਾਂ ਨੂੰ ਵੱਖ ਕਰਨ ਅਤੇ ਨਿਰੰਤਰ ਨਵੀਨਤਾਕਾਰੀ, ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਵਾਲੇ ਉਤਪਾਦ ਪ੍ਰਦਾਨ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾਉਂਦਾ ਹੈ। Zen 5 ਅਤੇ Zen 5c ਕੋਰ ਸਭ ਤੋਂ ਤਾਜ਼ਾ ਪੀੜ੍ਹੀ ਤੋਂ ਇੱਕ ਹੋਰ ਮਹੱਤਵਪੂਰਨ ਤਰੱਕੀ ਨੂੰ ਦਰਸਾਉਂਦੇ ਹਨ, ਬਹੁਤ ਹੀ ਗੁੰਝਲਦਾਰ ਮਸ਼ੀਨ-ਲਰਨਿੰਗ ਅਤੇ ਇਨਫਰੈਂਸਿੰਗ ਐਪਲੀਕੇਸ਼ਨਾਂ ਲਈ ਨਵੇਂ ਸਮਰਥਨ ਦੇ ਨਾਲ।
5ਵੀਂ ਪੀੜ੍ਹੀ ਦੇ AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਵਿੱਚ, ਅਸੀਂ ਕੋਰਾਂ ਦੀ ਕਿਸਮ ਅਤੇ ਸੰਖਿਆ ਅਤੇ ਉਹਨਾਂ ਨੂੰ ਪੈਕੇਜ ਕਰਨ ਦੇ ਤਰੀਕੇ ਨੂੰ ਬਦਲ ਕੇ ਵਰਕਲੋਡ ਦੀਆਂ ਜ਼ਰੂਰਤਾਂ ਦੀ ਇੱਕ ਸ਼੍ਰੇਣੀ ਨੂੰ ਪੂਰਾ ਕਰਨ ਲਈ ਦੋ ਵੱਖ-ਵੱਖ ਕੋਰਾਂ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹਾਂ।
ਜ਼ੈਨ 5 ਕੋਰ
This core is optimized for high performance. Up to eight cores are combined to create a core complex (CCX) that includes a 32-MB shared L3 cache. This core complex is fabricated onto a die (CCD), up to 16 of which can be configured into an EPYC 9005 processor for up to 128 cores in the SP5 form factor. Compared to the previous generation, 5th Gen AMD EPYC processors, powered by the advanced Zen 5 core, along with faster memory and other key CPU improvements, provide 20 percent greater integer and 34 percent higher floating-point performance in 64-core processors operating within the same 360W TDP range 9xx5-070, 9xx5-073.
ਜ਼ੈਨ 5ਸੀ ਕੋਰ
ਇਹ ਕੋਰ ਘਣਤਾ ਅਤੇ ਕੁਸ਼ਲਤਾ ਲਈ ਅਨੁਕੂਲਿਤ ਹੈ। ਇਸ ਵਿੱਚ Zen 5 ਕੋਰ ਵਾਂਗ ਹੀ ਰਜਿਸਟਰ-ਟ੍ਰਾਂਸਫਰ ਲਾਜਿਕ ਹੈ, ਪਰ ਇਸਦਾ ਭੌਤਿਕ ਲੇਆਉਟ ਘੱਟ ਜਗ੍ਹਾ ਲੈਂਦਾ ਹੈ ਅਤੇ ਪ੍ਰਤੀ ਵਾਟ ਵਧੇਰੇ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਦਾਨ ਕਰਨ ਲਈ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ। Zen 5c ਕੋਰ ਕੰਪਲੈਕਸ ਵਿੱਚ 16 ਕੋਰ ਅਤੇ ਇੱਕ ਸਾਂਝਾ 32-MB L3 ਕੈਸ਼ ਸ਼ਾਮਲ ਹੈ। ਇਹਨਾਂ ਵਿੱਚੋਂ 12 ਤੱਕ CCD ਨੂੰ ਇੱਕ I/O CCD ਨਾਲ ਜੋੜਿਆ ਜਾ ਸਕਦਾ ਹੈ ਤਾਂ ਜੋ ਇੱਕ SP5 ਫਾਰਮ ਫੈਕਟਰ ਵਿੱਚ 192 ਕੋਰ ਤੱਕ ਦੇ CPU ਪ੍ਰਦਾਨ ਕੀਤੇ ਜਾ ਸਕਣ।
AMD EPYC 9005 ਸੀਰੀਜ਼ 5th Gen ਪ੍ਰੋਸੈਸਰ ਸਾਰਣੀ 2 ਵਿੱਚ ਸੂਚੀਬੱਧ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੇ ਨਾਲ ਬਣਾਏ ਗਏ ਹਨ।
ਟੇਬਲ 2. AMD EPYC 9005 ਸੀਰੀਜ਼ 5ਵੀਂ ਪੀੜ੍ਹੀ ਦੇ ਪ੍ਰੋਸੈਸਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ
ਆਈਟਮ | ਨਿਰਧਾਰਨ |
ਕੋਰ ਪ੍ਰਕਿਰਿਆ ਤਕਨਾਲੋਜੀ | 4-nanometer (nm) Zen 5 and 3-nanometer Zen 5c |
ਕੋਰਾਂ ਦੀ ਵੱਧ ਤੋਂ ਵੱਧ ਗਿਣਤੀ | 192 |
Maximum L3 cache | 512 MB |
ਅਧਿਕਤਮ ਮੈਮੋਰੀ ਗਤੀ | 6000 ਮੈਗਾ-ਟ੍ਰਾਂਸਫਰ ਪ੍ਰਤੀ ਸਕਿੰਟ (MT/s) |
ਵੱਧ ਤੋਂ ਵੱਧ ਮੈਮੋਰੀ ਚੈਨਲ | 12 ਪ੍ਰਤੀ ਸਾਕਟ |
ਅਧਿਕਤਮ ਮੈਮੋਰੀ ਸਮਰੱਥਾ | 6 ਟੀਬੀ ਪ੍ਰਤੀ ਸਾਕਟ |
ਪੀ.ਸੀ.ਆਈ | 128 lanes (max.) for 1-socket 160 lanes (max.) for 2-socket PCIe Gen 5 |
ਨੋਟ: ਸਿਸਕੋ ਯੂਸੀਐਸ ਐਮ8 ਪਲੇਟਫਾਰਮ ਸਿਰਫ 160 ਕੋਰ 400W ਟੀਡੀਪੀ ਜ਼ੈਨ 5ਸੀ ਪ੍ਰੋਸੈਸਰਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦੇ ਹਨ।
For more information about the AMD EPYC 9005 Series 5th Gen processors microarchitecture, see ਵੱਧview of AMD EPYC 9005 Series Processors Microarchitecture.
ਨਾਨ-ਯੂਨੀਫਾਰਮ ਮੈਮੋਰੀ ਐਕਸੈਸ (NUMA) ਟੌਪੋਲੋਜੀ
AMD EPYC 9004 ਅਤੇ 9005 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰ ਇੱਕ ਨਾਨ-ਯੂਨੀਫਾਰਮ ਮੈਮੋਰੀ ਐਕਸੈਸ (NUMA) ਆਰਕੀਟੈਕਚਰ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹਨ ਜਿੱਥੇ ਪ੍ਰੋਸੈਸਰ ਕੋਰ ਦੀ ਮੈਮੋਰੀ ਅਤੇ I/O ਕੰਟਰੋਲਰਾਂ ਨਾਲ ਨੇੜਤਾ ਦੇ ਆਧਾਰ 'ਤੇ ਵੱਖ-ਵੱਖ ਲੇਟੈਂਸੀਆਂ ਮੌਜੂਦ ਹੋ ਸਕਦੀਆਂ ਹਨ। ਇੱਕੋ NUMA ਨੋਡ ਦੇ ਅੰਦਰ ਸਰੋਤਾਂ ਦੀ ਵਰਤੋਂ ਇੱਕਸਾਰ ਚੰਗੀ ਕਾਰਗੁਜ਼ਾਰੀ ਪ੍ਰਦਾਨ ਕਰਦੀ ਹੈ, ਜਦੋਂ ਕਿ ਵੱਖ-ਵੱਖ ਨੋਡਾਂ ਵਿੱਚ ਸਰੋਤਾਂ ਦੀ ਵਰਤੋਂ ਲੇਟੈਂਸੀਆਂ ਨੂੰ ਵਧਾਉਂਦੀ ਹੈ।
ਇੱਕ ਉਪਭੋਗਤਾ ਆਪਣੇ ਖਾਸ ਓਪਰੇਟਿੰਗ ਵਾਤਾਵਰਣ ਅਤੇ ਵਰਕਲੋਡ ਲਈ ਇਸ NUMA ਟੌਪੋਲੋਜੀ ਨੂੰ ਅਨੁਕੂਲ ਬਣਾਉਣ ਲਈ ਸਿਸਟਮ NUMA ਨੋਡਸ ਪ੍ਰਤੀ ਸਾਕਟ (NPS) BIOS ਸੈਟਿੰਗ ਨੂੰ ਅਨੁਕੂਲ ਬਣਾ ਸਕਦਾ ਹੈ। ਉਦਾਹਰਣ ਲਈample, ਸੈਟਿੰਗ NPS=4 ਪ੍ਰੋਸੈਸਰ ਨੂੰ ਚਤੁਰਭੁਜਾਂ ਵਿੱਚ ਵੰਡਦੀ ਹੈ, ਜਿੱਥੇ ਹਰੇਕ ਚਤੁਰਭੁਜ ਵਿੱਚ 3 CCDs, 3 UMCs, ਅਤੇ 1 I/O ਹੱਬ ਹੁੰਦਾ ਹੈ। ਸਭ ਤੋਂ ਨੇੜਲੀ ਪ੍ਰੋਸੈਸਰ-ਮੈਮੋਰੀ I/O ਦੂਰੀ ਉਸੇ ਚਤੁਰਭੁਜ ਦੇ ਅੰਦਰ ਕੋਰ, ਮੈਮੋਰੀ, ਅਤੇ I/O ਪੈਰੀਫਿਰਲਾਂ ਵਿਚਕਾਰ ਹੈ। ਸਭ ਤੋਂ ਦੂਰੀ ਇੱਕ ਕੋਰ ਅਤੇ ਮੈਮੋਰੀ ਕੰਟਰੋਲਰ ਜਾਂ ਕਰਾਸ-ਡਾਇਗਨਲ ਚਤੁਰਭੁਜ (ਜਾਂ 2P ਸੰਰਚਨਾ ਵਿੱਚ ਦੂਜੇ ਪ੍ਰੋਸੈਸਰ) ਵਿੱਚ I/O ਹੱਬ ਵਿਚਕਾਰ ਹੈ। ਪ੍ਰਦਰਸ਼ਨ ਲਈ ਟਿਊਨਿੰਗ ਕਰਦੇ ਸਮੇਂ NUMA-ਅਧਾਰਿਤ ਸਿਸਟਮ ਵਿੱਚ ਕੋਰ, ਮੈਮੋਰੀ, ਅਤੇ IO ਹੱਬ/ਡਿਵਾਈਸਾਂ ਦੀ ਸਥਿਤੀ ਇੱਕ ਮਹੱਤਵਪੂਰਨ ਕਾਰਕ ਹੈ।
ਚੌਥੀ ਪੀੜ੍ਹੀ ਦੇ EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਵਿੱਚ, ਇਨਫਿਨਿਟੀ ਫੈਬਰਿਕ ਇੰਟਰਕਨੈਕਟਸ ਲਈ ਅਨੁਕੂਲਤਾ ਨੇ ਲੇਟੈਂਸੀ ਅੰਤਰਾਂ ਨੂੰ ਹੋਰ ਵੀ ਘਟਾ ਦਿੱਤਾ। EPYC 9004 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰਾਂ ਦੀ ਵਰਤੋਂ ਕਰਦੇ ਹੋਏ, ਉਹਨਾਂ ਐਪਲੀਕੇਸ਼ਨਾਂ ਲਈ ਜਿਨ੍ਹਾਂ ਨੂੰ ਮੈਮੋਰੀ ਰੈਫਰੈਂਸਾਂ ਵਿੱਚੋਂ ਆਖਰੀ ਇੱਕ ਜਾਂ ਦੋ ਪ੍ਰਤੀਸ਼ਤ ਲੇਟੈਂਸੀ ਨੂੰ ਨਿਚੋੜਨ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ, ਮੈਮੋਰੀ ਰੇਂਜਾਂ ਅਤੇ CPU ਡਾਈਜ਼ (Zen 4 ਜਾਂ Zen 4c) ਵਿਚਕਾਰ ਇੱਕ ਸਬੰਧ ਬਣਾਉਣਾ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਬਿਹਤਰ ਬਣਾ ਸਕਦਾ ਹੈ। ਚਿੱਤਰ 1 ਦਰਸਾਉਂਦਾ ਹੈ ਕਿ ਇਹ ਕਿਵੇਂ ਕੰਮ ਕਰਦਾ ਹੈ। ਜੇਕਰ ਤੁਸੀਂ NPS=4 ਸੰਰਚਨਾ ਲਈ I/O ਡਾਈ ਨੂੰ ਚਾਰ ਚਤੁਰਭੁਜਾਂ ਵਿੱਚ ਵੰਡਦੇ ਹੋ, ਤਾਂ ਤੁਸੀਂ ਦੇਖੋਗੇ ਕਿ ਛੇ DIMM ਤਿੰਨ ਮੈਮੋਰੀ ਕੰਟਰੋਲਰਾਂ ਵਿੱਚ ਫੀਡ ਕਰਦੇ ਹਨ, ਜੋ ਕਿ ਇਨਫਿਨਿਟੀ ਫੈਬਰਿਕ (GMI) ਦੁਆਰਾ ਤਿੰਨ Zen 4 CPU ਡਾਈਜ਼, ਜਾਂ 24 CPU ਕੋਰਾਂ ਤੱਕ ਦੇ ਸੈੱਟ ਨਾਲ ਨੇੜਿਓਂ ਜੁੜੇ ਹੋਏ ਹਨ।
ਚਿੱਤਰ: 1
NUMA ਡੋਮੇਨਾਂ ਦੇ ਨਾਲ AMD EPYC 4th Gen ਪ੍ਰੋਸੈਸਰ ਬਲਾਕ ਚਿੱਤਰ
5ਵੀਂ ਪੀੜ੍ਹੀ ਦੇ EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਵਿੱਚ, AMD ਇਨਫਿਨਿਟੀ ਫੈਬਰਿਕ ਇੰਟਰਕਨੈਕਟਸ ਵਿੱਚ ਕੀਤੇ ਗਏ ਸੁਧਾਰਾਂ ਨੇ ਲੇਟੈਂਸੀ ਅੰਤਰਾਂ ਨੂੰ ਹੋਰ ਵੀ ਘਟਾ ਦਿੱਤਾ ਹੈ। EPYC 9005 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰਾਂ ਦੀ ਵਰਤੋਂ, ਉਹਨਾਂ ਐਪਲੀਕੇਸ਼ਨਾਂ ਲਈ ਜਿਨ੍ਹਾਂ ਨੂੰ ਮੈਮੋਰੀ ਰੈਫਰੈਂਸਾਂ ਵਿੱਚੋਂ ਆਖਰੀ ਇੱਕ ਜਾਂ ਦੋ ਪ੍ਰਤੀਸ਼ਤ ਲੇਟੈਂਸੀ ਨੂੰ ਨਿਚੋੜਨ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ, ਤਾਂ ਜੋ ਮੈਮੋਰੀ ਰੇਂਜਾਂ ਅਤੇ CPU ਡਾਈਜ਼ (Zen 5 ਜਾਂ Zen 5c) ਵਿਚਕਾਰ ਇੱਕ ਸਬੰਧ ਬਣਾਇਆ ਜਾ ਸਕੇ, ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਬਿਹਤਰ ਬਣਾ ਸਕਦਾ ਹੈ। ਚਿੱਤਰ 2 ਦਰਸਾਉਂਦਾ ਹੈ ਕਿ ਇਹ ਕਿਵੇਂ ਕੰਮ ਕਰਦਾ ਹੈ। ਜੇਕਰ ਤੁਸੀਂ NPS=4 ਸੰਰਚਨਾ ਲਈ I/O ਡਾਈ ਨੂੰ ਚਾਰ ਚਤੁਰਭੁਜਾਂ ਵਿੱਚ ਵੰਡਦੇ ਹੋ, ਤਾਂ ਤੁਸੀਂ ਦੇਖੋਗੇ ਕਿ ਛੇ DIMM ਤਿੰਨ ਮੈਮੋਰੀ ਕੰਟਰੋਲਰਾਂ ਵਿੱਚ ਫੀਡ ਕਰਦੇ ਹਨ, ਜੋ ਕਿ ਇਨਫਿਨਿਟੀ ਫੈਬਰਿਕ (GMI) ਦੁਆਰਾ ਚਾਰ Zen 5 CPU ਡਾਈਜ਼ ਜਾਂ ਤਿੰਨ Zen 5c CPU ਡਾਈਜ਼ ਦੇ ਸੈੱਟ ਨਾਲ ਨੇੜਿਓਂ ਜੁੜੇ ਹੋਏ ਹਨ।
ਚਿੱਤਰ: 2
NUMA ਡੋਮੇਨਾਂ ਦੇ ਨਾਲ AMD EPYC 5th Gen ਪ੍ਰੋਸੈਸਰ ਬਲਾਕ ਚਿੱਤਰ
NPS1
NPS=1 ਦੀ ਸੈਟਿੰਗ ਪ੍ਰਤੀ ਸਾਕਟ ਇੱਕ ਸਿੰਗਲ NUMA ਨੋਡ ਦਰਸਾਉਂਦੀ ਹੈ। ਇਹ ਸੈਟਿੰਗ ਪ੍ਰੋਸੈਸਰ 'ਤੇ ਸਾਰੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਨੂੰ ਇੱਕ ਸਿੰਗਲ NUMA ਨੋਡ ਵਿੱਚ ਕੌਂਫਿਗਰ ਕਰਦੀ ਹੈ। ਸਾਰੇ ਪ੍ਰੋਸੈਸਰ ਕੋਰ, ਸਾਰੀਆਂ ਜੁੜੀਆਂ ਮੈਮੋਰੀ, ਅਤੇ SoC ਨਾਲ ਜੁੜੇ ਸਾਰੇ PCIe ਡਿਵਾਈਸ ਉਸ ਇੱਕ NUMA ਨੋਡ ਵਿੱਚ ਹਨ। ਮੈਮੋਰੀ ਪ੍ਰੋਸੈਸਰ 'ਤੇ ਸਾਰੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਵਿੱਚ ਇੱਕ ਸਿੰਗਲ ਐਡਰੈੱਸ ਸਪੇਸ ਵਿੱਚ ਇੰਟਰਲੀਵ ਕੀਤੀ ਜਾਂਦੀ ਹੈ।
NPS2
NPS=2 ਦੀ ਇੱਕ ਸੈਟਿੰਗ ਹਰੇਕ ਪ੍ਰੋਸੈਸਰ ਨੂੰ ਦੋ NUMA ਡੋਮੇਨਾਂ ਵਿੱਚ ਸੰਰਚਿਤ ਕਰਦੀ ਹੈ ਜੋ ਅੱਧੇ ਕੋਰ ਅਤੇ ਅੱਧੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਨੂੰ ਇੱਕ NUMA ਡੋਮੇਨ ਵਿੱਚ ਸਮੂਹਿਤ ਕਰਦੇ ਹਨ, ਅਤੇ ਬਾਕੀ ਕੋਰ ਅਤੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਨੂੰ ਦੂਜੇ NUMA ਡੋਮੇਨ ਵਿੱਚ। ਮੈਮੋਰੀ ਹਰੇਕ NUMA ਡੋਮੇਨ ਵਿੱਚ ਛੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਵਿੱਚ ਇੰਟਰਲੀਵ ਕੀਤੀ ਜਾਂਦੀ ਹੈ। PCIe ਡਿਵਾਈਸਾਂ ਉਸ ਡਿਵਾਈਸ ਲਈ PCIe ਰੂਟ ਕੰਪਲੈਕਸ ਵਾਲੇ ਅੱਧੇ ਹਿੱਸੇ 'ਤੇ ਨਿਰਭਰ ਕਰਦੇ ਹੋਏ ਦੋ NUMA ਨੋਡਾਂ ਵਿੱਚੋਂ ਇੱਕ ਲਈ ਸਥਾਨਕ ਹੋਣਗੀਆਂ।
NPS4
NPS=4 ਦੀ ਇੱਕ ਸੈਟਿੰਗ ਪ੍ਰੋਸੈਸਰ ਨੂੰ ਪ੍ਰਤੀ ਸਾਕਟ ਚਾਰ NUMA ਨੋਡਾਂ ਵਿੱਚ ਵੰਡਦੀ ਹੈ ਜਿਸ ਵਿੱਚ ਹਰੇਕ ਲਾਜ਼ੀਕਲ ਕੁਆਡਰੈਂਟ ਨੂੰ ਇਸਦੇ ਆਪਣੇ NUMA ਡੋਮੇਨ ਵਜੋਂ ਕੌਂਫਿਗਰ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਮੈਮੋਰੀ ਹਰੇਕ ਕੁਆਡਰੈਂਟ ਨਾਲ ਜੁੜੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਵਿੱਚ ਇੰਟਰਲੀਵ ਕੀਤੀ ਜਾਂਦੀ ਹੈ। PCIe ਡਿਵਾਈਸਾਂ ਚਾਰ ਪ੍ਰੋਸੈਸਰ NUMA ਡੋਮੇਨਾਂ ਵਿੱਚੋਂ ਇੱਕ ਲਈ ਸਥਾਨਕ ਹੋਣਗੀਆਂ, ਜੋ ਕਿ IOD ਕੁਆਡਰੈਂਟ 'ਤੇ ਨਿਰਭਰ ਕਰਦਾ ਹੈ ਜਿਸ ਵਿੱਚ ਉਸ ਡਿਵਾਈਸ ਲਈ ਸੰਬੰਧਿਤ PCIe ਰੂਟ ਕੰਪਲੈਕਸ ਹੈ। ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਦਾ ਹਰੇਕ ਜੋੜਾ ਇੰਟਰਲੀਵ ਕੀਤਾ ਜਾਂਦਾ ਹੈ। ਇਹ HPC ਅਤੇ ਹੋਰ ਬਹੁਤ ਜ਼ਿਆਦਾ ਸਮਾਨਾਂਤਰ ਵਰਕਲੋਡਾਂ ਲਈ ਸਿਫਾਰਸ਼ ਕੀਤੀ ਜਾਂਦੀ ਹੈ। 64 ਤੋਂ ਵੱਧ ਕੋਰਾਂ ਵਾਲੇ AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਲਈ CPU SMT ਸਮਰਥਿਤ ਵਿੰਡੋਜ਼ ਸਿਸਟਮਾਂ ਨੂੰ ਬੂਟ ਕਰਦੇ ਸਮੇਂ ਤੁਹਾਨੂੰ NPS4 ਦੀ ਵਰਤੋਂ ਕਰਨੀ ਚਾਹੀਦੀ ਹੈ, ਕਿਉਂਕਿ ਵਿੰਡੋਜ਼ ਇੱਕ CPU ਸਮੂਹ ਦੇ ਆਕਾਰ ਨੂੰ ਵੱਧ ਤੋਂ ਵੱਧ 64 ਲਾਜ਼ੀਕਲ ਕੋਰਾਂ ਤੱਕ ਸੀਮਤ ਕਰਦਾ ਹੈ।
ਨੋਟ: For Windows systems, verify that the number of logical processors per NUMA node <=64 by using either NPS2 or NPS4 instead of the default NPS1.
NPS0 (ਸਿਫ਼ਾਰਸ਼ ਨਹੀਂ ਕੀਤੀ ਜਾਂਦੀ)
NPS=0 ਦੀ ਸੈਟਿੰਗ ਪੂਰੇ ਸਿਸਟਮ ਦੇ ਇੱਕ ਸਿੰਗਲ NUMA ਡੋਮੇਨ ਨੂੰ ਦਰਸਾਉਂਦੀ ਹੈ (ਦੋ-ਸਾਕਟ ਸੰਰਚਨਾ ਵਿੱਚ ਦੋਵੇਂ ਸਾਕਟਾਂ ਵਿੱਚ)। ਇਹ ਸੈਟਿੰਗ ਸਿਸਟਮ ਦੇ ਸਾਰੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਨੂੰ ਇੱਕ ਸਿੰਗਲ NUMA ਨੋਡ ਵਿੱਚ ਕੌਂਫਿਗਰ ਕਰਦੀ ਹੈ। ਮੈਮੋਰੀ ਸਿਸਟਮ ਦੇ ਸਾਰੇ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਵਿੱਚ ਇੱਕ ਸਿੰਗਲ ਐਡਰੈੱਸ ਸਪੇਸ ਵਿੱਚ ਇੰਟਰਲੀਵ ਕੀਤੀ ਜਾਂਦੀ ਹੈ। ਸਾਰੇ ਸਾਕਟਾਂ ਵਿੱਚ ਸਾਰੇ ਪ੍ਰੋਸੈਸਰ ਕੋਰ, ਸਾਰੀ ਜੁੜੀ ਮੈਮੋਰੀ, ਅਤੇ ਕਿਸੇ ਵੀ ਪ੍ਰੋਸੈਸਰ ਨਾਲ ਜੁੜੇ ਸਾਰੇ PCIe ਡਿਵਾਈਸ ਉਸ ਸਿੰਗਲ NUMA ਡੋਮੇਨ ਵਿੱਚ ਹਨ।
NUMA ਡੋਮੇਨ ਦੇ ਤੌਰ 'ਤੇ ਲੇਅਰ 3 ਕੈਸ਼
NPS ਸੈਟਿੰਗਾਂ ਤੋਂ ਇਲਾਵਾ, NUMA ਸੰਰਚਨਾਵਾਂ ਨੂੰ ਬਦਲਣ ਲਈ ਇੱਕ ਹੋਰ BIOS ਵਿਕਲਪ ਉਪਲਬਧ ਹੈ। NUMA (L3CAN) ਵਿਕਲਪ ਦੇ ਰੂਪ ਵਿੱਚ ਲੇਅਰ 3 ਕੈਸ਼ ਦੇ ਨਾਲ, ਹਰੇਕ ਲੇਅਰ 3 ਕੈਸ਼ (ਪ੍ਰਤੀ CCD ਇੱਕ) ਇਸਦੇ ਆਪਣੇ NUMA ਨੋਡ ਦੇ ਰੂਪ ਵਿੱਚ ਪ੍ਰਗਟ ਹੁੰਦਾ ਹੈ। ਉਦਾਹਰਣ ਲਈampਜਾਂ, 8 CCD ਵਾਲੇ ਇੱਕ ਸਿੰਗਲ ਪ੍ਰੋਸੈਸਰ ਵਿੱਚ 8 NUMA ਨੋਡ ਹੋਣਗੇ: ਹਰੇਕ CCD ਲਈ ਇੱਕ। ਇਸ ਸਥਿਤੀ ਵਿੱਚ, ਇੱਕ ਦੋ-ਸਾਕਟ ਸਿਸਟਮ ਵਿੱਚ ਕੁੱਲ 16 NUMA ਨੋਡ ਹੋਣਗੇ।
ਪ੍ਰੋਸੈਸਰ ਸੈਟਿੰਗਾਂ
ਇਹ ਭਾਗ ਉਹਨਾਂ ਪ੍ਰੋਸੈਸਰ ਵਿਕਲਪਾਂ ਦਾ ਵਰਣਨ ਕਰਦਾ ਹੈ ਜੋ ਤੁਸੀਂ ਕੌਂਫਿਗਰ ਕਰ ਸਕਦੇ ਹੋ।
CPU SMT ਮੋਡ
You can set the CPU Simultaneous Multithreading (CPU SMT) option to enable or disable logical processor cores on processors that support the AMD CPU SMT mode option. When the CPU SMT mode is set to Auto (enabled), each physical processor core operates as two logical processor cores and allows multithreaded software applications to process threads in parallel within each processor.
ਕੁਝ ਵਰਕਲੋਡ, ਜਿਨ੍ਹਾਂ ਵਿੱਚ ਬਹੁਤ ਸਾਰੇ HPC ਵੀ ਸ਼ਾਮਲ ਹਨ, CPU SMT ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਣ 'ਤੇ ਇੱਕ ਪ੍ਰਦਰਸ਼ਨ-ਨਿਰਪੱਖ ਜਾਂ ਇੱਥੋਂ ਤੱਕ ਕਿ ਪ੍ਰਦਰਸ਼ਨ-ਨਕਾਰਾਤਮਕ ਨਤੀਜਾ ਦੇਖਦੇ ਹਨ। ਕੁਝ ਐਪਲੀਕੇਸ਼ਨਾਂ, ਅਤੇ ਸਿਰਫ਼ ਭੌਤਿਕ ਕੋਰ ਹੀ ਨਹੀਂ, ਹਾਰਡਵੇਅਰ ਥ੍ਰੈੱਡ ਦੁਆਰਾ ਸਮਰਥਿਤ ਵਜੋਂ ਲਾਇਸੰਸਸ਼ੁਦਾ ਹਨ। ਇਨ੍ਹਾਂ ਕਾਰਨਾਂ ਕਰਕੇ, ਤੁਹਾਡੇ EPYC 9004 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰ 'ਤੇ CPU SMT ਨੂੰ ਅਯੋਗ ਕਰਨਾ ਫਾਇਦੇਮੰਦ ਹੋ ਸਕਦਾ ਹੈ। ਇਸ ਤੋਂ ਇਲਾਵਾ, ਕੁਝ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮਾਂ ਵਿੱਚ EPYC 9004 ਸੀਰੀਜ਼ ਪ੍ਰੋਸੈਸਰ ਦੇ ਅੰਦਰ x2APIC ਲਈ ਸਮਰਥਨ ਨਹੀਂ ਹੈ, ਜੋ ਕਿ 255 ਥ੍ਰੈੱਡਾਂ ਤੋਂ ਵੱਧ ਦਾ ਸਮਰਥਨ ਕਰਨ ਲਈ ਜ਼ਰੂਰੀ ਹੈ। ਜੇਕਰ ਤੁਸੀਂ ਇੱਕ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਚਲਾ ਰਹੇ ਹੋ ਜੋ AMD ਦੇ x2APIC ਲਾਗੂਕਰਨ ਦਾ ਸਮਰਥਨ ਨਹੀਂ ਕਰਦਾ ਹੈ, ਅਤੇ ਤੁਹਾਡੇ ਕੋਲ ਦੋ 64-ਕੋਰ ਪ੍ਰੋਸੈਸਰ ਸਥਾਪਤ ਹਨ, ਤਾਂ ਤੁਹਾਨੂੰ CPU SMT ਨੂੰ ਅਯੋਗ ਕਰਨ ਦੀ ਲੋੜ ਹੋਵੇਗੀ। ਸਾਰਣੀ 3 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਤੁਹਾਨੂੰ ਆਪਣੇ ਖਾਸ ਵਾਤਾਵਰਣ ਵਿੱਚ CPU ਹਾਈਪਰਥ੍ਰੈਡਿੰਗ ਵਿਕਲਪ ਨੂੰ ਸਮਰੱਥ ਅਤੇ ਅਯੋਗ ਦੋਵਾਂ ਦੀ ਜਾਂਚ ਕਰਨੀ ਚਾਹੀਦੀ ਹੈ। ਜੇਕਰ ਤੁਸੀਂ ਇੱਕ ਸਿੰਗਲ-ਥ੍ਰੈਡਡ ਐਪਲੀਕੇਸ਼ਨ ਚਲਾ ਰਹੇ ਹੋ, ਤਾਂ ਤੁਹਾਨੂੰ ਹਾਈਪਰਥ੍ਰੈਡਿੰਗ ਨੂੰ ਅਯੋਗ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ।
ਸਾਰਣੀ 3. CPU SMT settings
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
CPU SMT control | ● Auto: uses two hardware threads per core
● Disable: uses a single hardware thread per core ● Enable: uses a double hardware thread per core |
ਸੁਰੱਖਿਅਤ ਵਰਚੁਅਲ ਮਸ਼ੀਨ (SVM) ਮੋਡ
ਸਿਕਿਓਰ ਵਰਚੁਅਲ ਮਸ਼ੀਨ (SVM) ਮੋਡ ਪ੍ਰੋਸੈਸਰ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਂਦਾ ਹੈ ਅਤੇ ਇੱਕ ਪਲੇਟਫਾਰਮ ਨੂੰ ਸੁਤੰਤਰ ਭਾਗਾਂ ਵਿੱਚ ਕਈ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਅਤੇ ਐਪਲੀਕੇਸ਼ਨਾਂ ਚਲਾਉਣ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ। AMD SVM ਮੋਡ ਨੂੰ ਹੇਠ ਲਿਖਿਆਂ ਵਿੱਚੋਂ ਕਿਸੇ ਵੀ ਮੁੱਲ 'ਤੇ ਸੈੱਟ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ:
- ਅਯੋਗ: ਪ੍ਰੋਸੈਸਰ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਦੀ ਆਗਿਆ ਨਹੀਂ ਦਿੰਦਾ।
- ਸਮਰੱਥ: ਪ੍ਰੋਸੈਸਰ ਸੁਤੰਤਰ ਭਾਗਾਂ ਵਿੱਚ ਕਈ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮਾਂ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ।
ਜੇਕਰ ਤੁਹਾਡੇ ਐਪਲੀਕੇਸ਼ਨ ਦ੍ਰਿਸ਼ ਨੂੰ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਦੀ ਲੋੜ ਨਹੀਂ ਹੈ, ਤਾਂ AMD ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਤਕਨਾਲੋਜੀ ਨੂੰ ਅਯੋਗ ਕਰੋ। ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਦੇ ਅਯੋਗ ਹੋਣ ਤੋਂ ਬਾਅਦ, AMD IOMMU ਵਿਕਲਪ ਨੂੰ ਵੀ ਅਯੋਗ ਕਰੋ, ਜੋ ਮੈਮੋਰੀ ਐਕਸੈਸ ਲਈ ਲੇਟੈਂਸੀ ਵਿੱਚ ਅੰਤਰ ਪੈਦਾ ਕਰ ਸਕਦਾ ਹੈ। ਸਾਰਣੀ 4 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 4. Virtualization option settings
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਐਸ.ਵੀ.ਐਮ | ● Enabled
● Disabled |
DF C-ਅਵਸਥਾਵਾਂ
CPU ਕੋਰਾਂ ਵਾਂਗ, AMD ਇਨਫਿਨਿਟੀ ਫੈਬਰਿਕ ਨਿਸ਼ਕਿਰਿਆ ਹੋਣ 'ਤੇ ਘੱਟ ਪਾਵਰ ਸਟੇਟਸ ਵਿੱਚ ਜਾ ਸਕਦਾ ਹੈ। ਹਾਲਾਂਕਿ, ਫੁੱਲ-ਪਾਵਰ ਮੋਡ ਵਿੱਚ ਵਾਪਸ ਬਦਲਣ ਵੇਲੇ ਦੇਰੀ ਹੋਵੇਗੀ, ਜਿਸ ਨਾਲ ਕੁਝ ਲੇਟੈਂਸੀ ਘਬਰਾਹਟ ਹੋਵੇਗੀ। ਘੱਟ-ਲੇਟੈਂਸੀ ਵਰਕਲੋਡ ਜਾਂ ਬਰਸਟੀ I/O ਵਾਲੇ ਵਰਕਲੋਡ ਵਿੱਚ, ਤੁਸੀਂ ਵਧੇਰੇ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਡੇਟਾ ਫੈਬਰਿਕ (DF) C-ਸਟੇਟਸ ਵਿਸ਼ੇਸ਼ਤਾ ਨੂੰ ਅਯੋਗ ਕਰ ਸਕਦੇ ਹੋ, ਉੱਚ ਪਾਵਰ ਖਪਤ ਦੇ ਵਪਾਰ ਦੇ ਨਾਲ। ਸਾਰਣੀ 5 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 5. DF C-ਅਵਸਥਾਵਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
DF C-ਅਵਸਥਾਵਾਂ | ● Auto/Enabled: allows the AMD Infinity Fabric to enter a low-power state
● Disabled: prevents the AMD Infinity Fabric from entering a low-power state |
ACPI SRAT L3 ਕੈਸ਼ NUMA ਡੋਮੇਨ ਵਜੋਂ
ਜਦੋਂ ACPI SRAT L3 ਕੈਸ਼ ਐਜ਼ NUMA ਡੋਮੇਨ ਸੈਟਿੰਗ ਨੂੰ ਸਮਰੱਥ ਬਣਾਇਆ ਜਾਂਦਾ ਹੈ, ਤਾਂ ਹਰੇਕ ਲੇਅਰ-3 ਕੈਸ਼ ਇੱਕ NUMA ਨੋਡ ਦੇ ਰੂਪ ਵਿੱਚ ਪ੍ਰਗਟ ਹੁੰਦਾ ਹੈ। ਲੇਅਰ 3 ਕੈਸ਼ ਐਜ਼ NUMA ਡੋਮੇਨ (L3CAN) ਸੈਟਿੰਗ ਦੇ ਨਾਲ, ਹਰੇਕ ਲੇਅਰ-3 ਕੈਸ਼ (ਪ੍ਰਤੀ CCD ਇੱਕ) ਇਸਦੇ ਆਪਣੇ NUMA ਨੋਡ ਦੇ ਰੂਪ ਵਿੱਚ ਪ੍ਰਗਟ ਹੁੰਦਾ ਹੈ। ਉਦਾਹਰਣ ਲਈampਜਾਂ, 8 CCD ਵਾਲੇ ਇੱਕ ਸਿੰਗਲ ਪ੍ਰੋਸੈਸਰ ਵਿੱਚ 8 NUMA ਨੋਡ ਹੋਣਗੇ: ਹਰੇਕ CCD ਲਈ ਇੱਕ। ਇੱਕ ਡੁਅਲ ਪ੍ਰੋਸੈਸਰ ਸਿਸਟਮ ਵਿੱਚ ਕੁੱਲ 16 NUMA ਨੋਡ ਹੋਣਗੇ।
ਇਹ ਸੈਟਿੰਗ ਬਹੁਤ ਜ਼ਿਆਦਾ NUMA-ਅਨੁਕੂਲਿਤ ਵਰਕਲੋਡਾਂ ਲਈ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਬਿਹਤਰ ਬਣਾ ਸਕਦੀ ਹੈ ਜੇਕਰ ਵਰਕਲੋਡ ਜਾਂ ਵਰਕਲੋਡ ਦੇ ਹਿੱਸਿਆਂ ਨੂੰ CCX ਵਿੱਚ ਕੋਰਾਂ ਨਾਲ ਪਿੰਨ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ ਅਤੇ ਜੇਕਰ ਉਹ ਇੱਕ ਲੇਅਰ-3 ਕੈਸ਼ ਸਾਂਝਾ ਕਰਨ ਤੋਂ ਲਾਭ ਪ੍ਰਾਪਤ ਕਰ ਸਕਦੇ ਹਨ। ਜਦੋਂ ਇਹ ਸੈਟਿੰਗ ਅਯੋਗ ਹੁੰਦੀ ਹੈ, ਤਾਂ NUMA ਡੋਮੇਨਾਂ ਨੂੰ NUMA NPS ਪੈਰਾਮੀਟਰ ਸੈਟਿੰਗ ਦੇ ਅਨੁਸਾਰ ਪਛਾਣਿਆ ਜਾਂਦਾ ਹੈ।
Some operating systems and hypervisors do not perform Layer 3–aware scheduling, and some workloads benefit from having Layer 3 declared as a NUMA domain. Table 6 summarizes the settings.
ਸਾਰਣੀ 6. ACPI SRAT Layer 3 Cache as NUMA Domain settings
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ACPI SRAT L3 ਕੈਸ਼ NUMA ਡੋਮੇਨ ਵਜੋਂ | ● Auto (disabled)
● Disable: does not report each Layer-3 cache as a NUMA domain to the OS ● Enable: reports each Layer-3 cache as a NUMA domain to the OS |
ਐਲਗੋਰਿਦਮ ਪ੍ਰਦਰਸ਼ਨ ਬੂਸਟ ਅਯੋਗ (APBDIS)
Allows you to select the Algorithm Performance Boost (APB) disable value for the SMU. In the default state, the AMD Infinity Fabric selects between a full-power and low-power fabric clock and memory clock, based on fabric and memory use. However, in certain scenarios involving low bandwidth but latency-sensitive traffic
(and memory latency checkers), The transition from low power to full power can adversely affect latency. Setting APBDIS to 1 (to disable Algorithm Performance Boost [APB]) and specifying a fixed Infinity Fabric P-state of 0 will force the Infinity Fabric and memory controllers into full-power mode, eliminating any such latency jitter. Certain CPU processors and memory population options result in a scenario in which setting a fixed Infinity Fabric P- state of 1 will reduce memory latency at the expense of memory bandwidth. This setting may benefit applications known to be sensitive to memory latency. Table 7 summarizes the settings.
ਸਾਰਣੀ 7. APBDIS setting
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਏਪੀਬੀਡੀਆਈਐਸ | ● Auto (0): sets an auto APBDIS for the SMU. This is the default option.
● 0: dynamically switches Infinity Fabric P-state based on link use ● 1: enables fixed Infinity Fabric P-state control |
ਸਥਿਰ SOC P-ਸਟੇਟ SP5F 19h
ACPI _PSD ਆਬਜੈਕਟ ਦੁਆਰਾ ਰਿਪੋਰਟ ਕੀਤੇ ਅਨੁਸਾਰ, P-ਸਟੇਟ ਨੂੰ ਸੁਤੰਤਰ ਜਾਂ ਨਿਰਭਰ ਹੋਣ ਲਈ ਮਜਬੂਰ ਕਰਦਾ ਹੈ। ਜੇਕਰ APBDIS ਸਮਰੱਥ ਹੈ ਤਾਂ ਇਹ SOC P-ਸਟੇਟ ਨੂੰ ਬਦਲਦਾ ਹੈ। ਜਿੱਥੇ, F ਪ੍ਰੋਸੈਸਰ ਪਰਿਵਾਰ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ।
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਸਥਿਰ SOC P-ਸਟੇਟ SP5F 19h | ● P0: highest-performing Infinity Fabric P-state
● P1: next-highest-performing Infinity Fabric P-state ● P2: next-highest-performing Infinity Fabric P-state after P1 |
xGMI ਸੈਟਿੰਗਾਂ: ਸਾਕਟਾਂ ਵਿਚਕਾਰ ਕਨੈਕਸ਼ਨ
ਦੋ-ਸਾਕਟ ਸਿਸਟਮ ਵਿੱਚ, ਪ੍ਰੋਸੈਸਰ ਸਾਕਟ-ਟੂ-ਸਾਕਟ xGMI ਲਿੰਕਾਂ ਰਾਹੀਂ ਆਪਸ ਵਿੱਚ ਜੁੜੇ ਹੁੰਦੇ ਹਨ, ਜੋ ਕਿ ਇਨਫਿਨਿਟੀ ਫੈਬਰਿਕ ਦਾ ਹਿੱਸਾ ਹੈ ਜੋ SoC ਦੇ ਸਾਰੇ ਹਿੱਸਿਆਂ ਨੂੰ ਇਕੱਠੇ ਜੋੜਦਾ ਹੈ।
NUMA-ਅਣਜਾਣ ਵਰਕਲੋਡਾਂ ਨੂੰ ਵਿਆਪਕ ਕਰਾਸ-ਸਾਕਟ ਸੰਚਾਰ ਦੇ ਕਾਰਨ ਵੱਧ ਤੋਂ ਵੱਧ xGMI ਬੈਂਡਵਿਡਥ ਦੀ ਲੋੜ ਹੋ ਸਕਦੀ ਹੈ। NUMA-ਅਣਜਾਣ ਵਰਕਲੋਡ xGMI ਪਾਵਰ ਨੂੰ ਘੱਟ ਤੋਂ ਘੱਟ ਕਰਨਾ ਚਾਹ ਸਕਦੇ ਹਨ ਕਿਉਂਕਿ ਉਹਨਾਂ ਕੋਲ ਬਹੁਤ ਜ਼ਿਆਦਾ ਕਰਾਸ-ਸਾਕਟ ਟ੍ਰੈਫਿਕ ਨਹੀਂ ਹੁੰਦਾ ਅਤੇ ਵਧੇ ਹੋਏ CPU ਬੂਸਟ ਦੀ ਵਰਤੋਂ ਕਰਨਾ ਪਸੰਦ ਕਰਦੇ ਹਨ। xGMI ਲੇਨ ਚੌੜਾਈ ਨੂੰ x16 ਤੋਂ x8 ਜਾਂ x2 ਤੱਕ ਘਟਾਇਆ ਜਾ ਸਕਦਾ ਹੈ, ਜਾਂ ਜੇਕਰ ਬਿਜਲੀ ਦੀ ਖਪਤ ਬਹੁਤ ਜ਼ਿਆਦਾ ਹੈ ਤਾਂ ਇੱਕ xGMI ਲਿੰਕ ਨੂੰ ਅਯੋਗ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ।
xGMI ਲਿੰਕ ਸੰਰਚਨਾ ਅਤੇ 4-ਲਿੰਕ xGMI ਅਧਿਕਤਮ ਗਤੀ (ਸਿਸਕੋ xGMI ਅਧਿਕਤਮ ਗਤੀ)
ਤੁਸੀਂ xGMI ਲਿੰਕਾਂ ਦੀ ਗਿਣਤੀ ਅਤੇ xGMI ਲਿੰਕ ਲਈ ਵੱਧ ਤੋਂ ਵੱਧ ਗਤੀ ਸੈੱਟ ਕਰ ਸਕਦੇ ਹੋ। ਇਸ ਮੁੱਲ ਨੂੰ ਘੱਟ ਗਤੀ 'ਤੇ ਸੈੱਟ ਕਰਨ ਨਾਲ ਅਨਕੋਰ ਪਾਵਰ ਬਚਾਈ ਜਾ ਸਕਦੀ ਹੈ ਜਿਸਦੀ ਵਰਤੋਂ ਕੋਰ ਫ੍ਰੀਕੁਐਂਸੀ ਵਧਾਉਣ ਜਾਂ ਸਮੁੱਚੀ ਸ਼ਕਤੀ ਘਟਾਉਣ ਲਈ ਕੀਤੀ ਜਾ ਸਕਦੀ ਹੈ। ਇਹ ਕਰਾਸ-ਸਾਕਟ ਬੈਂਡਵਿਡਥ ਨੂੰ ਵੀ ਘਟਾਉਂਦਾ ਹੈ ਅਤੇ ਕਰਾਸ-ਸਾਕਟ ਲੇਟੈਂਸੀ ਨੂੰ ਵਧਾਉਂਦਾ ਹੈ। ਸਿਸਕੋ UCS C245 M8 ਰੈਕ ਸਰਵਰ 32 Gbps ਦੀ ਵੱਧ ਤੋਂ ਵੱਧ ਗਤੀ ਵਾਲੇ ਚਾਰ xGMI ਲਿੰਕਾਂ ਦਾ ਸਮਰਥਨ ਕਰਦਾ ਹੈ।
ਸਿਸਕੋ xGMI ਮੈਕਸ ਸਪੀਡ ਸੈਟਿੰਗਾਂ xGMI ਲਿੰਕ ਕੌਂਫਿਗਰੇਸ਼ਨ ਅਤੇ 4-ਲਿੰਕ/3-ਲਿੰਕ xGMI ਮੈਕਸ ਸਪੀਡ ਨੂੰ ਕੌਂਫਿਗਰ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦੀਆਂ ਹਨ। ਸਿਸਕੋ xGMI ਮੈਕਸ ਸਪੀਡ ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਣ ਨਾਲ xGMI ਲਿੰਕ ਕੌਂਫਿਗਰੇਸ਼ਨ 4 'ਤੇ ਸੈੱਟ ਹੋ ਜਾਵੇਗਾ, ਅਤੇ 4-ਲਿੰਕ xGMI ਮੈਕਸ ਸਪੀਡ 32 Gbps ਹੈ। ਸਿਸਕੋ xGMI ਮੈਕਸ ਸਪੀਡ ਸੈਟਿੰਗਾਂ ਨੂੰ ਅਯੋਗ ਕਰਨ ਨਾਲ ਡਿਫੌਲਟ ਮੁੱਲ ਲਾਗੂ ਹੋਣਗੇ।
ਸਾਰਣੀ 8 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਟੇਬਲ 8. xGMI ਲਿੰਕ ਸੈਟਿੰਗਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
Cisco xGMI Max Speed | ● Disabled (default)
● Enabled |
xGMI ਲਿੰਕ ਸੰਰਚਨਾ | ● Auto
● 1 ● 2 ● 3 ● 4 |
4-ਲਿੰਕ xGMI ਅਧਿਕਤਮ ਗਤੀ | ● Auto (25 Gbps)
● 20 Gbps ● 25 Gbps ● 32 Gbps |
3-ਲਿੰਕ xGMI ਅਧਿਕਤਮ ਗਤੀ | ● Auto (25 Gbps)
● 20 Gbps ● 25 Gbps ● 32 Gbps |
ਨੋਟ: This BIOS feature is applicable only to Cisco UCS X215c M8 Compute Nodes and Cisco UCS C245 M8 Rack Servers with 2-socket configurations.
ਵਧੀ ਹੋਈ CPU ਕਾਰਗੁਜ਼ਾਰੀ
ਇਹ BIOS ਵਿਕਲਪ ਉਪਭੋਗਤਾਵਾਂ ਨੂੰ ਵਧੀਆਂ CPU ਪ੍ਰਦਰਸ਼ਨ ਸੈਟਿੰਗਾਂ ਨੂੰ ਸੋਧਣ ਵਿੱਚ ਮਦਦ ਕਰਦਾ ਹੈ। ਜਦੋਂ ਇਹ ਸਮਰੱਥ ਹੁੰਦਾ ਹੈ, ਤਾਂ ਇਹ ਵਿਕਲਪ ਪ੍ਰੋਸੈਸਰ ਸੈਟਿੰਗਾਂ ਨੂੰ ਵਿਵਸਥਿਤ ਕਰਦਾ ਹੈ ਅਤੇ ਪ੍ਰੋਸੈਸਰ ਨੂੰ ਹਮਲਾਵਰ ਢੰਗ ਨਾਲ ਚਲਾਉਣ ਦੇ ਯੋਗ ਬਣਾਉਂਦਾ ਹੈ, ਜੋ ਸਮੁੱਚੇ CPU ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਬਿਹਤਰ ਬਣਾ ਸਕਦਾ ਹੈ ਪਰ ਇਸਦੇ ਨਤੀਜੇ ਵਜੋਂ ਵੱਧ ਪਾਵਰ ਖਪਤ ਹੋ ਸਕਦੀ ਹੈ। ਇਸ BIOS ਵਿਕਲਪ ਲਈ ਮੁੱਲ ਆਟੋ ਜਾਂ ਅਯੋਗ ਹੋ ਸਕਦੇ ਹਨ। ਡਿਫੌਲਟ ਰੂਪ ਵਿੱਚ, ਵਧਿਆ ਹੋਇਆ CPU ਪ੍ਰਦਰਸ਼ਨ ਵਿਕਲਪ ਅਯੋਗ ਹੁੰਦਾ ਹੈ।
ਨੋਟ: This BIOS feature is applicable only to Cisco UCS X215c M8 Compute Nodes and Cisco UCS C245 M8 Rack Servers. When this option is enabled, we highly recommend setting the fan policy at maximum power.
ਡਿਫਾਲਟ ਰੂਪ ਵਿੱਚ, ਇਹ BIOS ਸੈਟਿੰਗ ਅਯੋਗ ਹੈ।
ਮੈਮੋਰੀ ਸੈਟਿੰਗਜ਼
ਤੁਸੀਂ ਇਸ ਭਾਗ ਵਿੱਚ ਦੱਸੀਆਂ ਗਈਆਂ ਮੈਮੋਰੀ ਸੈਟਿੰਗਾਂ ਨੂੰ ਕੌਂਫਿਗਰ ਕਰ ਸਕਦੇ ਹੋ।
NUMA ਨੋਡਸ ਪ੍ਰਤੀ ਸਾਕਟ (NPS)
This setting lets you specify the number of desired NUMA Nodes Per Socket (NPS) and enables a tradeoff between reducing local memory latency for NUMA-aware or highly parallelizable workloads and increasing per-core memory bandwidth for non-NUMA-friendly workloads. Socket interleave (NPS0) will attempt to interleave the two sockets together into one NUMA node. 4th Gen AMD EPYC processors support a varying number of NUMA NPS values depending on the internal NUMA topology of the processor. NPS2 and NPS4 may not be options on certain processors or with certain memory populations.
ਇੱਕ-ਸਾਕਟ ਸਰਵਰਾਂ ਵਿੱਚ, ਪ੍ਰਤੀ ਸਾਕਟ NUMA ਨੋਡਾਂ ਦੀ ਗਿਣਤੀ 1, 2, ਜਾਂ 4 ਹੋ ਸਕਦੀ ਹੈ, ਹਾਲਾਂਕਿ ਸਾਰੇ ਮੁੱਲ ਹਰੇਕ ਪ੍ਰੋਸੈਸਰ ਦੁਆਰਾ ਸਮਰਥਿਤ ਨਹੀਂ ਹਨ। ਬਹੁਤ ਜ਼ਿਆਦਾ NUMA-ਅਨੁਕੂਲਿਤ ਐਪਲੀਕੇਸ਼ਨਾਂ ਲਈ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਪ੍ਰਤੀ ਸਾਕਟ NUMA ਨੋਡਾਂ ਦੀ ਗਿਣਤੀ ਨੂੰ 1 ਤੋਂ ਵੱਧ ਸਮਰਥਿਤ ਮੁੱਲ ਤੇ ਸੈੱਟ ਕਰਕੇ ਸੁਧਾਰਿਆ ਜਾ ਸਕਦਾ ਹੈ।
The default configuration (one NUMA Domain per socket) is recommended for most workloads. NPS4 is recommended for High-Performance Computing (HPC) and other highly parallel workloads. When using 200-Gbps network adapters, NPS2 may be preferred to provide a compromise between memory latency and memory bandwidth for the Network Interface Card (NIC).
This setting is independent of the Advanced Configuration and Power Interface (ACPI) Static Resource Affinity Table (SRAT) Layer- 3 (L3) cache as a NUMA Domain setting. When ACPI SRAT L3 Cache as NUMA Domain is enabled, this setting then determines the memory interleaving granularity. With NPS1, all eight memory channels are interleaved. With NPS2, every four channels are interleaved with each other. With NPS4, every pair of channels is interleaved. Table 9 summarizes the settings.
ਸਾਰਣੀ 9. NUMA NPS settings
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
NUMA Nodes per Socket | ● Auto (NPS1)
● NPS0: interleave memory accesses across all channels in both sockets (not recommended). ● NPS1: interleave memory accesses across all eight channels in each socket; reports one NUMA node per socket (unless L3 Cache as NUMA is enabled). ● NPS2: interleave memory accesses across groups of four channels (ABCD and EFGH) in each socket; reports two NUMA nodes per socket (unless L3 Cache as NUMA is enabled). ● NPS4: interleave memory accesses across pairs of channels (AB, CD, EF, and GH) in each socket; reports four NUMA nodes per socket (unless L3 Cache as NUMA is enabled). |
I/O ਮੈਮੋਰੀ ਪ੍ਰਬੰਧਨ ਯੂਨਿਟ (IOMMU)
The I/O Memory Management Unit (IOMMU) provides several benefits and is required when using x2 programmable interrupt controller (x2APIC). Enabling the IOMMU allows devices (such as the EPYC integrated SATA controller) to present separate interrupt requests (IRQs) for each attached device instead of one IRQ for the subsystem. The IOMMU also allows operating systems to provide additional protection for Direct Memory Access (DMA)–capable I/O devices. IOMMU also helps filter and remap interrupts from peripheral devices. Table 10 summarizes the settings.
ਸਾਰਣੀ 10. IOMMU settings
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਆਈ.ਓ.ਐੱਮ.ਐੱਮ.ਯੂ | ● Auto (enabled)
● Disabled: disable IOMMU support ● Enabled: enable IOMMU support |
ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ
ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ ਇੱਕ ਤਕਨੀਕ ਹੈ ਜਿਸਦੀ ਵਰਤੋਂ CPU ਇੱਕ ਐਪਲੀਕੇਸ਼ਨ ਲਈ ਉਪਲਬਧ ਮੈਮੋਰੀ ਬੈਂਡਵਿਡਥ ਨੂੰ ਵਧਾਉਣ ਲਈ ਕਰਦੇ ਹਨ। ਇੰਟਰਲੀਵਿੰਗ ਤੋਂ ਬਿਨਾਂ, ਲਗਾਤਾਰ ਮੈਮੋਰੀ ਬਲਾਕ, ਅਕਸਰ ਕੈਸ਼ ਲਾਈਨਾਂ, ਇੱਕੋ ਮੈਮੋਰੀ ਬੈਂਕ ਤੋਂ ਪੜ੍ਹੀਆਂ ਜਾਂਦੀਆਂ ਹਨ। ਇਸ ਤਰ੍ਹਾਂ ਲਗਾਤਾਰ ਮੈਮੋਰੀ ਪੜ੍ਹਨ ਵਾਲੇ ਸੌਫਟਵੇਅਰ ਨੂੰ ਅਗਲੀ ਮੈਮੋਰੀ ਐਕਸੈਸ ਸ਼ੁਰੂ ਕਰਨ ਤੋਂ ਪਹਿਲਾਂ ਮੈਮੋਰੀ ਟ੍ਰਾਂਸਫਰ ਓਪਰੇਸ਼ਨ ਦੇ ਪੂਰਾ ਹੋਣ ਦੀ ਉਡੀਕ ਕਰਨੀ ਪਵੇਗੀ। ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ ਸਮਰੱਥ ਹੋਣ ਦੇ ਨਾਲ, ਲਗਾਤਾਰ ਮੈਮੋਰੀ ਬਲਾਕ ਵੱਖ-ਵੱਖ ਬੈਂਕਾਂ ਵਿੱਚ ਹੁੰਦੇ ਹਨ, ਅਤੇ ਇਸ ਲਈ ਉਹ ਸਾਰੇ ਸਮੁੱਚੀ ਮੈਮੋਰੀ ਬੈਂਡਵਿਡਥ ਵਿੱਚ ਯੋਗਦਾਨ ਪਾ ਸਕਦੇ ਹਨ ਜੋ ਇੱਕ ਪ੍ਰੋਗਰਾਮ ਪ੍ਰਾਪਤ ਕਰ ਸਕਦਾ ਹੈ।
AMD ਸਿਫ਼ਾਰਸ਼ ਕਰਦਾ ਹੈ ਕਿ ਪ੍ਰਤੀ CPU ਸਾਕਟ ਸਾਰੇ ਅੱਠ ਮੈਮੋਰੀ ਚੈਨਲਾਂ ਨੂੰ ਬਰਾਬਰ ਸਮਰੱਥਾ ਵਾਲੇ ਸਾਰੇ ਚੈਨਲਾਂ ਨਾਲ ਭਰਿਆ ਜਾਵੇ। ਇਹ ਪਹੁੰਚ ਮੈਮੋਰੀ ਸਬਸਿਸਟਮ ਨੂੰ ਅੱਠ-ਤਰੀਕੇ ਨਾਲ ਇੰਟਰਲੀਵਿੰਗ ਮੋਡ ਵਿੱਚ ਕੰਮ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾਉਂਦੀ ਹੈ, ਜੋ ਕਿ ਜ਼ਿਆਦਾਤਰ ਮਾਮਲਿਆਂ ਵਿੱਚ ਸਭ ਤੋਂ ਵਧੀਆ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਦਾਨ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ। ਸਾਰਣੀ 11 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 11. ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ ਸੈਟਿੰਗਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ | ● Enabled: interleaving is enabled with supported memory DIMM configuration.
● Disable: no interleaving is performed. |
ਪਾਵਰ ਸੈਟਿੰਗਜ਼
ਤੁਸੀਂ ਇਸ ਭਾਗ ਵਿੱਚ ਦੱਸੀਆਂ ਗਈਆਂ ਪਾਵਰ ਸਟੇਟ ਸੈਟਿੰਗਾਂ ਨੂੰ ਕੌਂਫਿਗਰ ਕਰ ਸਕਦੇ ਹੋ।
ਕੋਰ ਪ੍ਰਦਰਸ਼ਨ ਬੂਸਟ
ਕੋਰ ਪਰਫਾਰਮੈਂਸ ਬੂਸਟ ਫੀਚਰ ਪ੍ਰੋਸੈਸਰ ਨੂੰ ਪਾਵਰ ਦੀ ਉਪਲਬਧਤਾ, ਥਰਮਲ ਹੈੱਡਰੂਮ, ਅਤੇ ਸਿਸਟਮ ਵਿੱਚ ਐਕਟਿਵ ਕੋਰਾਂ ਦੀ ਗਿਣਤੀ ਦੇ ਆਧਾਰ 'ਤੇ CPU ਦੀ ਬੇਸ ਫ੍ਰੀਕੁਐਂਸੀ ਨਾਲੋਂ ਉੱਚ ਫ੍ਰੀਕੁਐਂਸੀ ਵਿੱਚ ਤਬਦੀਲੀ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ। ਕੋਰ ਪਰਫਾਰਮੈਂਸ ਬੂਸਟ ਪ੍ਰੋਸੈਸਰ ਕੋਰਾਂ ਦੀ ਫ੍ਰੀਕੁਐਂਸੀ ਤਬਦੀਲੀ ਕਾਰਨ ਘਬਰਾਹਟ ਪੈਦਾ ਕਰ ਸਕਦਾ ਹੈ।
ਕੁਝ ਵਰਕਲੋਡਾਂ ਨੂੰ ਸਵੀਕਾਰਯੋਗ ਪ੍ਰਦਰਸ਼ਨ ਪੱਧਰਾਂ ਨੂੰ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਵੱਧ ਤੋਂ ਵੱਧ ਕੋਰ ਫ੍ਰੀਕੁਐਂਸੀ 'ਤੇ ਚੱਲਣ ਦੇ ਯੋਗ ਹੋਣ ਦੀ ਜ਼ਰੂਰਤ ਨਹੀਂ ਹੁੰਦੀ। ਬਿਹਤਰ ਪਾਵਰ ਕੁਸ਼ਲਤਾ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ, ਤੁਸੀਂ ਵੱਧ ਤੋਂ ਵੱਧ ਕੋਰ ਬੂਸਟ ਫ੍ਰੀਕੁਐਂਸੀ ਸੈੱਟ ਕਰ ਸਕਦੇ ਹੋ। ਇਹ ਸੈਟਿੰਗ ਤੁਹਾਨੂੰ ਇੱਕ ਸਥਿਰ ਫ੍ਰੀਕੁਐਂਸੀ ਸੈੱਟ ਕਰਨ ਦੀ ਆਗਿਆ ਨਹੀਂ ਦਿੰਦੀ; ਇਹ ਸਿਰਫ ਵੱਧ ਤੋਂ ਵੱਧ ਬੂਸਟ ਫ੍ਰੀਕੁਐਂਸੀ ਨੂੰ ਸੀਮਿਤ ਕਰਦੀ ਹੈ। ਅਸਲ ਬੂਸਟ ਪ੍ਰਦਰਸ਼ਨ ਇਸ ਦਸਤਾਵੇਜ਼ ਵਿੱਚ ਦੱਸੇ ਗਏ ਕਈ ਕਾਰਕਾਂ ਅਤੇ ਹੋਰ ਸੈਟਿੰਗਾਂ 'ਤੇ ਨਿਰਭਰ ਕਰਦਾ ਹੈ। ਸਾਰਣੀ 12 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 12. ਕੋਰ ਪ੍ਰਦਰਸ਼ਨ ਬੂਸਟ ਸੈਟਿੰਗਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਕੋਰ ਪ੍ਰਦਰਸ਼ਨ ਬੂਸਟ | ● Auto (enabled): allows the processor to transition to a higher frequency (turbo frequency) than
the CPU’s base frequency ● Disabled: disables the CPU core boost frequency |
ਗਲੋਬਲ ਸੀ-ਸਟੇਟ ਕੰਟਰੋਲ
C-states are a processor’s CPU core inactive power states. C0 is the operational state in which instructions are processed, and higher-numbered C-states (C1, C2, etc.) are low-power states in which the core is idle. The Global C-state setting can be used to enable and disable C-states on the server. By default, the global C-state control is set to Auto, which enables cores to enter lower power states; this can cause jitter due to frequency transitions of the processor cores. When this setting is disabled, the CPU cores will operate at the C0 and C1 states. Table 13 summarizes the settings.
C-states are exposed through ACPI objects and can be dynamically requested by software. Software can request a C-state change either by executing a HALT instruction or by reading from a particular I/O address. The actions taken by the processor when entering the low-power C-state can also be configured by software. The 4th Gen AMD EPYC processor’s core is designed to support as many as three AMD-specified C-states:
I/O-based C0, C1, and C2.
ਸਾਰਣੀ 13. ਗਲੋਬਲ ਸੀ-ਸਟੇਟ ਸੈਟਿੰਗਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਗਲੋਬਲ ਸੀ-ਸਟੇਟ ਕੰਟਰੋਲ | ● Auto (enabled): enables I/O-based C-states
● Disabled: disables I/O-based C-states |
ਲੇਅਰ-1 ਅਤੇ ਲੇਅਰ-2 ਸਟ੍ਰੀਮ ਹਾਰਡਵੇਅਰ ਪ੍ਰੀਫੈਚਰ
ਜ਼ਿਆਦਾਤਰ ਵਰਕਲੋਡ ਲੇਅਰ-1 ਅਤੇ ਲੇਅਰ-2 ਸਟ੍ਰੀਮ ਹਾਰਡਵੇਅਰ ਪ੍ਰੀਫੈਚਰ (L1 ਸਟ੍ਰੀਮ HW ਪ੍ਰੀਫੈਚਰ ਅਤੇ L2 ਸਟ੍ਰੀਮ HW ਪ੍ਰੀਫੈਚਰ) ਦੀ ਵਰਤੋਂ ਤੋਂ ਲਾਭ ਪ੍ਰਾਪਤ ਕਰਦੇ ਹਨ ਤਾਂ ਜੋ ਡੇਟਾ ਇਕੱਠਾ ਕੀਤਾ ਜਾ ਸਕੇ ਅਤੇ ਕੋਰ ਪਾਈਪਲਾਈਨ ਨੂੰ ਵਿਅਸਤ ਰੱਖਿਆ ਜਾ ਸਕੇ। ਹਾਲਾਂਕਿ, ਕੁਝ ਵਰਕਲੋਡ ਬਹੁਤ ਹੀ ਬੇਤਰਤੀਬ ਸੁਭਾਅ ਦੇ ਹੁੰਦੇ ਹਨ ਅਤੇ ਅਸਲ ਵਿੱਚ ਬਿਹਤਰ ਸਮੁੱਚੀ ਕਾਰਗੁਜ਼ਾਰੀ ਪ੍ਰਾਪਤ ਕਰਨਗੇ ਜੇਕਰ ਇੱਕ ਜਾਂ ਦੋਵੇਂ ਪ੍ਰੀਫੈਚਰ ਅਯੋਗ ਹਨ। ਡਿਫੌਲਟ ਰੂਪ ਵਿੱਚ, ਦੋਵੇਂ ਪ੍ਰੀਫੈਚਰ ਸਮਰੱਥ ਹਨ। ਸਾਰਣੀ 14 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 14. ਲੇਅਰ-1 ਅਤੇ ਲੇਅਰ-2 ਸਟ੍ਰੀਮ ਹਾਰਡਵੇਅਰ ਪ੍ਰੀਫੈਚਰ ਸੈਟਿੰਗਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
L1 ਸਟ੍ਰੀਮ HW ਪ੍ਰੀਫੈਚਰ | ● Auto (Enabled)
● Disable: disables prefetcher ● Enable: enables prefetcher |
L2 ਸਟ੍ਰੀਮ HW ਪ੍ਰੀਫੈਚਰ | ● Auto (Enabled)
● Disable: disables prefetcher ● Enable: enables prefetcher |
ਨਿਰਧਾਰਨਵਾਦ ਸਲਾਈਡਰ
ਡਿਟਰਮਿਨਿਜ਼ਮ ਸਲਾਈਡਰ ਤੁਹਾਨੂੰ ਸਰਵਰ ਨੂੰ ਪਾਵਰ ਸੈਟਿੰਗ 'ਤੇ ਸੈੱਟ ਕਰਕੇ, ਡੇਟਾ ਸੈਂਟਰ ਵਿੱਚ ਇੱਕੋ ਜਿਹੇ ਸੰਰਚਿਤ ਸਿਸਟਮਾਂ ਵਿੱਚ ਇੱਕਸਾਰ ਪ੍ਰਦਰਸ਼ਨ, ਜਾਂ ਕਿਸੇ ਵੀ ਵਿਅਕਤੀਗਤ ਸਿਸਟਮ ਦੀ ਵੱਧ ਤੋਂ ਵੱਧ ਪ੍ਰਦਰਸ਼ਨ, ਪਰ ਡੇਟਾ ਸੈਂਟਰ ਵਿੱਚ ਵੱਖ-ਵੱਖ ਪ੍ਰਦਰਸ਼ਨ ਦੇ ਨਾਲ, ਸਰਵਰ ਨੂੰ ਪਾਵਰ ਸੈਟਿੰਗ 'ਤੇ ਸੈੱਟ ਕਰਕੇ ਚੁਣਨ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ। ਜਦੋਂ ਡਿਟਰਮਿਨਿਜ਼ਮ ਸਲਾਈਡਰ ਨੂੰ ਪ੍ਰਦਰਸ਼ਨ 'ਤੇ ਸੈੱਟ ਕੀਤਾ ਜਾਂਦਾ ਹੈ, ਤਾਂ ਯਕੀਨੀ ਬਣਾਓ ਕਿ ਕੌਂਫਿਗਰ ਕਰਨ ਯੋਗ ਥਰਮਲ ਡਿਜ਼ਾਈਨ ਪਾਵਰ (cTDP) ਅਤੇ ਪੈਕੇਜ ਪਾਵਰ ਲਿਮਿਟ (PPL) ਇੱਕੋ ਮੁੱਲ 'ਤੇ ਸੈੱਟ ਹਨ। ਜ਼ਿਆਦਾਤਰ ਪ੍ਰੋਸੈਸਰਾਂ ਲਈ ਡਿਫੌਲਟ (ਆਟੋ) ਸੈਟਿੰਗ ਪ੍ਰਦਰਸ਼ਨ ਨਿਰਧਾਰਨ ਮੋਡ ਹੈ, ਜੋ ਪ੍ਰੋਸੈਸਰ ਨੂੰ ਇਕਸਾਰ ਪ੍ਰਦਰਸ਼ਨ ਦੇ ਨਾਲ ਘੱਟ ਪਾਵਰ ਪੱਧਰ 'ਤੇ ਕੰਮ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦੀ ਹੈ। ਵੱਧ ਤੋਂ ਵੱਧ ਪ੍ਰਦਰਸ਼ਨ ਲਈ, ਡਿਟਰਮਿਨਿਜ਼ਮ ਸਲਾਈਡਰ ਨੂੰ ਪਾਵਰ 'ਤੇ ਸੈੱਟ ਕਰੋ। ਸਾਰਣੀ 15 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 15. ਨਿਰਧਾਰਨ ਸਲਾਈਡਰ ਸੈਟਿੰਗਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਨਿਰਧਾਰਨਵਾਦ ਸਲਾਈਡਰ | ● Auto: this setting is equal to the Performance option.
● Power: ensures maximum performance levels for each CPU in a large population of identically configured CPUs by throttling CPUs only when they reach the same cTDP ● Performance: ensures consistent performance levels across a large population of identically configured CPUs by throttling some CPUs to operate at a lower power level |
CPPC: ਸਹਿਯੋਗੀ ਪ੍ਰੋਸੈਸਰ ਪ੍ਰਦਰਸ਼ਨ ਨਿਯੰਤਰਣ
Collaborative Processor Performance Control (CPPC) was introduced with ACPI 5.0 as a mode to communicate performance between an operating system and the hardware. This mode can be used to allow the OS to control when and how much turbo boost can be applied in an effort to maintain energy efficiency. Not all operating systems support CPPC, but Microsoft began support with Microsoft Windows 2016 and later.
ਸਾਰਣੀ 16 ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 16. CPPC ਸੈਟਿੰਗਾਂ
ਸੈਟਿੰਗ | ਵਿਕਲਪ |
ਸੀ.ਪੀ.ਪੀ.ਸੀ | ● Auto
● Disabled: disabled ● Enabled: allows the OS to make performance and power optimization requests using ACPI CPPC |
ਪਾਵਰ ਪ੍ਰੋfile ਚੋਣ F19h
ਪ੍ਰੋ ਵਿੱਚ DF P-ਸਟੇਟ ਚੋਣfile ਨੀਤੀ ਨੂੰ P-ਸਟੇਟ ਰੇਂਜ, BIOS ਵਿਕਲਪ, ਜਾਂ APB_DIS BIOS ਵਿਕਲਪ ਦੁਆਰਾ ਓਵਰਰਾਈਡ ਕੀਤਾ ਜਾਂਦਾ ਹੈ, ਜਿੱਥੇ F ਪ੍ਰੋਸੈਸਰ ਪਰਿਵਾਰ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ ਅਤੇ M ਮਾਡਲ ਨੂੰ ਦਰਸਾਉਂਦਾ ਹੈ।
ਸੈਟਿੰਗਾਂ | ਵਿਕਲਪ |
ਸ਼ਕਤੀ ਪ੍ਰੋfile ਚੋਣ F19h | ● Efficiency mode
● High-performance mode ● Maximum I/O performance mode ● Balanced memory performance mode ● Balanced core performance mode ● Balanced core memory performance mode ● Auto |
ਪੱਖਾ ਕੰਟਰੋਲ ਨੀਤੀ
ਪੱਖਾ ਨੀਤੀ ਤੁਹਾਨੂੰ ਸਰਵਰ ਪਾਵਰ ਖਪਤ ਅਤੇ ਸ਼ੋਰ ਦੇ ਪੱਧਰ ਨੂੰ ਘਟਾਉਣ ਲਈ ਪੱਖੇ ਦੀ ਗਤੀ ਨੂੰ ਨਿਯੰਤਰਿਤ ਕਰਨ ਦੇ ਯੋਗ ਬਣਾਉਂਦੀ ਹੈ। ਪੱਖਾ ਨੀਤੀ ਦੀ ਵਰਤੋਂ ਤੋਂ ਪਹਿਲਾਂ, ਜਦੋਂ ਕਿਸੇ ਵੀ ਸਰਵਰ ਕੰਪੋਨੈਂਟ ਦਾ ਤਾਪਮਾਨ ਸੈੱਟ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤੋਂ ਵੱਧ ਜਾਂਦਾ ਸੀ ਤਾਂ ਪੱਖੇ ਦੀ ਗਤੀ ਆਪਣੇ ਆਪ ਵਧ ਜਾਂਦੀ ਸੀ। ਇਹ ਯਕੀਨੀ ਬਣਾਉਣ ਵਿੱਚ ਮਦਦ ਕਰਨ ਲਈ ਕਿ ਪੱਖੇ ਦੀ ਗਤੀ ਘੱਟ ਹੋਵੇ, ਹਿੱਸਿਆਂ ਦੇ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤਾਪਮਾਨ ਨੂੰ ਆਮ ਤੌਰ 'ਤੇ ਉੱਚ ਮੁੱਲਾਂ 'ਤੇ ਸੈੱਟ ਕੀਤਾ ਜਾਂਦਾ ਸੀ। ਹਾਲਾਂਕਿ ਇਹ ਵਿਵਹਾਰ ਜ਼ਿਆਦਾਤਰ ਸਰਵਰ ਸੰਰਚਨਾਵਾਂ ਦੇ ਅਨੁਕੂਲ ਸੀ, ਇਸਨੇ ਹੇਠ ਲਿਖੀਆਂ ਸਥਿਤੀਆਂ ਨੂੰ ਸੰਬੋਧਿਤ ਨਹੀਂ ਕੀਤਾ:
- ਵੱਧ ਤੋਂ ਵੱਧ CPU ਪ੍ਰਦਰਸ਼ਨ: ਉੱਚ ਪ੍ਰਦਰਸ਼ਨ ਲਈ, ਕੁਝ CPU ਨੂੰ ਨਿਰਧਾਰਤ ਥ੍ਰੈਸ਼ਹੋਲਡ ਤਾਪਮਾਨ ਤੋਂ ਕਾਫ਼ੀ ਹੇਠਾਂ ਠੰਢਾ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ। ਇਸ ਠੰਢਕ ਲਈ ਬਹੁਤ ਉੱਚ ਪੱਖੇ ਦੀ ਗਤੀ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ, ਜਿਸਦੇ ਨਤੀਜੇ ਵਜੋਂ ਬਿਜਲੀ ਦੀ ਖਪਤ ਅਤੇ ਸ਼ੋਰ ਦੇ ਪੱਧਰ ਵਿੱਚ ਵਾਧਾ ਹੁੰਦਾ ਹੈ।
- ਘੱਟ ਬਿਜਲੀ ਦੀ ਖਪਤ: ਸਭ ਤੋਂ ਘੱਟ ਬਿਜਲੀ ਦੀ ਖਪਤ ਨੂੰ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ, ਪੱਖੇ ਬਹੁਤ ਹੌਲੀ ਚੱਲਣੇ ਚਾਹੀਦੇ ਹਨ ਅਤੇ, ਕੁਝ ਮਾਮਲਿਆਂ ਵਿੱਚ, ਉਹਨਾਂ ਸਰਵਰਾਂ 'ਤੇ ਪੂਰੀ ਤਰ੍ਹਾਂ ਬੰਦ ਹੋ ਜਾਂਦੇ ਹਨ ਜੋ ਇਸ ਵਿਵਹਾਰ ਦੀ ਆਗਿਆ ਦਿੰਦੇ ਹਨ। ਪਰ ਧੀਮੀ ਪੱਖੇ ਦੀ ਗਤੀ ਸਰਵਰਾਂ ਨੂੰ ਜ਼ਿਆਦਾ ਗਰਮ ਕਰ ਸਕਦੀ ਹੈ। ਇਸ ਸਥਿਤੀ ਤੋਂ ਬਚਣ ਲਈ, ਤੁਹਾਨੂੰ ਪੱਖੇ ਨੂੰ ਇੱਕ ਅਜਿਹੀ ਗਤੀ 'ਤੇ ਚਲਾਉਣ ਦੀ ਲੋੜ ਹੈ ਜੋ ਸਭ ਤੋਂ ਘੱਟ ਸੰਭਵ ਗਤੀ ਨਾਲੋਂ ਦਰਮਿਆਨੀ ਤੇਜ਼ ਹੋਵੇ।
ਤੁਸੀਂ ਹੇਠ ਲਿਖੀਆਂ ਪ੍ਰਸ਼ੰਸਕ ਨੀਤੀਆਂ ਚੁਣ ਸਕਦੇ ਹੋ:
- ਸੰਤੁਲਿਤ: This is the default policy. This setting can cool almost any server configuration, but it may not be suitable for servers with PCIe cards, because these cards overheat easily.
- ਘੱਟ ਪਾਵਰ: This setting is well suited for minimal-configuration servers that do not contain any PCIe cards.
- ਉੱਚ ਸ਼ਕਤੀ: This setting can be used for server configurations that require fan speeds ranging from 60 to 85 percent. This policy is well suited for servers that contain PCIe cards that easily overheat and have high temperatures. The minimum fan speed set with this policy varies for each server platform, but it is approximately in the range of 60 to 85 percent.
- ਅਧਿਕਤਮ ਸ਼ਕਤੀ: This setting can be used for server configurations that require extremely high fan speeds ranging between 70 and 100 percent. This policy is well suited for servers that contain PCIe cards that easily overheat and have extremely high temperatures. The minimum fan speed set with this policy varies for each server platform, but it is approximately in the range of 70 to 100 percent.
- ਧੁਨੀ: The fan speed is reduced to reduce noise levels in acoustic-sensitive environments. Rather than regulating energy consumption and preventing component throttling as in other modes, the Acoustic option could result in short-term throttling to achieve a lowered noise level. Applying this fan control policy may result in short-duration transient performance impacts.
ਨੋਟ: This policy is configurable for standalone Cisco UCS C-Series M8 servers using the Cisco Integrated Management Controller (IMC) console and the Cisco IMC supervisor. From the Cisco IMC web ਕੰਸੋਲ 'ਤੇ, ਕੰਪਿਊਟ > ਪਾਵਰ ਨੀਤੀਆਂ > ਕੌਂਫਿਗਰਡ ਫੈਨ ਪਾਲਿਸੀ > ਫੈਨ ਪਾਲਿਸੀ ਚੁਣੋ।
For Cisco Intersight®–managed C-Series M8 servers, this policy is configurable using fan policies.
ਸਿਸਕੋ ਯੂਸੀਐਸ ਐਕਸ215ਸੀ ਐਮ8 ਕੰਪਿਊਟ ਨੋਡਸ, ਸਿਸਕੋ ਯੂਸੀਐਸ ਸੀ245 ਐਮ8 ਰੈਕ ਸਰਵਰ, ਅਤੇ ਸਿਸਕੋ ਯੂਸੀਐਸ ਸੀ225 ਐਮ8 ਰੈਕ ਸਰਵਰਾਂ ਲਈ BIOS ਸੈਟਿੰਗਾਂ
ਸਾਰਣੀ 17 AMD EPYC 4th gen ਅਤੇ 5th gen ਪ੍ਰੋਸੈਸਰ ਪਰਿਵਾਰਾਂ ਵਾਲੇ Cisco UCS M8 ਸਰਵਰਾਂ ਲਈ BIOS ਟੋਕਨ ਨਾਮ, ਡਿਫਾਲਟ ਅਤੇ ਸਮਰਥਿਤ ਮੁੱਲਾਂ ਦੀ ਸੂਚੀ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 17. BIOS ਟੋਕਨ ਨਾਮ ਅਤੇ ਮੁੱਲ
BIOS ਟੋਕਨ ਨਾਮ | ਪੂਰਵ-ਨਿਰਧਾਰਤ ਮੁੱਲ | ਸਮਰਥਿਤ ਮੁੱਲ |
ਪ੍ਰੋਸੈਸਰ | ||
CPU SMT ਮੋਡ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
SVM ਮੋਡ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ, ਅਯੋਗ |
DF C-ਅਵਸਥਾਵਾਂ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
ACPI SRAT L3 Cache as NUMA
ਡੋਮੇਨ |
ਸਵੈਚਲਿਤ (ਅਯੋਗ) | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
ਏਪੀਬੀਡੀਆਈਐਸ | ਆਟੋ (0) | ਆਟੋ, 0, 1 |
ਸਥਿਰ SOC P-ਸਟੇਟ SP5F 19h | P0 | P0, P1, P2 |
4-ਲਿੰਕ xGMI ਅਧਿਕਤਮ ਗਤੀ* | ਆਟੋ (32Gbps) | Auto, 20Gbps, 25Gbps, 32Gbps |
ਵਧੀ ਹੋਈ CPU ਕਾਰਗੁਜ਼ਾਰੀ* | ਅਯੋਗ | ਆਟੋ, ਅਯੋਗ |
ਮੈਮੋਰੀ | ||
NUMA nodes per socket | ਆਟੋ (NPS1) | ਆਟੋ, NPS0, NPS1, NPS2, NPS4 |
ਆਈ.ਓ.ਐੱਮ.ਐੱਮ.ਯੂ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
ਪਾਵਰ/ਪ੍ਰਦਰਸ਼ਨ | ||
ਕੋਰ ਪ੍ਰਦਰਸ਼ਨ ਬੂਸਟ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ, ਅਯੋਗ |
ਗਲੋਬਲ ਸੀ-ਸਟੇਟ ਕੰਟਰੋਲ | ਅਯੋਗ | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
L1 ਸਟ੍ਰੀਮ HW ਪ੍ਰੀਫੈਚਰ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
L2 ਸਟ੍ਰੀਮ HW ਪ੍ਰੀਫੈਚਰ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ, ਸਮਰੱਥ, ਅਯੋਗ |
ਨਿਰਧਾਰਨਵਾਦ ਸਲਾਈਡਰ | ਆਟੋ (ਪਾਵਰ) | ਆਟੋ, ਪਾਵਰ, ਪ੍ਰਦਰਸ਼ਨ |
ਸੀ.ਪੀ.ਪੀ.ਸੀ | ਸਵੈਚਲਿਤ (ਅਯੋਗ) | ਆਟੋ, ਅਯੋਗ, ਸਮਰੱਥ |
BIOS ਟੋਕਨ ਨਾਮ | ਪੂਰਵ-ਨਿਰਧਾਰਤ ਮੁੱਲ | ਸਮਰਥਿਤ ਮੁੱਲ |
ਸ਼ਕਤੀ ਪ੍ਰੋfile ਚੋਣ F19h | ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ | ਸੰਤੁਲਿਤ ਮੈਮੋਰੀ ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ, ਕੁਸ਼ਲਤਾ ਮੋਡ, ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ, ਵੱਧ ਤੋਂ ਵੱਧ I/O ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ, ਸੰਤੁਲਿਤ ਕੋਰ ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ, ਸੰਤੁਲਿਤ ਕੋਰ ਮੈਮੋਰੀ ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ |
ਵੱਖ-ਵੱਖ ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਵਰਕਲੋਡਾਂ ਲਈ BIOS ਸਿਫ਼ਾਰਸ਼ਾਂ
ਇਹ ਭਾਗ ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਵਰਕਲੋਡ ਨੂੰ ਅਨੁਕੂਲ ਬਣਾਉਣ ਲਈ ਸਿਫ਼ਾਰਸ਼ ਕੀਤੀਆਂ BIOS ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦਾ ਹੈ:
- ਗਣਨਾ-ਸੰਬੰਧੀ
- I/O-ਇੰਟੈਂਸਿਵ
- ਊਰਜਾ ਕੁਸ਼ਲਤਾ
- ਘੱਟ ਲੇਟੈਂਸੀ
ਅਗਲੇ ਭਾਗ ਹਰੇਕ ਕੰਮ ਦੇ ਬੋਝ ਦਾ ਵਰਣਨ ਕਰਦੇ ਹਨ।
CPU ਦਾ ਤੀਬਰ ਵਰਕਲੋਡ
CPU ਇੰਟੈਂਸਿਵ ਵਰਕਲੋਡ ਲਈ, ਟੀਚਾ ਇੱਕ ਕੰਮ ਲਈ ਕੰਮ ਨੂੰ ਕਈ CPU ਵਿੱਚ ਵੰਡਣਾ ਹੈ ਤਾਂ ਜੋ ਪ੍ਰੋਸੈਸਿੰਗ ਸਮਾਂ ਜਿੰਨਾ ਸੰਭਵ ਹੋ ਸਕੇ ਘਟਾਇਆ ਜਾ ਸਕੇ। ਅਜਿਹਾ ਕਰਨ ਲਈ, ਤੁਹਾਨੂੰ ਕੰਮ ਦੇ ਕੁਝ ਹਿੱਸਿਆਂ ਨੂੰ ਸਮਾਨਾਂਤਰ ਚਲਾਉਣ ਦੀ ਲੋੜ ਹੈ। ਹਰੇਕ ਪ੍ਰਕਿਰਿਆ, ਜਾਂ ਥ੍ਰੈੱਡ, ਕੰਮ ਦੇ ਇੱਕ ਹਿੱਸੇ ਨੂੰ ਸੰਭਾਲਦਾ ਹੈ ਅਤੇ ਗਣਨਾਵਾਂ ਨੂੰ ਇੱਕੋ ਸਮੇਂ ਕਰਦਾ ਹੈ। CPU ਨੂੰ ਆਮ ਤੌਰ 'ਤੇ ਤੇਜ਼ੀ ਨਾਲ ਜਾਣਕਾਰੀ ਦਾ ਆਦਾਨ-ਪ੍ਰਦਾਨ ਕਰਨ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ, ਜਿਸ ਲਈ ਵਿਸ਼ੇਸ਼ ਸੰਚਾਰ ਹਾਰਡਵੇਅਰ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ।
CPU-intensive workloads generally benefit from processors or memory that achieves the maximum turbo frequency for any individual core at any time. Processor power management settings can be applied to help ensure that any component frequency increase can be readily achieved. CPU intensive workloads are general-purpose workloads, so optimizations are performed generically to increase processor core and memory speed, and performance tunings that typically benefit from faster computing time are used.
I/O-ਇੰਟੈਂਸਿਵ ਵਰਕਲੋਡ
I/O-intensive optimizations are configurations that depend on maximum throughput between I/O and memory. Processor utilization–based power management features that affect performance on the links between I/O and memory are disabled.
ਊਰਜਾ-ਕੁਸ਼ਲ ਵਰਕਲੋਡ
ਊਰਜਾ-ਕੁਸ਼ਲ ਅਨੁਕੂਲਨ ਸਭ ਤੋਂ ਆਮ ਸੰਤੁਲਿਤ ਪ੍ਰਦਰਸ਼ਨ ਸੈਟਿੰਗਾਂ ਹਨ। ਇਹ ਜ਼ਿਆਦਾਤਰ ਐਪਲੀਕੇਸ਼ਨ ਵਰਕਲੋਡਾਂ ਨੂੰ ਲਾਭ ਪਹੁੰਚਾਉਂਦੀਆਂ ਹਨ ਜਦੋਂ ਕਿ ਪਾਵਰ ਪ੍ਰਬੰਧਨ ਸੈਟਿੰਗਾਂ ਨੂੰ ਵੀ ਸਮਰੱਥ ਬਣਾਉਂਦੀਆਂ ਹਨ ਜਿਨ੍ਹਾਂ ਦਾ ਸਮੁੱਚੇ ਪ੍ਰਦਰਸ਼ਨ 'ਤੇ ਬਹੁਤ ਘੱਟ ਪ੍ਰਭਾਵ ਪੈਂਦਾ ਹੈ। ਊਰਜਾ-ਕੁਸ਼ਲ ਵਰਕਲੋਡਾਂ ਲਈ ਲਾਗੂ ਕੀਤੀਆਂ ਗਈਆਂ ਸੈਟਿੰਗਾਂ ਪਾਵਰ ਕੁਸ਼ਲਤਾ ਦੀ ਬਜਾਏ ਆਮ ਐਪਲੀਕੇਸ਼ਨ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਵਧਾਉਂਦੀਆਂ ਹਨ। ਪ੍ਰੋਸੈਸਰ ਪਾਵਰ ਪ੍ਰਬੰਧਨ ਸੈਟਿੰਗਾਂ ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮਾਂ ਦੀ ਵਰਤੋਂ ਕਰਨ 'ਤੇ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਪ੍ਰਭਾਵਤ ਕਰ ਸਕਦੀਆਂ ਹਨ। ਇਸ ਲਈ, ਇਹਨਾਂ ਸੈਟਿੰਗਾਂ ਦੀ ਸਿਫਾਰਸ਼ ਉਹਨਾਂ ਗਾਹਕਾਂ ਲਈ ਕੀਤੀ ਜਾਂਦੀ ਹੈ ਜੋ ਆਮ ਤੌਰ 'ਤੇ ਆਪਣੇ ਵਰਕਲੋਡਾਂ ਲਈ BIOS ਨੂੰ ਟਿਊਨ ਨਹੀਂ ਕਰਦੇ ਹਨ।
ਘੱਟ-ਲੇਟੈਂਸੀ ਵਰਕਲੋਡ
ਘੱਟ ਲੇਟੈਂਸੀ ਦੀ ਲੋੜ ਵਾਲੇ ਵਰਕਲੋਡ, ਜਿਵੇਂ ਕਿ ਵਿੱਤੀ ਵਪਾਰ ਅਤੇ ਰੀਅਲ-ਟਾਈਮ ਪ੍ਰੋਸੈਸਿੰਗ, ਲਈ ਸਰਵਰਾਂ ਨੂੰ ਇੱਕ ਇਕਸਾਰ ਸਿਸਟਮ ਜਵਾਬ ਪ੍ਰਦਾਨ ਕਰਨ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ। ਘੱਟ-ਲੇਟੈਂਸੀ ਵਰਕਲੋਡ ਉਹਨਾਂ ਗਾਹਕਾਂ ਲਈ ਹੁੰਦੇ ਹਨ ਜੋ ਆਪਣੇ ਵਰਕਲੋਡ ਲਈ ਘੱਟ ਤੋਂ ਘੱਟ ਕੰਪਿਊਟੇਸ਼ਨਲ ਲੇਟੈਂਸੀ ਦੀ ਮੰਗ ਕਰਦੇ ਹਨ। ਸਮੁੱਚੀ ਕੰਪਿਊਟੇਸ਼ਨਲ ਲੇਟੈਂਸੀ ਨੂੰ ਘਟਾਉਣ ਲਈ ਅਕਸਰ ਵੱਧ ਤੋਂ ਵੱਧ ਗਤੀ ਅਤੇ ਥਰੂਪੁੱਟ ਦੀ ਬਲੀ ਦਿੱਤੀ ਜਾਂਦੀ ਹੈ। ਪ੍ਰੋਸੈਸਰ ਪਾਵਰ ਪ੍ਰਬੰਧਨ ਅਤੇ ਹੋਰ ਪ੍ਰਬੰਧਨ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਜੋ ਕੰਪਿਊਟੇਸ਼ਨਲ ਲੇਟੈਂਸੀ ਨੂੰ ਪੇਸ਼ ਕਰ ਸਕਦੀਆਂ ਹਨ, ਅਯੋਗ ਹਨ।
ਘੱਟ ਲੇਟੈਂਸੀ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ, ਤੁਹਾਨੂੰ ਟੈਸਟ ਅਧੀਨ ਸਿਸਟਮ ਦੀ ਹਾਰਡਵੇਅਰ ਸੰਰਚਨਾ ਨੂੰ ਸਮਝਣ ਦੀ ਲੋੜ ਹੈ। ਪ੍ਰਤੀਕਿਰਿਆ ਸਮੇਂ ਨੂੰ ਪ੍ਰਭਾਵਿਤ ਕਰਨ ਵਾਲੇ ਮਹੱਤਵਪੂਰਨ ਕਾਰਕਾਂ ਵਿੱਚ ਕੋਰਾਂ ਦੀ ਗਿਣਤੀ, ਪ੍ਰਤੀ ਕੋਰ ਪ੍ਰੋਸੈਸਿੰਗ ਥ੍ਰੈੱਡ, NUMA ਨੋਡਾਂ ਦੀ ਗਿਣਤੀ, NUMA ਟੌਪੋਲੋਜੀ ਵਿੱਚ CPU ਅਤੇ ਮੈਮੋਰੀ ਪ੍ਰਬੰਧ, ਅਤੇ NUMA ਨੋਡ ਵਿੱਚ ਕੈਸ਼ ਟੌਪੋਲੋਜੀ ਸ਼ਾਮਲ ਹਨ। BIOS ਵਿਕਲਪ ਆਮ ਤੌਰ 'ਤੇ OS ਤੋਂ ਸੁਤੰਤਰ ਹੁੰਦੇ ਹਨ, ਅਤੇ ਨਿਰਧਾਰਨਵਾਦੀ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਇੱਕ ਸਹੀ ਢੰਗ ਨਾਲ ਟਿਊਨ ਕੀਤਾ ਘੱਟ-ਲੇਟੈਂਸੀ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਦੀ ਵੀ ਲੋੜ ਹੁੰਦੀ ਹੈ।
ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਵਰਕਲੋਡਾਂ ਲਈ ਅਨੁਕੂਲਿਤ BIOS ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ
ਸਾਰਣੀ 18 ਆਮ-ਉਦੇਸ਼ ਵਾਲੇ ਵਰਕਲੋਡਾਂ ਲਈ ਅਨੁਕੂਲਿਤ BIOS ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
Table 18. BIOS recommendations for CPU-intensive, I/O-intensive, energy-efficiency, and low-latency workloads
BIOS ਵਿਕਲਪ | BIOS values (platform default) | CPU ਇੰਟੈਂਸਿਵ | I/O ਇੰਟੈਂਸਿਵ | ਊਰਜਾ ਕੁਸ਼ਲਤਾ | ਘੱਟ ਲੇਟੈਂਸੀ |
ਪ੍ਰੋਸੈਸਰ | |||||
CPU SMT ਮੋਡ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਅਯੋਗ |
SVM ਮੋਡ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਅਯੋਗ |
DF C-ਅਵਸਥਾਵਾਂ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ | ਅਯੋਗ | ਆਟੋ | ਅਯੋਗ |
ACPI SRAT L3
Cache as NUMA Domain |
ਸਵੈਚਲਿਤ (ਅਯੋਗ) | ਸਮਰਥਿਤ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਏਪੀਬੀਡੀਆਈਐਸ | ਆਟੋ (0) | 1 | 1 | ਆਟੋ | ਆਟੋ |
ਸਥਿਰ SOC P-ਸਟੇਟ SP5F 19h | P0 | P0 | P0 | P2 | P0 |
4-ਲਿੰਕ xGMI ਅਧਿਕਤਮ ਗਤੀ | ਆਟੋ (32Gbps) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਵਧੀ ਹੋਈ CPU ਕਾਰਗੁਜ਼ਾਰੀ | ਅਯੋਗ | ਆਟੋ | ਅਯੋਗ | ਅਯੋਗ | ਅਯੋਗ |
ਮੈਮੋਰੀ | |||||
ਪ੍ਰਤੀ ਸਾਕਟ NUMA ਨੋਡਸ | ਆਟੋ (NPS1) | NPS4 | NPS4 | ਆਟੋ | ਆਟੋ |
ਆਈ.ਓ.ਐੱਮ.ਐੱਮ.ਯੂ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ * | ਆਟੋ | ਆਟੋ | ਅਯੋਗ* |
ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ * | ਆਟੋ | ਆਟੋ | ਅਯੋਗ* |
BIOS ਵਿਕਲਪ | BIOS values (platform default) | CPU ਇੰਟੈਂਸਿਵ | I/O ਇੰਟੈਂਸਿਵ | ਊਰਜਾ ਕੁਸ਼ਲਤਾ | ਘੱਟ ਲੇਟੈਂਸੀ |
ਪਾਵਰ/ਪ੍ਰਦਰਸ਼ਨ | |||||
Core performance ਹੁਲਾਰਾ | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਅਯੋਗ |
ਗਲੋਬਲ ਸੀ-ਸਟੇਟ ਕੰਟਰੋਲ | ਅਯੋਗ | ਅਯੋਗ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਅਯੋਗ |
L1 Stream HW Prefetcher | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਅਯੋਗ | ਆਟੋ |
L2 Stream HW Prefetcher | ਸਵੈਚਲਿਤ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਅਯੋਗ | ਆਟੋ |
ਨਿਰਧਾਰਨਵਾਦ ਸਲਾਈਡਰ | ਆਟੋ (ਪਾਵਰ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਪ੍ਰਦਰਸ਼ਨ |
ਸੀ.ਪੀ.ਪੀ.ਸੀ | ਸਵੈਚਲਿਤ (ਅਯੋਗ) | ਆਟੋ | ਆਟੋ | ਸਮਰਥਿਤ | ਆਟੋ |
ਪਾਵਰ ਪ੍ਰੋfile ਚੋਣ F19h | ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ | High- performance mode | Maximum I/O performance mode | ਕੁਸ਼ਲਤਾ ਮੋਡ | ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ |
ਨੋਟ: BIOS tokens with * highlighted are applicable only for Cisco UCS X215c M8 Compute Nodes and Cisco UCS C245 M8 Rack Servers.
If your application scenario does not require virtualization, then disable AMD virtualization technology. With virtualization disabled, also disable the AMD IOMMU option. It can cause differences in latency for memory access. See the AMD performance tuning guide ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ.
ਐਂਟਰਪ੍ਰਾਈਜ਼ ਵਰਕਲੋਡ ਲਈ ਵਾਧੂ BIOS ਸਿਫ਼ਾਰਸ਼ਾਂ
ਇਹ ਭਾਗ ਐਂਟਰਪ੍ਰਾਈਜ਼ ਵਰਕਲੋਡ ਲਈ ਅਨੁਕੂਲ BIOS ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦਾ ਹੈ:
- ਵਰਚੁਅਲਾਈਜੇਸ਼ਨ
- ਕੰਟੇਨਰ
- Relational Database (RDBMS)
- Analytical Database (Bigdata)
- HPC workloads
ਅਗਲੇ ਭਾਗ ਹਰੇਕ ਐਂਟਰਪ੍ਰਾਈਜ਼ ਵਰਕਲੋਡ ਦਾ ਵਰਣਨ ਕਰਦੇ ਹਨ।
Virtualization workloads
AMD Virtualization Technology provides manageability, security, and flexibility in IT environments that use software-based virtualization solutions. With this technology, a single server can be partitioned and can be projected as several independent servers, allowing the server to run different applications on the operating system simultaneously. It is important to enable AMD Virtualization Technology in the BIOS to support virtualization workloads.
The CPUs that support hardware virtualization enable the processor to run multiple operating systems in virtual machines. This feature involves some overhead because the performance of a virtual operating system is comparatively slower than that of the native OS.
For more information, see AMD’s VMware vSphere Tuning Guide.
ਕੰਟੇਨਰ ਵਰਕਲੋਡ
ਇੱਕ ਐਪਲੀਕੇਸ਼ਨ ਪਲੇਟਫਾਰਮ ਅਤੇ ਇਸ ਨਾਲ ਸੰਬੰਧਿਤ ਨਿਰਭਰਤਾਵਾਂ ਨੂੰ ਕੰਟੇਨਰਾਈਜ਼ ਕਰਨਾ ਕੁਸ਼ਲਤਾ ਲਈ ਅੰਡਰਲਾਈੰਗ ਬੁਨਿਆਦੀ ਢਾਂਚੇ ਅਤੇ OS ਅੰਤਰਾਂ ਨੂੰ ਸੰਖੇਪ ਕਰਦਾ ਹੈ। ਹਰੇਕ ਕੰਟੇਨਰ ਨੂੰ ਇੱਕ ਪੈਕੇਜ ਵਿੱਚ ਬੰਡਲ ਕੀਤਾ ਜਾਂਦਾ ਹੈ ਜਿਸ ਵਿੱਚ ਇੱਕ ਪੂਰਾ ਰਨਟਾਈਮ ਵਾਤਾਵਰਣ ਹੁੰਦਾ ਹੈ, ਜਿਸ ਵਿੱਚ ਇੱਕ ਐਪਲੀਕੇਸ਼ਨ ਇਸਦੀਆਂ ਸਾਰੀਆਂ ਨਿਰਭਰਤਾਵਾਂ, ਲਾਇਬ੍ਰੇਰੀਆਂ ਅਤੇ ਹੋਰ ਬਾਈਨਰੀਆਂ, ਅਤੇ ਸੰਰਚਨਾ ਸ਼ਾਮਲ ਹੁੰਦੀ ਹੈ। fileਉਸ ਐਪਲੀਕੇਸ਼ਨ ਨੂੰ ਚਲਾਉਣ ਲਈ ਲੋੜੀਂਦਾ ਹੈ। ਉਤਪਾਦਨ ਵਾਤਾਵਰਣ ਵਿੱਚ ਐਪਲੀਕੇਸ਼ਨਾਂ ਚਲਾਉਣ ਵਾਲੇ ਕੰਟੇਨਰਾਂ ਨੂੰ ਇਕਸਾਰ ਅਪਟਾਈਮ ਯਕੀਨੀ ਬਣਾਉਣ ਲਈ ਪ੍ਰਬੰਧਨ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ। ਜੇਕਰ ਇੱਕ ਕੰਟੇਨਰ ਹੇਠਾਂ ਚਲਾ ਜਾਂਦਾ ਹੈ, ਤਾਂ ਇੱਕ ਹੋਰ ਕੰਟੇਨਰ ਨੂੰ ਆਪਣੇ ਆਪ ਸ਼ੁਰੂ ਹੋਣ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ।
Workloads that scale and perform well on bare metal should see a similar scaling curve in a container environment with minimal performance overhead. Some containerized workloads can even see close to 0% performance variance compared to bare metal. Large overhead generally means that application settings and/or container configuration are not optimally set. These topics are beyond the scope of this tuning guide. However, the CPU load balancing behavior of Kubernetes or other container orchestration platform schedulers may assign or load balance containerized applications differently than in a bare metal environment.
For more information, see AMD’s Kubernetes Container Tuning Guide.
ਰਿਲੇਸ਼ਨਲ ਡੇਟਾਬੇਸ ਵਰਕਲੋਡ
RDBMS ਜਿਵੇਂ ਕਿ Oracle, MySQL, PostgreSQL, ਜਾਂ Microsoft SQL Server ਨੂੰ AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਨਾਲ ਜੋੜਨ ਨਾਲ ਡਾਟਾਬੇਸ ਪ੍ਰਦਰਸ਼ਨ ਵਿੱਚ ਸੁਧਾਰ ਹੋ ਸਕਦਾ ਹੈ, ਖਾਸ ਕਰਕੇ ਉਹਨਾਂ ਵਾਤਾਵਰਣਾਂ ਵਿੱਚ ਜਿਨ੍ਹਾਂ ਨੂੰ ਉੱਚ ਸਮਰੂਪਤਾ, ਤੇਜ਼ ਪੁੱਛਗਿੱਛ ਪ੍ਰਕਿਰਿਆ, ਅਤੇ ਕੁਸ਼ਲ ਸਰੋਤ ਉਪਯੋਗਤਾ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ। AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਦਾ ਆਰਕੀਟੈਕਚਰ ਡੇਟਾਬੇਸ ਨੂੰ ਮਲਟੀਪਲ ਕੋਰਾਂ ਅਤੇ ਥ੍ਰੈੱਡਾਂ ਨੂੰ ਪ੍ਰਭਾਵਸ਼ਾਲੀ ਢੰਗ ਨਾਲ ਲਾਭ ਪਹੁੰਚਾਉਣ ਦੀ ਆਗਿਆ ਦਿੰਦਾ ਹੈ, ਜੋ ਕਿ ਟ੍ਰਾਂਜੈਕਸ਼ਨਲ ਵਰਕਲੋਡ, ਵਿਸ਼ਲੇਸ਼ਣ ਅਤੇ ਵੱਡੇ ਪੱਧਰ 'ਤੇ ਡੇਟਾ ਪ੍ਰੋਸੈਸਿੰਗ ਲਈ ਵਿਸ਼ੇਸ਼ ਤੌਰ 'ਤੇ ਲਾਭਦਾਇਕ ਹੈ।
ਸੰਖੇਪ ਵਿੱਚ, RDBMS ਵਾਤਾਵਰਣਾਂ ਵਿੱਚ AMD EPYC ਪ੍ਰੋਸੈਸਰਾਂ ਦੀ ਵਰਤੋਂ ਪ੍ਰਦਰਸ਼ਨ, ਸਕੇਲੇਬਿਲਟੀ, ਅਤੇ ਲਾਗਤ-ਕੁਸ਼ਲਤਾ ਵਿੱਚ ਮਹੱਤਵਪੂਰਨ ਸੁਧਾਰ ਲਿਆ ਸਕਦੀ ਹੈ, ਜਿਸ ਨਾਲ ਇਹ ਐਂਟਰਪ੍ਰਾਈਜ਼ ਡੇਟਾਬੇਸ ਹੱਲਾਂ ਲਈ ਇੱਕ ਮਜ਼ਬੂਤ ਵਿਕਲਪ ਬਣ ਜਾਂਦਾ ਹੈ।
ਚੌਥੀ ਪੀੜ੍ਹੀ ਦੇ AMD EPYC ਪ੍ਰੋਸੈਸਰ ਸਾਰੇ ਡੇਟਾਬੇਸਾਂ ਲਈ ਉੱਚ ਇਨਪੁਟ/ਆਉਟਪੁੱਟ ਓਪਰੇਸ਼ਨ ਪ੍ਰਤੀ ਸਕਿੰਟ (IOPS) ਅਤੇ ਥਰੂਪੁੱਟ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ। ਅਨੁਕੂਲ ਡੇਟਾਬੇਸ ਐਪਲੀਕੇਸ਼ਨ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਪੁਰਾਲੇਖ ਕਰਨ ਲਈ ਸਹੀ CPU ਦੀ ਚੋਣ ਕਰਨਾ ਮਹੱਤਵਪੂਰਨ ਹੈ।
For more information, see AMD’s RDBMS Tuning Guide.
ਵੱਡੇ ਡੇਟਾ ਵਿਸ਼ਲੇਸ਼ਣ ਵਰਕਲੋਡ
Big Data Analytics involves the examination of vast amounts of data to uncover hidden patterns, correlations, and other insights that can be used to make better decisions. This requires significant computational power, memory capacity, and I/O bandwidth—areas where AMD EPYC processors excel.
AMD EPYC ਪ੍ਰੋਸੈਸਰ ਵੱਡੇ ਡੇਟਾ ਵਿਸ਼ਲੇਸ਼ਣ ਲਈ ਇੱਕ ਮਜ਼ਬੂਤ ਪਲੇਟਫਾਰਮ ਪ੍ਰਦਾਨ ਕਰਦੇ ਹਨ, ਜੋ ਕਿ ਵੱਡੇ ਪੱਧਰ 'ਤੇ ਡੇਟਾ ਪ੍ਰੋਸੈਸਿੰਗ ਦੀਆਂ ਮੰਗਾਂ ਨੂੰ ਪੂਰਾ ਕਰਨ ਲਈ ਜ਼ਰੂਰੀ ਕੰਪਿਊਟੇਸ਼ਨਲ ਪਾਵਰ, ਮੈਮੋਰੀ ਸਮਰੱਥਾ ਅਤੇ I/O ਬੈਂਡਵਿਡਥ ਦੀ ਪੇਸ਼ਕਸ਼ ਕਰਦੇ ਹਨ। ਉਹਨਾਂ ਦੀ ਸਕੇਲੇਬਿਲਟੀ, ਲਾਗਤ ਕੁਸ਼ਲਤਾ, ਅਤੇ ਊਰਜਾ ਕੁਸ਼ਲਤਾ ਉਹਨਾਂ ਨੂੰ ਉਹਨਾਂ ਸੰਗਠਨਾਂ ਲਈ ਇੱਕ ਆਕਰਸ਼ਕ ਵਿਕਲਪ ਬਣਾਉਂਦੀ ਹੈ ਜੋ ਆਪਣੇ ਵੱਡੇ ਡੇਟਾ ਵਿਸ਼ਲੇਸ਼ਣ ਬੁਨਿਆਦੀ ਢਾਂਚੇ ਨੂੰ ਬਣਾਉਣ ਜਾਂ ਅਪਗ੍ਰੇਡ ਕਰਨਾ ਚਾਹੁੰਦੇ ਹਨ।
HPC (ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਕੰਪਿਊਟਿੰਗ) ਵਰਕਲੋਡ
HPC refers to cluster-based computing that uses multiple individual nodes that are connected and that work in parallel to reduce the amount of time required to process large data sets that would otherwise take exponentially longer to run on any one system. HPC workloads are computation-intensive and typically also network-I/O intensive. HPC workloads require high-quality
CPU components and high-speed, low-latency network fabrics for their Message Passing Interface (MPI) connections.
ਕੰਪਿਊਟਿੰਗ ਕਲੱਸਟਰਾਂ ਵਿੱਚ ਇੱਕ ਹੈੱਡ ਨੋਡ ਸ਼ਾਮਲ ਹੁੰਦਾ ਹੈ ਜੋ ਕਲੱਸਟਰ ਦੇ ਪ੍ਰਬੰਧਨ, ਤੈਨਾਤੀ, ਨਿਗਰਾਨੀ ਅਤੇ ਪ੍ਰਬੰਧਨ ਲਈ ਇੱਕ ਸਿੰਗਲ ਪੁਆਇੰਟ ਪ੍ਰਦਾਨ ਕਰਦਾ ਹੈ। ਕਲੱਸਟਰਾਂ ਵਿੱਚ ਇੱਕ ਅੰਦਰੂਨੀ ਵਰਕਲੋਡ ਪ੍ਰਬੰਧਨ ਭਾਗ ਵੀ ਹੁੰਦਾ ਹੈ, ਜਿਸਨੂੰ ਸ਼ਡਿਊਲਰ ਕਿਹਾ ਜਾਂਦਾ ਹੈ, ਜੋ ਸਾਰੀਆਂ ਆਉਣ ਵਾਲੀਆਂ ਕੰਮ ਦੀਆਂ ਚੀਜ਼ਾਂ (ਨੌਕਰੀਆਂ ਵਜੋਂ ਜਾਣਿਆ ਜਾਂਦਾ ਹੈ) ਦਾ ਪ੍ਰਬੰਧਨ ਕਰਦਾ ਹੈ। ਆਮ ਤੌਰ 'ਤੇ, HPC ਵਰਕਲੋਡਾਂ ਲਈ ਵੱਡੀ ਗਿਣਤੀ ਵਿੱਚ ਨੋਡਾਂ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ ਜਿਨ੍ਹਾਂ ਵਿੱਚ ਗੈਰ-ਬਲੌਕਿੰਗ MPI ਨੈੱਟਵਰਕ ਹੁੰਦੇ ਹਨ ਤਾਂ ਜੋ ਉਹ ਸਕੇਲ ਕਰ ਸਕਣ। ਨੋਡਾਂ ਦੀ ਸਕੇਲੇਬਿਲਟੀ ਇੱਕ ਕਲੱਸਟਰ ਦੇ ਪ੍ਰਾਪਤ ਉਪਯੋਗੀ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਨਿਰਧਾਰਤ ਕਰਨ ਵਿੱਚ ਸਭ ਤੋਂ ਮਹੱਤਵਪੂਰਨ ਕਾਰਕ ਹੈ।
HPC ਨੂੰ ਇੱਕ ਉੱਚ-ਬੈਂਡਵਿਡਥ I/O ਨੈੱਟਵਰਕ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ। ਜਦੋਂ ਤੁਸੀਂ ਡਾਇਰੈਕਟ ਕੈਸ਼ ਐਕਸੈਸ (DCA) ਸਹਾਇਤਾ ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਂਦੇ ਹੋ, ਤਾਂ ਨੈੱਟਵਰਕ ਪੈਕੇਟ ਮੁੱਖ ਮੈਮੋਰੀ ਦੀ ਬਜਾਏ ਸਿੱਧੇ ਲੇਅਰ 3 ਪ੍ਰੋਸੈਸਰ ਕੈਸ਼ ਵਿੱਚ ਜਾਂਦੇ ਹਨ। ਇਹ ਪਹੁੰਚ HPC ਵਰਕਲੋਡ ਦੁਆਰਾ ਤਿਆਰ ਕੀਤੇ HPC I/O ਚੱਕਰਾਂ ਦੀ ਗਿਣਤੀ ਨੂੰ ਘਟਾਉਂਦੀ ਹੈ ਜਦੋਂ ਕੁਝ ਈਥਰਨੈੱਟ ਅਡੈਪਟਰ ਵਰਤੇ ਜਾਂਦੇ ਹਨ, ਜੋ ਬਦਲੇ ਵਿੱਚ ਸਿਸਟਮ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਵਧਾਉਂਦਾ ਹੈ।
For more information, see AMD’s High-Performance Computing (HPC) Tuning Guide.
ਐਂਟਰਪ੍ਰਾਈਜ਼ ਵਰਕਲੋਡ ਲਈ ਸਿਫ਼ਾਰਸ਼ ਕੀਤੀਆਂ BIOS ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ
ਸਾਰਣੀ 19 ਵੱਖ-ਵੱਖ ਐਂਟਰਪ੍ਰਾਈਜ਼ ਵਰਕਲੋਡਾਂ ਲਈ ਸਿਫ਼ਾਰਸ਼ ਕੀਤੇ ਗਏ BIOS ਟੋਕਨਾਂ ਅਤੇ ਸੈਟਿੰਗਾਂ ਦਾ ਸਾਰ ਦਿੰਦੀ ਹੈ।
ਸਾਰਣੀ 19.
BIOS recommendations for virtualization, containers, RDBMS, big-data analytics, and HPC enterprise workloads
BIOS ਵਿਕਲਪ | BIOS values (platform default) | Virtualization/ container | ਆਰਡੀਬੀਐਮਐਸ | Big-data ਵਿਸ਼ਲੇਸ਼ਣ | ਐਚ.ਪੀ.ਸੀ |
ਪ੍ਰੋਸੈਸਰ | |||||
CPU SMT ਮੋਡ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਅਯੋਗ | ਅਯੋਗ |
SVM ਮੋਡ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ |
DF C-ਅਵਸਥਾਵਾਂ | ਆਟੋ (ਯੋਗ) | ਆਟੋ | ਅਯੋਗ | ਆਟੋ | ਆਟੋ |
ACPI SRAT L3 Cache
as NUMA Domain |
Auto (Disabled) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਏਪੀਬੀਡੀਆਈਐਸ | ਆਟੋ (0) | ਆਟੋ | 1 | 1 | 1 |
ਸਥਿਰ SOC P-ਸਟੇਟ SP5F 19h | P0 | P0 | P0 | P0 | P0 |
4-link xGMI max ਗਤੀ* | ਆਟੋ (32Gbps) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਵਧੀ ਹੋਈ CPU ਕਾਰਗੁਜ਼ਾਰੀ* | ਅਯੋਗ | ਅਯੋਗ | ਅਯੋਗ | ਅਯੋਗ | ਆਟੋ |
BIOS ਵਿਕਲਪ | BIOS values (platform default) | Virtualization/ container | ਆਰਡੀਬੀਐਮਐਸ | Big-data ਵਿਸ਼ਲੇਸ਼ਣ | ਐਚ.ਪੀ.ਸੀ |
ਮੈਮੋਰੀ | |||||
ਪ੍ਰਤੀ ਸਾਕਟ NUMA ਨੋਡਸ | ਆਟੋ (NPS1) | ਆਟੋ | NPS4 | ਆਟੋ | NPS4 |
ਆਈ.ਓ.ਐੱਮ.ਐੱਮ.ਯੂ | ਆਟੋ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ | ਆਟੋ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਪਾਵਰ/ਪ੍ਰਦਰਸ਼ਨ | |||||
Core performance ਹੁਲਾਰਾ | ਆਟੋ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਗਲੋਬਲ ਸੀ-ਸਟੇਟ ਕੰਟਰੋਲ | ਅਯੋਗ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ | ਸਮਰਥਿਤ |
L1 Stream HW Prefetcher | ਆਟੋ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
L2 Stream HW Prefetcher | ਆਟੋ (ਯੋਗ) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਨਿਰਧਾਰਨਵਾਦ ਸਲਾਈਡਰ | Auto (Power) | ਆਟੋ | ਆਟੋ | ਆਟੋ | ਆਟੋ |
ਸੀ.ਪੀ.ਪੀ.ਸੀ | Auto (Disabled) | ਸਮਰਥਿਤ | ਆਟੋ | ਸਮਰਥਿਤ | ਆਟੋ |
ਪਾਵਰ ਪ੍ਰੋfile ਚੋਣ F19h | ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ | ਉੱਚ-ਪ੍ਰਦਰਸ਼ਨ ਮੋਡ | Maximum I/O performance mode | High- performance mode | High- performance mode |
ਨੋਟ: BIOS tokens with *highlighted are not applicable only for single socket optimized platform like Cisco UCS C225 M8 1U Rack Server.
- If your workloads have few vCPUs per virtual machine (that is, less than a quarter of the number of cores per socket), then the following settings tend to provide the best performance:
- NUMA NPS (nodes per socket) = 4
- LLC As NUMA turned on
- If your workload virtual machines have a large number of vCPUs (that is, greater than half the number of cores per socket), then the following settings tend to provide the best performance:
- NUMA NPS (nodes per socket) = 1
- LLC As NUMA turned off
ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ, ਵੇਖੋ VMware vSphere Tuning Guide.
ਉੱਚ ਪ੍ਰਦਰਸ਼ਨ ਲਈ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਟਿਊਨਿੰਗ ਮਾਰਗਦਰਸ਼ਨ
ਮਾਈਕ੍ਰੋਸਾਫਟ ਵਿੰਡੋਜ਼, VMware ESXi, Red Hat Enterprise Linux, ਅਤੇ SUSE Linux ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਬਹੁਤ ਸਾਰੀਆਂ ਨਵੀਆਂ ਪਾਵਰ ਮੈਨੇਜਮੈਂਟ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਦੇ ਨਾਲ ਆਉਂਦੇ ਹਨ ਜੋ ਡਿਫੌਲਟ ਰੂਪ ਵਿੱਚ ਸਮਰੱਥ ਹੁੰਦੀਆਂ ਹਨ। ਇਸ ਲਈ, ਤੁਹਾਨੂੰ ਸਭ ਤੋਂ ਵਧੀਆ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਓਪਰੇਟਿੰਗ ਸਿਸਟਮ ਨੂੰ ਟਿਊਨ ਕਰਨਾ ਚਾਹੀਦਾ ਹੈ।
For additional performance documentation, see the AMD EPYC performance tuning guides.
ਲੀਨਕਸ (ਰੈੱਡ ਹੈੱਟ ਅਤੇ ਸੂਸ)
CPUfreq ਗਵਰਨਰ ਸਿਸਟਮ CPU ਦੀਆਂ ਪਾਵਰ ਵਿਸ਼ੇਸ਼ਤਾਵਾਂ ਨੂੰ ਪਰਿਭਾਸ਼ਿਤ ਕਰਦਾ ਹੈ, ਜੋ ਬਦਲੇ ਵਿੱਚ CPU ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਪ੍ਰਭਾਵਿਤ ਕਰਦਾ ਹੈ। ਹਰੇਕ ਗਵਰਨਰ ਦਾ ਕੰਮ ਦੇ ਬੋਝ ਦੇ ਮਾਮਲੇ ਵਿੱਚ ਆਪਣਾ ਵਿਲੱਖਣ ਵਿਵਹਾਰ, ਉਦੇਸ਼ ਅਤੇ ਅਨੁਕੂਲਤਾ ਹੁੰਦੀ ਹੈ।
ਪ੍ਰਦਰਸ਼ਨ ਗਵਰਨਰ CPU ਨੂੰ ਸਭ ਤੋਂ ਵੱਧ ਸੰਭਵ ਘੜੀ ਬਾਰੰਬਾਰਤਾ ਵਰਤਣ ਲਈ ਮਜਬੂਰ ਕਰਦਾ ਹੈ। ਇਹ ਬਾਰੰਬਾਰਤਾ ਸਥਿਰ ਤੌਰ 'ਤੇ ਸੈੱਟ ਕੀਤੀ ਜਾਂਦੀ ਹੈ ਅਤੇ ਬਦਲਦੀ ਨਹੀਂ ਹੈ। ਇਸ ਲਈ, ਇਹ ਖਾਸ ਗਵਰਨਰ ਕੋਈ ਪਾਵਰ-ਸੇਵਿੰਗ ਲਾਭ ਨਹੀਂ ਦਿੰਦਾ। ਇਹ ਸਿਰਫ਼ ਘੰਟਿਆਂ ਦੇ ਭਾਰੀ ਕੰਮ ਦੇ ਬੋਝ ਲਈ ਢੁਕਵਾਂ ਹੈ, ਅਤੇ ਫਿਰ ਵੀ, ਸਿਰਫ਼ ਉਨ੍ਹਾਂ ਸਮਿਆਂ ਦੌਰਾਨ ਜਦੋਂ CPU ਬਹੁਤ ਘੱਟ (ਜਾਂ ਕਦੇ ਨਹੀਂ) ਵਿਹਲਾ ਹੁੰਦਾ ਹੈ। ਡਿਫੌਲਟ ਸੈਟਿੰਗ "ਮੰਗ 'ਤੇ" ਹੈ, ਜੋ CPU ਨੂੰ ਵੱਧ ਤੋਂ ਵੱਧ ਘੜੀ ਬਾਰੰਬਾਰਤਾ ਪ੍ਰਾਪਤ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦੀ ਹੈ ਜਦੋਂ ਸਿਸਟਮ ਲੋਡ ਉੱਚਾ ਹੁੰਦਾ ਹੈ, ਅਤੇ ਘੱਟੋ ਘੱਟ ਘੜੀ ਬਾਰੰਬਾਰਤਾ ਜਦੋਂ ਸਿਸਟਮ ਵਿਹਲਾ ਹੁੰਦਾ ਹੈ। ਹਾਲਾਂਕਿ ਇਹ ਸੈਟਿੰਗ ਸਿਸਟਮ ਨੂੰ ਸਿਸਟਮ ਲੋਡ ਦੇ ਅਨੁਸਾਰ ਬਿਜਲੀ ਦੀ ਖਪਤ ਨੂੰ ਅਨੁਕੂਲ ਕਰਨ ਦੀ ਆਗਿਆ ਦਿੰਦੀ ਹੈ, ਇਹ ਬਾਰੰਬਾਰਤਾ ਸਵਿਚਿੰਗ ਤੋਂ ਲੇਟੈਂਸੀ ਦੀ ਕੀਮਤ 'ਤੇ ਅਜਿਹਾ ਕਰਦੀ ਹੈ।
ਪ੍ਰਦਰਸ਼ਨ ਗਵਰਨਰ ਨੂੰ cpupower ਕਮਾਂਡ ਦੀ ਵਰਤੋਂ ਕਰਕੇ ਸੈੱਟ ਕੀਤਾ ਜਾ ਸਕਦਾ ਹੈ: cpupower ਬਾਰੰਬਾਰਤਾ-ਸੈੱਟ -g ਪ੍ਰਦਰਸ਼ਨ
ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ, ਹੇਠਾਂ ਦਿੱਤੇ ਲਿੰਕ ਵੇਖੋ:
- Red Hat Enterprise Linux: ਪ੍ਰਦਰਸ਼ਨ CPUfreq ਗਵਰਨਰ ਸੈੱਟ ਕਰੋ।
- SUSE ਐਂਟਰਪ੍ਰਾਈਜ਼ ਲੀਨਕਸ ਸਰਵਰ: ਪ੍ਰਦਰਸ਼ਨ CPUfreq ਗਵਰਨਰ ਸੈੱਟ ਕਰੋ।
ਮਾਈਕ੍ਰੋਸਾਫਟ ਵਿੰਡੋਜ਼ ਸਰਵਰ 2019 ਅਤੇ 2022
ਮਾਈਕ੍ਰੋਸਾਫਟ ਵਿੰਡੋਜ਼ ਸਰਵਰ 2019 ਲਈ, ਡਿਫਾਲਟ ਤੌਰ 'ਤੇ, ਸੰਤੁਲਿਤ (ਸਿਫਾਰਸ਼ੀ) ਪਾਵਰ ਪਲਾਨ ਵਰਤਿਆ ਜਾਂਦਾ ਹੈ। ਇਹ ਸੈਟਿੰਗ ਊਰਜਾ ਸੰਭਾਲ ਨੂੰ ਸਮਰੱਥ ਬਣਾਉਂਦੀ ਹੈ, ਪਰ ਇਹ ਵਧੀ ਹੋਈ ਲੇਟੈਂਸੀ (ਕੁਝ ਕੰਮਾਂ ਲਈ ਹੌਲੀ ਪ੍ਰਤੀਕਿਰਿਆ ਸਮਾਂ) ਦਾ ਕਾਰਨ ਬਣ ਸਕਦੀ ਹੈ, ਅਤੇ ਇਹ CPU-ਇੰਟੈਂਸਿਵ ਐਪਲੀਕੇਸ਼ਨਾਂ ਲਈ ਪ੍ਰਦਰਸ਼ਨ ਸਮੱਸਿਆਵਾਂ ਪੈਦਾ ਕਰ ਸਕਦੀ ਹੈ। ਵੱਧ ਤੋਂ ਵੱਧ ਪ੍ਰਦਰਸ਼ਨ ਲਈ, ਪਾਵਰ ਪਲਾਨ ਨੂੰ ਉੱਚ ਪ੍ਰਦਰਸ਼ਨ 'ਤੇ ਸੈੱਟ ਕਰੋ।
ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ, ਹੇਠਾਂ ਦਿੱਤਾ ਲਿੰਕ ਵੇਖੋ:
Microsoft Windows and Hyper-V: Set the power policy to High Performance.
ਵੀ ਐਮਵੇਅਰ ਈ ਐਸ ਐਕਸ ਆਈ
VMware ESXi ਵਿੱਚ, ਹੋਸਟ ਪਾਵਰ ਪ੍ਰਬੰਧਨ ESXi ਹੋਸਟਾਂ ਦੀ ਪਾਵਰ ਖਪਤ ਨੂੰ ਘਟਾਉਣ ਲਈ ਤਿਆਰ ਕੀਤਾ ਗਿਆ ਹੈ ਜਦੋਂ ਉਹ ਚਾਲੂ ਹੁੰਦੇ ਹਨ। ਵੱਧ ਤੋਂ ਵੱਧ ਪ੍ਰਦਰਸ਼ਨ ਪ੍ਰਾਪਤ ਕਰਨ ਲਈ ਪਾਵਰ ਨੀਤੀ ਨੂੰ ਉੱਚ ਪ੍ਰਦਰਸ਼ਨ 'ਤੇ ਸੈੱਟ ਕਰੋ।
ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ, ਹੇਠਾਂ ਦਿੱਤੇ ਲਿੰਕ ਵੇਖੋ:
ਵੀ ਐਮਵੇਅਰ ਈ ਐਸ ਐਕਸ ਆਈ: Set the power policy to High Performance.
ਸਿੱਟਾ
ਜਦੋਂ ਪ੍ਰਦਰਸ਼ਨ ਲਈ ਸਿਸਟਮ BIOS ਸੈਟਿੰਗਾਂ ਨੂੰ ਟਿਊਨ ਕਰਦੇ ਹੋ, ਤਾਂ ਤੁਹਾਨੂੰ ਕਈ ਪ੍ਰੋਸੈਸਰ ਅਤੇ ਮੈਮੋਰੀ ਵਿਕਲਪਾਂ 'ਤੇ ਵਿਚਾਰ ਕਰਨ ਦੀ ਲੋੜ ਹੁੰਦੀ ਹੈ। ਜੇਕਰ ਸਭ ਤੋਂ ਵਧੀਆ ਪ੍ਰਦਰਸ਼ਨ ਤੁਹਾਡਾ ਟੀਚਾ ਹੈ, ਤਾਂ ਪਾਵਰ ਬਚਤ ਦੀ ਬਜਾਏ ਪ੍ਰਦਰਸ਼ਨ ਨੂੰ ਅਨੁਕੂਲ ਬਣਾਉਣ ਵਾਲੇ ਵਿਕਲਪਾਂ ਦੀ ਚੋਣ ਕਰਨਾ ਯਕੀਨੀ ਬਣਾਓ। ਹੋਰ ਵਿਕਲਪਾਂ ਨਾਲ ਵੀ ਪ੍ਰਯੋਗ ਕਰੋ, ਜਿਵੇਂ ਕਿ ਮੈਮੋਰੀ ਇੰਟਰਲੀਵਿੰਗ ਅਤੇ CPU ਹਾਈਪਰਥ੍ਰੈਡਿੰਗ। ਸਭ ਤੋਂ ਮਹੱਤਵਪੂਰਨ, ਤੁਹਾਡੀਆਂ ਐਪਲੀਕੇਸ਼ਨਾਂ ਦੀ ਲੋੜ ਵਾਲੇ ਪ੍ਰਦਰਸ਼ਨ 'ਤੇ ਕਿਸੇ ਵੀ ਸੈਟਿੰਗ ਦੇ ਪ੍ਰਭਾਵ ਦਾ ਮੁਲਾਂਕਣ ਕਰੋ।
ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ
AMD 4th gen ਅਤੇ 5th gen ਪ੍ਰੋਸੈਸਰਾਂ ਵਾਲੇ Cisco UCS M8 ਸਰਵਰ ਬਾਰੇ ਹੋਰ ਜਾਣਕਾਰੀ ਲਈ, ਹੇਠਾਂ ਦਿੱਤੇ ਸਰੋਤ ਵੇਖੋ:
- IMM BIOS ਟੋਕਨ ਗਾਈਡ:
/b_IMM_Server_BIOS_Tokens_Guide.pdf
- ਸਿਸਕੋ UCS X215c M8 ਕੰਪਿਊਟ ਨੋਡ:
- ਸਿਸਕੋ ਯੂਸੀਐਸ ਸੀ245 ਐਮ8 ਰੈਕ ਸਰਵਰ:
- ਸਿਸਕੋ ਯੂਸੀਐਸ ਸੀ225 ਐਮ8 ਰੈਕ ਸਰਵਰ:
- AMD EPYC ਟਿਊਨਿੰਗ ਗਾਈਡਾਂ:
- https://developer.amd.com/resources/epyc-resources/epyc-tuning-guides/
- https://www.amd.com/content/dam/amd/en/documents/epyc-technical-docs/tuning-guides/58015- epyc-9004-tg-architecture-overview.pdf
- https://www.amd.com/content/dam/amd/en/documents/epyc-technical-docs/white- papers/58649_amd-epyc-tg-low-latency.pdf
- https://www.amd.com/content/dam/amd/en/documents/epyc-technical-docs/tuning-guides/57996- epyc-9004-tg-rdbms.pdf
- https://www.amd.com/content/dam/amd/en/documents/epyc-technical-docs/tuning- guides/58002_amd-epyc-9004-tg-hpc.pdf
- https://www.amd.com/content/dam/amd/en/documents/epyc-technical-docs/tuning-guides/58013- epyc-9004-tg-hadoop.pdf
- https://www.amd.com/content/dam/amd/en/documents/epyc-technical-docs/tuning-guides/58007- epyc-9004-tg-mssql-server.pdf
- https://www.amd.com/content/dam/amd/en/documents/epyc-technical-docs/tuning- guides/58001_amd-epyc-9004-tg-vdi.pdf
ਅਮਰੀਕਾ ਦਾ ਮੁੱਖ ਦਫਤਰ
Cisco Systems, Inc.
ਸੈਨ ਜੋਸ, CA
ਏਸ਼ੀਆ ਪੈਸੀਫਿਕ ਹੈੱਡਕੁਆਰਟਰ
ਸਿਸਕੋ ਸਿਸਟਮਜ਼ (ਯੂਐਸਏ) ਪ੍ਰਾਇ. ਲਿਮਟਿਡ
ਸਿੰਗਾਪੁਰ
ਯੂਰਪ ਹੈੱਡਕੁਆਰਟਰ
ਸਿਸਕੋ ਸਿਸਟਮ ਇੰਟਰਨੈਸ਼ਨਲ ਬੀਵੀ ਐਮਸਟਰਡਮ,
ਨੀਦਰਲੈਂਡ
ਸਿਸਕੋ ਦੇ ਦੁਨੀਆ ਭਰ ਵਿੱਚ 200 ਤੋਂ ਵੱਧ ਦਫ਼ਤਰ ਹਨ। ਪਤੇ, ਫ਼ੋਨ ਨੰਬਰ, ਅਤੇ ਫੈਕਸ ਨੰਬਰ ਸਿਸਕੋ 'ਤੇ ਸੂਚੀਬੱਧ ਹਨ Web'ਤੇ ਸਾਈਟ https://www.cisco.com/go/offices. Cisco and the Cisco logo are trademarks or registered trademarks of Cisco and/or its affiliates in the U.S. and other countries, To view ਸਿਸਕੋ ਟ੍ਰੇਡਮਾਰਕ ਦੀ ਸੂਚੀ, ਇਸ 'ਤੇ ਜਾਓ URL: https://www.cisco.com/go/trademarks. Third-party trademarks mentioned are the property of their respective owners. The use of the word partner does not imply a partnership relationship between CISCO and any other company. (1 1 1 OR)
ਅਮਰੀਕਾ ਵਿੱਚ ਛਾਪਿਆ ਗਿਆ
Cll-4692101-03
07/25
© 2025 ਸਿਸਕੋ ਅਤੇ/ਜਾਂ ਇਸਦੇ ਸਹਿਯੋਗੀ। ਸਾਰੇ ਹੱਕ ਰਾਖਵੇਂ ਹਨ.
ਦਸਤਾਵੇਜ਼ / ਸਰੋਤ
![]() |
ਸਿਸਕੋ ਯੂਸੀਐਸ ਐਮ8 ਪਲੇਟਫਾਰਮਾਂ ਲਈ ਸਿਸਕੋ ਪ੍ਰਦਰਸ਼ਨ ਟਿਊਨਿੰਗ [pdf] ਹਦਾਇਤ ਮੈਨੂਅਲ C245 M8, ਸਿਸਕੋ UCS M8 ਪਲੇਟਫਾਰਮਾਂ ਲਈ ਪ੍ਰਦਰਸ਼ਨ ਟਿਊਨਿੰਗ, ਸਿਸਕੋ UCS M8 ਪਲੇਟਫਾਰਮਾਂ ਲਈ ਟਿਊਨਿੰਗ, ਸਿਸਕੋ UCS M8 ਪਲੇਟਫਾਰਮ, UCS M8 ਪਲੇਟਫਾਰਮ, M8 ਪਲੇਟਫਾਰਮ, ਪਲੇਟਫਾਰਮ |